Элементы сравнения, т.е. элементы для прямого или косвенного сравнения действительной величины с требуемым значением: ..для сравнения цифровых сигналов – G05B 1/03
Патенты в данной категории
МНОГОРАЗРЯДНОЕ УСТРОЙСТВО ЛОГИЧЕСКОГО СРАВНЕНИЯ
Изобретение относится к цифровой вычислительной технике и может быть использовано в интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных. Технический результат заключается в повышении быстродействия устройства при сравнении многоразрядных операндов. Устройство содержит k блоков сравнения (1), n блоков свертки (2) и выходной блок (3), причем каждый блок сравнения 1 содержит три предзарядовых транзистора (4-6) р-типа и m логических элементов, выполненных в виде одноразрядного элемента сравнения на шести транзисторах (9-14) n-типа, а каждый блок свертки (2) содержит три предзарядовых транзистора (15-17) n-типа и k/n транзисторных звеньев (18) второго типа, выполненных на трех логических транзисторах (19-21) р-типа, а также содержит выходной блок (3), содержащий три транзистора р-типа (22-24), и соответственно числу блоков свертки n транзисторных звеньев (25) первого типа, выполнененных на трех выходных транзисторах (26-28) n-типа, выходы блоков сравнения (33-34) подключены к одноименным входам (43-45) соответствующих транзисторных звеньев (18) блоков свертки (2), выходы (47-49) которых подключены к одноименным входам (51-53) соответствующих транзисторных звеньев (25) первого типа выходного блока (3). 4 ил. |
2328026 патент выдан: опубликован: 27.06.2008 |
|
КОМПАРАТОР ДВОИЧНЫХ ЧИСЕЛ
Изобретение относится к вычислительной технике для построения средств автоматики, функциональных узлов систем управления и др. Технический результат заключается в упрощении структуры за счет уменьшения количества входов каскадирования при сохранении функциональных возможностей прототипа. В компаратор двоичных чисел (фиг.1), содержащий два элемента «2ИЛИ» (2), введены шесть элементов «2ИЛИ» (2ij), шестнадцать элементов «Запрет» (1ij), где , и элемент «2ИЛИ-НЕ» (3), причем все элементы сгруппированы в четыре группы так, что j-я группа содержит два элемента «2ИЛИ» (2 ij) и четыре элемента «Запрет» (1ij ), а четвертая группа дополнительно содержит элемент «2ИЛИ-НЕ» (3). 2 ил., 2 табл. |
2300132 патент выдан: опубликован: 27.05.2007 |
|
УСТРОЙСТВО СРАВНЕНИЯ НА КМДП ТРАНЗИСТОРАХ
Изобретение относится к цифровой вычислительной технике и может быть использовано в КМДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных. Технический результат заключается в повышении быстродействия устройства при сравнении многоразрядных операндов. Устройство содержит k блоков сравнения, каждый из которых содержит три транзистора р-типа 6-8, тактовый транзистор n-типа 9, три инвертора 10-12 и m логических элементов, выполненных в виде одноразрядного элемента сравнения на шести транзисторах n-типа 23-28, а также содержит выходной блок 5, содержащий три транзистора р-типа 15-17, тактовый транзистор n-типа 18 и соответственно числу блоков сравнения k транзисторных звеньев, каждое из которых выполнено на трех транзисторах 19-21 n-типа. Устройство позволяет реализовать функцию полного сравнения операндов по критериям - "больше", "меньше", "равно". 2 ил.
|
2236696 патент выдан: опубликован: 20.09.2004 |
|