Устройства, в которых вычислительные операции выполняются путем изменения электрических или магнитных величин: ..для интегрирования или дифференцирования – G06G 7/18

МПКРаздел GG06G06GG06G 7/00G06G 7/18
Раздел G ФИЗИКА
G06 Вычисление; счет
G06G Аналоговые вычислительные машины
G06G 7/00 Устройства, в которых вычислительные операции выполняются путем изменения электрических или магнитных величин
G06G 7/18 ..для интегрирования или дифференцирования

Патенты в данной категории

СПОСОБ И УСТРОЙСТВО ДВУХТАКТНОГО ИНТЕГРИРОВАНИЯ С КОМПЕНСАЦИЕЙ ПОГРЕШНОСТЕЙ

Группа изобретений относится к автоматике и аналоговой вычислительной технике и предназначена для создания прецизионных интеграторов аналоговых сигналов инерциальных приборов систем навигации и автоматического управления в ракетно-космических системах. Техническим результатом является повышение точности вычисления интегральной функции. Устройство содержит две одинаковые секции интегрирования, выполняющие интегрирование на двух последовательных временных участках, и сумматор, при этом каждая секция интегрирования содержит интегратор, два замыкающих ключа, коммутатор, два блока аналоговой памяти, сумматор. 2 н.п. ф-лы, 3 ил.

2523939
патент выдан:
опубликован: 27.07.2014
СПОСОБ И УСТРОЙСТВО ДВУХТАКТНОГО ИНТЕГРИРОВАНИЯ

Группа изобретений относится к автоматике и аналоговой вычислительной технике и предназначено для построения прецизионных аналоговых устройств управления в аэрокосмической технике, функциональных узлов аналоговых вычислительных машин, аналоговых процессоров. Техническим результатом является повышение точности вычисления интегральной функции входного напряжения. Устройство содержит интегратор, коммутатор, два замыкающих ключа, два блока аналоговой памяти, два сумматора. 2 н.п. ф-лы, 2 ил.

2521305
патент выдан:
опубликован: 27.06.2014
ДИФФЕРЕНЦИРУЮЩЕЕ УСТРОЙСТВО

Изобретение относится к измерительной технике и может быть использовано в системах измерения и автоматического регулирования. Техническим результатом является расширение функциональных возможностей за счет возможности получать информацию о производной изменяющейся физической величины непосредственно в цифровой форме. Результат достигнут за счет высокочастотного заполнения сформированных широтно-импульсных последовательностей и выделения реверсивным счетчиком импульсов разности импульсов в соседних «пачках» импульсов, что является мерой производной физической величины с последующим преобразованием разности импульсов демодулятором 9 в пропорциональное напряжение постоянного тока. В предлагаемом устройстве информация о производной поступает не только в аналоговой форме как в прототипе, но и цифровой, что позволяет применять дифференциатор и в цифровых системах регулирования и управления при допроцессорной обработке информации. 1 ил.

2479024
патент выдан:
опубликован: 10.04.2013
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПРОЦЕДУРЫ ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ d/dn ПОЗИЦИОННЫХ АРГУМЕНТОВ [mj]f(2n) С УЧЕТОМ ИХ ЗНАКА m(±) ДЛЯ ФОРМИРОВАНИЯ ПОЗИЦИОННО-ЗНАКОВОЙ СТРУКТУРЫ ±[mj]f(+/-)min С МИНИМИЗИРОВАННЫМ ЧИСЛОМ АКТИВНЫХ В НЕЙ АРГУМЕНТОВ (ВАРИАНТЫ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств в позиционно-знаковых кодах. Техническим результатом является упрощение функциональных структур умножителей и повышение их быстродействия. В одном из вариантов изобретения функциональная структура выполнена в виде положительного и условно отрицательного каналов «j» и «j+1» разрядов преобразования входных аргументов. При этом каждый канал содержит элементы, реализующие логические функции И, ИЛИ и НЕ. 4 н.п. ф-лы.

2428738
патент выдан:
опубликован: 10.09.2011
СПОСОБ ПРЕОБРАЗОВАНИЯ ПОЗИЦИОННО-ЗНАКОВЫХ АРГУМЕНТОВ ±[nj]f(+/-) В СТРУКТУРУ АРГУМЕНТОВ ±[nj]f(+/-)min С МИНИМИЗИРОВАННЫМ ЧИСЛОМ АКТИВНЫХ АРГУМЕНТОВ И ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ДЛЯ ЕГО РЕАЛИЗАЦИИ (ВАРИАНТЫ РУССКОЙ ЛОГИКИ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования и вычитания в позиционно-знаковых кодах. Техническим результатом является повышение быстродействия выполнения арифметических операций. В одном варианте функциональная структура выполнена с использованием элементов, реализующих логические функции И, ИЛИ и НЕ. При этом каждый «j»-ый разряд функциональной структуры выполнен в виде положительного и условно отрицательного канала преобразования входных аргументов n j «j»-го разряда и «j-1»-го разряда, в положительном канале результирующие аргументы формируют посредством логических функций И1, И2, И3, логической функции НЕ1 и логической функции ИЛИ1, в условно отрицательном канале результирующие аргументы формируют посредством логических функций И4, И5, И6, логической функции НЕ2 и логической функции ИЛИ2. 5 н.п. ф-лы

2417432
патент выдан:
опубликован: 27.04.2011
СПОСОБ ИЗБИРАТЕЛЬНОГО ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ d*/dn ПОЗИЦИОННЫХ АНАЛОГОВЫХ СИГНАЛОВ ±[mj]f(2n) С УЧЕТОМ ИХ ЛОГИЧЕСКОГО ЗНАКА m(±) И ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ДЛЯ ЕГО РЕАЛИЗАЦИИ (ВАРИАНТЫ РУССКОЙ ЛОГИКИ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования и вычитания в позиционно-знаковых кодах. Техническим результатом является повышение быстродействия выполнения арифметических операций. В одном варианте функциональная структура выполнена с использованием элементов, реализующих логические функции И, ИЛИ и НЕ. При этом каждый «j»-ый разряд функциональной структуры выполнен в виде положительного и условно отрицательного канала преобразования входных аргументов m j «j»-го разряда, mj-1 «j-1»-го разряда, mj-2 «j-2»-го разряда и аргумента знака m(±), в положительном канале результирующий аргумент +mj формируют посредством логических функций И1, И2, И3, логической функции НЕ1 и логической функции ИЛИ1, в условно отрицательном канале результирующий аргумент -mj формируют посредством логических функций И4, И5, И6, логической функции НЕ2 и логической функции ИЛИ2. 6 н.п. ф-лы.

2417431
патент выдан:
опубликован: 27.04.2011
СПОСОБ ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ d/dn ПОЗИЦИОННЫХ АНАЛОГОВЫХ СИГНАЛОВ ±[ni]f(2n) С УЧЕТОМ ИХ ЛОГИЧЕСКОГО ЗНАКА n(±) (ВАРИАНТЫ РУССКОЙ ЛОГИКИ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении

арифметических операций суммирования и вычитания в позиционно-знаковых кодах. Техническим результатом является повышение быстродействия выполнения арифметических операций. Способ осуществляется с использованием элементов, реализующих логические функции И, ИЛИ и НЕ, и включает одновременный анализ в условно «i»-м разряде активности системы входных аналоговых сигналов n i «i»-го разряда и ni-1 «i-1»-го разряда с учетом аналогового сигнала их логического знака n(±) как в положительной функциональной логической структуре +f(&) с формированием положительного аргумента +mi результирующего аналогового сигнала, так и в условно отрицательной функциональной логической структуре -f(&) с формированием условно отрицательного аргумента -mi результирующего аналогового сигнала. 2 н.п. ф-лы.

2417430
патент выдан:
опубликован: 27.04.2011
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПРОЦЕДУРЫ ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ d/dn АНАЛОГОВЫХ СИГНАЛОВ ±[ni]f(2n) С УЧЕТОМ ИХ ЛОГИЧЕСКОГО ЗНАКА n(±) (ВАРИАНТЫ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических операций суммирования и вычитания в позиционно-знаковых кодах. Техническим результатом является повышение быстродействия. В одном варианте функциональная структура выполнена с использованием элементов, реализующих логические функции И-НЕ, ИЛИ и НЕ. При этом каждый «i»-й разряд выполнен в виде положительного и условно отрицательного канала преобразования входных аргументов nj «i»-го разряда, nj-1 «i-1»-го разряда и знакового аргумента n(±), положительный результирующий аргумент +mj формируют посредством логических функций НЕ1, двух логических функций ИЛИ, логической функции И-НЕ1, условно отрицательный результирующий аргумент -mj формируют посредством логических функций НЕ2, двух логических функций ИЛИ, логической функции И-НЕ2. 3 н.п. ф-лы.

2413988
патент выдан:
опубликован: 10.03.2011
ОПТИЧЕСКОЕ ДИФФЕРЕНЦИРУЮЩЕЕ НАНОУСТРОЙСТВО

Изобретение относится к средствам вычислительной техники и может быть использовано в оптических устройствах обработки информации при разработке и создании оптических вычислительных машин и приемопередающих устройств. Оптическое дифференцирующее наноустройство состоит из двух источников постоянного оптического сигнала, двух входных оптических нановолоконных Y-разветвителей, двух оптических нановолоконных объединителей, оптического нановолоконного N-выходного разветвителя, оптического N-входного нановолоконного объединителя, нановолокна и двух телескопических нанотрубок. Технический результат - обеспечение дифференцирования как когерентных, так и некогерентных оптических сигналов с быстродействием, потенциально возможным для оптических процессорных схем, а также наноразмерного исполнения устройства. 1 ил.

2412481
патент выдан:
опубликован: 20.02.2011
СПОСОБ ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ АНАЛОГОВЫХ СИГНАЛОВ, ЭКВИВАЛЕНТНЫХ ДВОИЧНОМУ КОДУ, И УСТРОЙСТВО ДЛЯ ЕГО РЕАЛИЗАЦИИ

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций, в частности процессов суммирования и вычитания, в позиционно-знаковых кодах. Техническим результатом является расширение функциональных возможностей. Способ логического дифференцирования аналоговых сигналов [ni], где i 1,2, q, эквивалентных двоичному коду, включающий формирование в «i» разряде системы условно положительного +mi и условно отрицательных -mi аналоговых сигналов, которые принимают либо условно высокий или активный уровень, либо условно низкий или неактивный уровень, заключается в том, что систему положительного +mi и условно отрицательного -mi аналоговых сигналов в «i» разряде формируют одновременно посредством функций f1(&)-И и f2(&)-И из системы входных аналоговых сигналов ni «i» разряда и ni-1 «i-1» разряда, в которой предварительно при формировании положительного аналогового сигнала +mi изменяют уровень аналогового сигнала ni «i» разряда посредством функции fi(&)-HE, а при формировании условно отрицательного аналогового сигнала -mi изменяют уровень аналогового сигнала ni-1 «i-1» разряда посредством функции f2(&)-HE. 4 н.п. ф-лы, 6 ил.

2375749
патент выдан:
опубликован: 10.12.2009
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ИЗБИРАТЕЛЬНОГО ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ АРГУМЕНТОВ ФОРМАТА ДВОИЧНОЙ СИСТЕМЫ f(2n)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических операций суммирования и вычитания в позиционно-знаковых кодах. Техническим результатом является расширение функциональных возможностей устройства. Каждый разряд устройства в первом варианте реализации содержит логический элемент НЕ, три логических элемента И, логический элемент ИЛИ. 2 н.п. ф-лы, 9 ил.

2373640
патент выдан:
опубликован: 20.11.2009
СПОСОБ ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ АНАЛОГОВЫХ СИГНАЛОВ, ЭКВИВАЛЕНТНЫХ ДВОИЧНОМУ КОДУ, И УСТРОЙСТВО ДЛЯ ЕГО РЕАЛИЗАЦИИ

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических операций, в частности процессов суммирования и вычитания, в позиционно-знаковых кодах. Техническим результатом является расширение функциональных возможностей. Устройство содержит четыре элемента И, два элемента ИЛИ, три элемента НЕ. 3 ил.

2361269
патент выдан:
опубликован: 10.07.2009
ДИФФЕРЕНЦИРУЮЩЕЕ УСТРОЙСТВО

Изобретение относится к области автоматического регулирования и может быть использовано в корректирующих устройствах следящих систем и измерительных приборах. Технический результат заключается в расширении функциональных возможностей. Для этого устройство содержит масштабный резистор, первый и второй усилители-ограничители, дифференциальный усилитель постоянного тока, источник входного напряжения, конденсатор, общую шину, первый и второй управляемые источники тока, ключ, также введены первый и второй логические элементы И, логический элемент 2 - 2И - 2ИЛИ, первый и второй логические элементы И - НЕ. 1 ил.

2290692
патент выдан:
опубликован: 27.12.2006
СПОСОБ ДИФФЕРЕНЦИРОВАНИЯ АНАЛОГОВОГО НАПРЯЖЕНИЯ

Изобретение относится к автоматике, вычислительной технике, в частности к электроизмерительной технике. Технический результат заключается в повышении точности дифференцирования аналогового напряжения. Для этого производится опредление разности между дискретами, которые формируются в виде широтно-импульсных сигналов, с помощью широтно-импульсного модулятора (ШИМ) (1) (фиг.1), а разность определяется в виде величины, пропорциональной разности интервалов времени, определяемых соседними дискретами аналогового напряжения. Схема выделения разности (СВР) (2) (фиг.1) формирует импульс (фиг.2в), длительность которого равна разности длительностей импульсов. Преобразователь длительности импульса в напряжение (ПИН) (3) (фиг.1) формирует выходную величину, пропорциональную разности длительностей импульсов, и может быть реализован на основе фильтра нижних частот. Частота импульсов на входе ПИН (3) постоянна и определена частотой треугольного напряжения ШИМ (1). 2 ил.

2287182
патент выдан:
опубликован: 10.11.2006
СПОСОБ ИНТЕГРИРОВАНИЯ СИГНАЛА РАССОГЛАСОВАНИЯ ДЛЯ АСТАТИЧЕСКИХ СИСТЕМ АВТОМАТИЧЕСКОГО РЕГУЛИРОВАНИЯ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ

Изобретение относится к приборостроительной технике и может быть использовано в системах автоматического регулирования. Достигаемый технический результат - повышение динамической точности и упрощение конструкции. Устройство интегрирования сигнала рассогласования для астатических систем автоматического регулирования содержит блок выделения сигнала положительной полярности и блок выделения сигнала отрицательной полярности, два интегрирующих усилителя, сумматор, два элемента вычитания, два управляемых переключателя, инерционное звено, два усилителя. 2 н.п. ф-лы, 1 ил.

2283512
патент выдан:
опубликован: 10.09.2006
ДИФФЕРЕНЦИРУЮЩЕЕ УСТРОЙСТВО

Изобретение относится к области автоматического регулирования и может быть использовано в корректирующих устройствах следящих систем и измерительных приборах. Техническим результатом является повышение точности дифференцирования. Устройство содержит дифференциальный усилитель постоянного тока, усилитель-ограничитель, управляемый источник тока, ключ, масштабный резистор, конденсатор. 1 ил.

2228540
патент выдан:
опубликован: 10.05.2004
УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ПРИРАЩЕНИЙ НАПРЯЖЕНИЯ МЕЖДУ СОСЕДНИМИ ЭКСТРЕМУМАМИ

Изобретение относится к области информационно-измерительной и аналоговой вычислительной техники, может использоваться в анализаторах качества электроэнергии. Технический результат заключается в расширении функциональных возможностей, повышении точности и упрощении устройства. Устройство (У) содержит блок (2) вычитания, вход уменьшаемого которого соединен с входным зажимом (1), соединенным с входом вычитаемого блока (2) через последовательно соединенные коммутатор (К) (3), первый конденсатор (7), соединенный с шиной нулевого потенциала (ШНП), и повторитель (8) напряжения. Причем входной зажим (1) соединен с управляющим входом К (3) через последовательно соединенные второй конденсатор (4), резистор (12), соединенный с ШНП, второй формирователь модуля (ФМ) (5) и пороговый элемент (6). При этом выход блока (2) является первым выходом У и через первый ФМ (10) соединен со вторым выходом У. 6 з.п. ф-лы, 8 ил.
2213978
патент выдан:
опубликован: 10.10.2003
УСТРОЙСТВО ДЛЯ ВЫДЕЛЕНИЯ АБСОЛЮТНЫХ ПРИРАЩЕНИЙ НАПРЯЖЕНИЯ

Изобретение относится к области информационно-измерительной и аналоговой вычислительной техники и может использоваться в анализаторе колебаний напряжения. Технический результат заключается в повышении точности и упрощении устройства. Устройство содержит блок 2 вычитания, вход уменьшаемого которого соединен с входным зажимом 1, соединенным с входом вычитаемого блока 2 через последовательно соединенные коммутатор (К) 3, конденсатор 6, соединенный с шиной нулевого потенциала, и повторитель 7 напряжения. Причем входной зажим 1 соединен с управляющим входом К 3 через последовательно соединенные дифференциатор 4 и двусторонний пороговый элемент 5 с инверсией. 2 з. п. ф-лы, 4 ил.
2212675
патент выдан:
опубликован: 20.09.2003
УСТРОЙСТВО ДЛЯ ДИФФЕРЕНЦИРОВАНИЯ АНАЛОГОВОГО НАПРЯЖЕНИЯ

Изобретение относится к автоматике, вычислительной технике, в частности к электроизмерительной технике. Техническим результатом является повышение стабильности работы дифференцирующего устройства. Устройство содержит усилитель напряжения, два устройства выборки-хранения напряжения (УВХ), генератор тактовых импульсов, два формирователя импульсов, логический инвертор, источник входного напряжения. 3 ил.
2204161
патент выдан:
опубликован: 10.05.2003
УСТРОЙСТВО ДЛЯ МНОГОКРАТНОГО ДИФФЕРЕНЦИРОВАНИЯ (ЕГО ВАРИАНТЫ)

Изобретения относятся к вычислительной технике и могут быть использованы в системах автоматического управления. Техническим результатом является расширение диапазона исследуемого сигнала. Каждый вариант устройства содержит распределитель уровней, генераторы прямоугольных импульсов, триггер и блоки выделения приращений напряжения, при этом в первом варианте изобретения блок выделения приращений напряжения дополнительно содержит повторитель напряжения и коммутатор, а во втором варианте - элемент НЕ, повторитель напряжения, второй блок вычитания и блок суммирования. 2 с. и 8 з.п.ф-лы, 8 ил.
2187837
патент выдан:
опубликован: 20.08.2002
ОПТИЧЕСКИЙ ДИФФЕРЕНЦИАТОР

Изобретение относится к вычислительной технике и может быть использовано для создания оптических вычислительных систем. Техническим результатом является возможность обработки сигналов в реальном масштабе времени. Устройство содержит когерентный источник излучения, электрооптический амплитудный модулятор, оптический Y-разветвитель, оптическую линию задержки, оптический фазовый модулятор, оптический объединитель и оптический усилитель. 1 ил.
2159461
патент выдан:
опубликован: 20.11.2000
УСТРОЙСТВО ДЛЯ СТАБИЛИЗАЦИИ ЧАСТОТЫ ОТСЕЧКИ

Изобретение относится к устройствам фильтрации на интегральных схемах (ИС), в которых стабилизируют частоту отсечки, используя активную межэлектродную проводимость (АМП). Устройство содержит фильтрующий блок (ФВ) (100), включающий блок АМП (10), имеющий переменное сопротивление с АМП на первом и втором транзисторах (10а, 10в), регулируемое напряжением управления с блока регулировки АМП (200). Технический результат: поддержка постоянными частотных характеристик ФБ при изменениях температуры, напряжения источника питания и погрешности изготовления, когда схема фильтра установлена в ИС. 9 з.п. ф-лы, 7 ил.
2146414
патент выдан:
опубликован: 10.03.2000
СХЕМА ИНТЕГРАТОРА С ЧАСТОТНОЙ МОДУЛЯЦИЕЙ

Изобретения относятся к области измерительной техники и могут быть использованы в интегрирующих схемах с частотной модуляцией. Техническим результатом является повышение точности. Интегрирующая схема, содержит средство для частотной модуляции входного сигнала и выработки модулированного сигнала, состоящее из запоминающего средства и коммутационных конденсаторов, и интегрирующее средство, содержащее усилитель и интегрирующий конденсатор. Аналого-цифровой преобразователь сигма-дельта содержит интегрирующую схему, компаратор, мультивибратор и схему ИСКЛЮЧАЮЩЕЕ ИЛИ. Схема умножителя содержит два преобразователя сигма- дельта. Электроизмерительное устройство содержит схему умножителя. 4 с. и 5 з.п.ф-лы, 6 ил.
2144213
патент выдан:
опубликован: 10.01.2000
БЛОК ПРЕДВАРЕНИЯ С ФИЛЬТРОМ ПОНИЖЕНИЯ ПОМЕХ

Изобретение относится к области автоматических систем регулирования и может быть использовано во всех областях систем регулирования - электронных, электрических, гидравлических. Цель изобретения - создание блока предварения, надежно производящего высокие положительные фазовые сдвиги полезного входного сигнала при наличии входных помех, что позволит значительно повысить качество регулирования и обеспечить повышение срока службы и надежность соответствующего объекта регулирования. Блок предварения содержит блок разности, неинвертирующий вход которого является входом блока предварения, узел связей, первая выходная связь которого соединена с выходом блока предварения, вторая - с входом инерционного блока с постоянной времени T коэффициентом усиления K=1, выход которого связан с инвертирующим входом блока разности, дополнительный инерционный блок с постоянной времени T1 и коэффициентом усиления K1, вход которого соединен с выходом блока разности, а выход - с входной связью узла связей. При этом значения коэффициентов T,K1 и T1 выбраны согласно соотношению K1/2o= TT1 , где o - вспомогательная частота, обеспечивающая требуемое значение частоты максимума (м) фазовой частотной характеристики блока предварения. 4 ил., 1 табл.
2079883
патент выдан:
опубликован: 20.05.1997
УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ЭКСТРЕМУМА ФУНКЦИИ

Изобретение относится к автоматике и вычислительной технике, в частности, к устройствам для определения экстремумов медленно изменяющихся функций. Целью изобретения является повышение точности работы устройства. Устройство содержит блок задержки 1, триггер 5, узел 2 вычитания, частотно-импульсный преобразователь напряжения 4, инвертор 6 и усилитель 3. 2 ил.
2067318
патент выдан:
опубликован: 27.09.1996
УСТРОЙСТВО ДЛЯ ДИФФЕРЕНЦИРОВАНИЯ МЕДЛЕННО ИЗМЕНЯЮЩИХСЯ ФУНКЦИЙ

Изобретение относится к автоматике и может быть использовано в системах автоматического управления при необходимости введения в законы регулирования производных от управляющих и возмущающих воздействий. Цель изобретения упрощение конструкции. Это достигается тем, что в устройство, содержащее источник входного сигнала, генератор тактовых импульсов, элемент задержки, аналого цифровой преобразователь, операционный усилитель, первый и второй ключи, введены компаратор и дешифратор выход которого является выходом формирования сигнала, пропорционального знаку производной устройства. 1 ил.
2050591
патент выдан:
опубликован: 20.12.1995
УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ ПРОИЗВОДНЫХ ОТ КУСОЧНО- ПОЛИНОМИАЛЬНЫХ ФУНКЦИЙ

Изобретение относится к распознающим устройствам, измерительной технике и дискретным системам управления, в частности к адаптивным. Цель изобретения расширение функциональных возможностей устройства для определения формы сигнала путем получения всех производных от полиномиальных сигналов порядка n3. Это достигается тем, что в базовое устройство дополнительно введены: трехканальный блок коммутации и три блока вычисления производных, содержащие девять умножителей с определенными коэффициентами и три сумматора на два и три входа. 1 ил.
2047903
патент выдан:
опубликован: 10.11.1995
ИНТЕГРАТОР С БОЛЬШИМ ВРЕМЕНЕМ ИНТЕГРИРОВАНИЯ

Изобретение относится к электротехнике и может быть использовано при построении аналоговых и цифровых измерительных устройств и различных устройств автоматики. Целью изобретения является повышение точности интегрирования интегратора. Цель достигается тем, что в известный интегратор, содержащий два операционных усилителя, резистивный делитель, интегрирующий конденсатор и резисторы, введен третий операционный усилитель со своими связями и изменены связи остальных элементов. 1 ил.
2034331
патент выдан:
опубликован: 30.04.1995
ИНТЕГРАТОР ПОСТОЯННОГО ТОКА (НАПРЯЖЕНИЕ)

Интегратор постоянного тока (напряжения) относится к устройствам измерительной техники и может быть использовано в системах измерения. Сущность изобретения: интегратор содержит преобразователь 1 тока (напряжения) в частоту, счетчики 2, 4 импульсов, генератор 3 импульсов. 2 ил.
2006945
патент выдан:
опубликован: 30.01.1994
УСТРОЙСТВО ДЛЯ ИДЕНТИФИКАЦИИ ПРОИЗВОДНЫХ ПОЛИНОМИАЛЬНОГО СИГНАЛА

Использование: дискретные системы управления. Сущность изобретения: устройство содержит дискретизатор 1, логические блоки 2, содержащие каждый элемент 3 задержки, сумматор 4, пороговый элемент 5 и коммутирующий элемент 6, а также матрицу 7 коммутации, масштабирующие элементы 8, генератор 9, делитель 10 частоты, группу 11 ключей. 1 ил.
2006944
патент выдан:
опубликован: 30.01.1994
Наверх