Устройства для программного управления, например блоки управления: ...формирование адреса следующей команды, например приращение счетчика команд, переход – G06F 9/32

МПКРаздел GG06G06FG06F 9/00G06F 9/32
Раздел G ФИЗИКА
G06 Вычисление; счет
G06F Обработка цифровых данных с помощью электрических устройств
G06F 9/00 Устройства для программного управления, например блоки управления
G06F 9/32 ...формирование адреса следующей команды, например приращение счетчика команд, переход

Патенты в данной категории

ЭФФЕКТИВНЫЙ МЕХАНИЗМ СОХРАНЕНИЯ АДРЕСА ВОЗВРАТА ИЗ ПРЕРЫВАНИЯ

Изобретение относится к области вычислительной техники, а именно к конвейерному обрабатывающему устройству, которое обновляет массив регистров для эффективного сохранения адреса возврата из прерывания. Техническим результатом является эффективное сохранение адреса возврата из прерывания в массив регистра общего назначения. Устройство для генерирования псевдокоманды содержит конвейерное обрабатывающее устройство, которое включает в себя массив регистров общего назначения и устройство генерирования псевдокоманд, при этом конвейер содержит каскад декодирования, выполненный с возможностью декодирования псевдокоманды, и каскад отложенной записи, выполненный с возможностью записи результатов. Способ и система описывают работу данного устройства. 4 н. и 18 з.п. ф-лы, 3 ил.

2450329
патент выдан:
опубликован: 10.05.2012
ОТЛОЖЕННАЯ ОЧИСТКА БУФЕРОВ БЫСТРОГО ПРЕОБРАЗОВАНИЯ АДРЕСОВ

Изобретение относится к области управления памятью, а более конкретно к очистке кэш-буфера преобразования адресов. Техническим результатом является расширение функциональных возможностей. Управление преобразованием адресов (АТС) ограничивает отображения между виртуальными и физическими адресами для того, чтобы реализовать политику доступа к памяти. Каждый процессор в многопроцессорной системе поддерживает буфер быстрого преобразования адресов (TLB), который кэширует отображения для ускорения преобразования виртуальных адресов. Каждый процессор также поддерживает счетчик. Каждый раз, когда TLB процессора очищается, счетчик процессора увеличивается. Когда ссылка на страницу удаляется из карты преобразования адресов, значение счетчиков для всех процессоров записывается. Когда процессор осуществляет доступ к странице, записанные значения счетчиков сравниваются с текущим значением счетчика процессора для определения того, очищался ли TLB процессора с того момента, когда ссылка на страницу была удалена из карты. Затратная операция очистки TLB откладывается до тех пор, пока это не потребуется, но, тем не менее, осуществляется достаточно заблаговременно для предотвращения того, чтобы недействительная запись в TLB была использована для нарушения политики доступа. 4 н. и 7 з.п. ф-лы, 6 ил.

2361267
патент выдан:
опубликован: 10.07.2009
МЕХАНИЗМ ОБНАРУЖЕНИЯ ИСКЛЮЧИТЕЛЬНЫХ СИТУАЦИЙ ПОТЕРИ ЗНАЧИМОСТИ ПРИ СПЕКУЛЯТИВНОМ ВЫПОЛНЕНИИ ОПЕРАЦИЙ С ПЛАВАЮЩЕЙ ТОЧКОЙ СОГЛАСНО СТАНДАРТУ ИИЭР

Изобретение относится к системам и способам обнаружения потери значимости при выполнении избранных операций процессора. Технический результат заключается в расширении функциональных возможностей. Способы включают сброс первого флага состояния, маскирование исключительной ситуации потери значимости, выполнение команды с плавающей точкой, считывание флага состояния для определения, приведет ли команда с плавающей точкой к возникновению немаскированной исключительной ситуации потери значимости. Компьютерная система, позволяющая осуществлять указанные способы, содержит процессор, имеющий регистр состояния с плавающей точкой, причем регистр состояния с плавающей точкой включает в себя флаг состояния "слишком маленький" и флаг состояния потери значимости, и запоминающее устройство для хранения последовательности команд, которые могут выполняться процессором. 3 с. и 7 з.п.ф-лы, 4 ил., 4 табл.
2224280
патент выдан:
опубликован: 20.02.2004
АДРЕСАЦИЯ РЕГИСТРОВ В УСТРОЙСТВЕ ОБРАБОТКИ ДАННЫХ

Изобретение относится к адресации регистров в устройстве обработки данных и может быть использовано для цифровой обработки сигналов. Техническим результатом является возможность применения команды переопределения только для заранее выбранного количества команд. Устройство обработки данных содержит множество регистров для хранения элементов данных, процессор для обработки команд, блок переопределения регистров для преобразования ссылки на логический регистр в предварительно выбранном наборе команд в ссылку на физический регистр и аппаратное средство осуществления циклов для управления командой повторения. 2 с. и 20 з.п.ф-лы, 7 ил., 60 табл.
2193228
патент выдан:
опубликован: 20.11.2002
Наверх