Способы и устройства для обработки данных с воздействием на порядок их расположения или на содержание обрабатываемых данных: ....основные арифметико-логические устройства, т.е. устройства, способные избирательно производить как сложение и вычитание, так и одну или несколько логических операций, с использованием, по меньшей мере частично, одной и той же схемы. – G06F 7/575

МПКРаздел GG06G06FG06F 7/00G06F 7/575
Раздел G ФИЗИКА
G06 Вычисление; счет
G06F Обработка цифровых данных с помощью электрических устройств
G06F 7/00 Способы и устройства для обработки данных с воздействием на порядок их расположения или на содержание обрабатываемых данных
G06F 7/575 ....основные арифметико-логические устройства, т.е. устройства, способные избирательно производить как сложение и вычитание, так и одну или несколько логических операций, с использованием, по меньшей мере частично, одной и той же схемы.

Патенты в данной категории

СПОСОБ ОБРАБОТКИ ИНФОРМАЦИИ И ВЫЧИСЛЕНИЯ КУВЫРКОВА (ВАРИАНТЫ) И УСТРОЙСТВО "ГЕНЕРАЛИЗАТОР" ДЛЯ ОСУЩЕСТВЛЕНИЯ СПОСОБА

Изобретения относятся к области информатики и вычислительной техники и могут быть использованы в различных технологиях, требующих обработки сигналов, например в технологиях обработки и преобразования информационных сообщений. Техническим результатом является повышение быстродействия обработки сигналов при сохранении достоверности результатов обработки. В одном из вариантов способ содержит параллельно-последовательную обработку сигнала в блоке триггеров входного регистра; матричном устройстве; блоке логических элементов, преимущественно логических элементов «И»; блоке триггеров выходного регистра. При этом обработку сигнала в матричном устройстве выполняют в соответствии с геометрической моделью обработки сигнала, представляющей собой совокупность графов, образующей, по меньшей мере, один прямоугольный треугольник, который разделяют на три части линиями, исходящими из вершин углов треугольника. 5 н. и 24 з.п. ф-лы, 3 ил., 3 табл.

2494445
патент выдан:
опубликован: 27.09.2013
ДИСКРЕТНО-АНАЛОГОВОЕ УСТРОЙСТВО

Дискретно-аналоговое устройство относится к вычислительной технике и может быть использовано для реализации как логических, так и арифметических операций с дискретными и аналоговыми значениями нулей и единиц. Технический результат заключается в улучшении точности оценки за счет вычислений с использованием как дискретных, так и аналоговых величин. Устройство содержит семь аналоговых перемножителей, пять аналоговых сумматоров, семь аналоговых вычитателей. Аналоговые значения (единица или ноль) либо дискретные значения (с уровнем логической единицы или нуля) поступают параллельно на три информационных входа. 1 ил., 5 табл.

2434284
патент выдан:
опубликован: 20.11.2011
ДИСКРЕТНО-АНАЛОГОВОЕ УСТРОЙСТВО

Изобретение относится к вычислительной технике и может быть использовано для реализации как логических, так и арифметических операций с дискретными и аналоговыми значениями нулей и единиц. Техническим результатом является осуществление логических и арифметических операций с дискретными и аналоговыми значениями нулей и единиц. Устройство содержит пять аналоговых перемножителей, четыре аналоговых вычитателя, три аналоговых сумматора. 1 ил., 3 табл.

2432611
патент выдан:
опубликован: 27.10.2011
ДИСКРЕТНО-АНАЛОГОВОЕ УСТРОЙСТВО

Изобретение относится к вычислительной технике и может быть использовано для реализации как логических, так и арифметических операций с дискретными и аналоговыми значениями нулей и единиц. Технический результат заключается в расширении арсенала технических средств за счет создания данного дискретно-аналогового устройства. Устройство содержит первый и второй аналоговые вычитатели, первый и второй аналоговые перемножители и сумматор. Аналоговые значения (единица или ноль) либо дискретные значения (с уровнем логической единицы или нуля) поступают параллельно на первый, второй, третий информационные входы. Дополнительный информационный вход устройства «1», из которого вычитается значение сигнала, поступающего на третий информационный вход устройства. 1 ил., 4 табл.

2427036
патент выдан:
опубликован: 20.08.2011
ДИСКРЕТНО-АНАЛОГОВОЕ УСТРОЙСТВО

Изобретение относится к вычислительной технике и может быть использовано для реализации как логических, так и арифметических операций с дискретными и аналоговыми значениями нулей и единиц. Техническим результатом является улучшение точности оценки. Дискретно-аналоговое устройство содержит первый, второй, третий, четвертый, пятый, шестой, седьмой, восьмой, девятый и дополнительный информационный входы, первый, второй, третий, четвертый, пятый, шестой, седьмой, восьмой, девятый, десятый, одиннадцатый, двенадцатый и тринадцатый аналоговые вычитатели, а также первый, второй, третий и четвертый аналоговые перемножители, дополнительный информационный вход устройства «1», является первым информационным входом первого-тринадцатого аналоговых вычитателей. 1 ил., 7 табл.

2422897
патент выдан:
опубликован: 27.06.2011
УСТРОЙСТВО ЛОГИЧЕСКИХ И АРИФМЕТИЧЕСКИХ ОПЕРАЦИЙ С ДИСКРЕТНЫМИ И АНАЛОГОВЫМИ ЗНАЧЕНИЯМИ НУЛЕЙ И ЕДИНИЦ

Устройство логических и арифметических операций с дискретными и аналоговыми значениями нулей и единиц относится к вычислительной технике и может быть использовано для реализации как логических, так и арифметических операций с дискретными и аналоговыми значениями нулей и единиц. Технический результат заключается в улучшении точности оценки. Устройство содержит первый, второй и третий аналоговые вычитатели (1.1, 1.2, 1.3), первый, второй, третий, четвертый, пятый и шестой аналоговые перемножители (2.1, 2.2, 2.3, 2.4, 2.5, 2.6) и первый сумматор (3.1). Аналоговые значения (единица или ноль) либо дискретные значения (с уровнем логической единицы или нуля) поступают параллельно на первый (А'), второй (В'), третий (С') и четвертый (D') информационные входы. На дополнительный информационный вход устройства «1» поступает сигнал с уровнем логической единицы, из которого вычитается значение сигнала, поступающего на второй (В') и третий (С') информационные входы устройства. 1 ил., 4 табл.

2374677
патент выдан:
опубликован: 27.11.2009
УСТРОЙСТВО ЛОГИЧЕСКИХ И АРИФМЕТИЧЕСКИХ ОПЕРАЦИЙ С ДИСКРЕТНЫМИ И АНАЛОГОВЫМИ ЗНАЧЕНИЯМИ НУЛЕЙ И ЕДИНИЦ

Изобретение относится к вычислительной технике и может быть использовано для реализации как логических, так и арифметических операций с дискретными и аналоговыми значениями нулей и единиц. Техническим результатом является расширение функциональных возможностей устройства. Устройство содержит аналоговые вычитатели, аналоговые перемножители и аналоговый сумматор. 4 табл., 1 ил.

2356090
патент выдан:
опубликован: 20.05.2009
ЯЧЕЙКА ОДНОРОДНОЙ СТРУКТУРЫ

Изобретение относится к вычислительной технике и может быть использовано для построения однородных вычислительных структур, выполняющих параллельную логическую и арифметическую обработку данных. Техническим результатом является расширение функциональных возможностей устройства за счет реализации операции хранения и обработки информации в непозиционной системе счисления. Устройство содержит шесть элементов ЗАПРЕТ, шесть элементов И, три элемента ИЛИ, три триггера, сумматор-вычитатель, управляющие и информационные входы и выходы. 7 ил., 2 табл.

2300800
патент выдан:
опубликован: 10.06.2007
ЯЧЕЙКА ОДНОРОДНОЙ СТРУКТУРЫ

Изобретение относится к вычислительной технике и может быть использовано для построения однородных вычислительных структур, выполняющих параллельную логическую и арифметическую обработку данных. Техническим результатом является расширение функциональных возможностей устройства за счет реализации операции хранения и обработки информации в непозиционной системе счисления. Устройство содержит семь элементов ЗАПРЕТ, три элемента И, три элемента ИЛИ, два триггера, сумматор, управляющие и информационные входы и выходы. 1 табл., 6 ил.

2295147
патент выдан:
опубликован: 10.03.2007
НАКАПЛИВАЮЩИЙ СУММАТОР

Изобретение относится к области вычислительной техники и цифровой автоматики. Техническим результатом является расширение функциональных возможностей устройства за счет выполнения дополнительных операций при минимальных аппаратурных затратах. Устройство содержит в каждом разряде RS-триггер, шесть элементов ИЛИ, шесть элементов И, три элемента НЕ, входы управления, вход установки нуля, информационный вход. 1 ил.

2288501
патент выдан:
опубликован: 27.11.2006
СПОСОБ И УСТРОЙСТВО ВЫПОЛНЕНИЯ ВЫЧИСЛИТЕЛЬНЫХ ОПЕРАЦИЙ ПРИ МИНИМАЛЬНЫХ ЗАТРАТАХ ОБОРУДОВАНИЯ

Изобретение относится к области цифровой вычислительной техники и может быть использовано в процессорных устройствах ЭВМ и в устройствах цифровой автоматики. Техническим результатом является повышение быстродействия, сокращение оборудования, расширение перечня выполняемых операций. Способ заключается в последовательном выполнении во время первого временного такта операций приема второго слагаемого, первого сложения по модулю два, занесения результата в первые RS-триггеры и формирования поразрядного и сквозного переноса, во время второго временного такта выполняют второе сложение по модулю два, заносят результат этого сложения во вторые RS-триггеры данного или младшего разряда. Устройство, реализующее данный способ, содержит в каждом разряде девять элементов И, пять элементов ИЛИ, два RS-триггера, два полусумматора, восемь входов управления. 2 н.п. ф-лы, 3 ил.

2287849
патент выдан:
опубликован: 20.11.2006
ДИСКРЕТНО-АНАЛОГОВОЕ УСТРОЙСТВО

Изобретение относится к вычислительной технике. Техническим результатом является расширение функциональных возможностей за счет реализации логических и арифметических операций с дискретными и аналоговыми значениями. Устройство содержит четыре информационных входа, информационный выход, дополнительный информационный вход, четыре аналоговых вычитателя, семь аналоговых перемножителей, аналоговый сумматор. 1 ил., 4 табл.

2285290
патент выдан:
опубликован: 10.10.2006
Наверх