Способы и устройства для обработки данных с воздействием на порядок их расположения или на содержание обрабатываемых данных: ....в параллельном режиме по битам, т.е. с отдельной схемой передачи данных для каждого машинного числа – G06F 7/505

МПКРаздел GG06G06FG06F 7/00G06F 7/505
Раздел G ФИЗИКА
G06 Вычисление; счет
G06F Обработка цифровых данных с помощью электрических устройств
G06F 7/00 Способы и устройства для обработки данных с воздействием на порядок их расположения или на содержание обрабатываемых данных
G06F 7/505 ....в параллельном режиме по битам, т.е. с отдельной схемой передачи данных для каждого машинного числа

Патенты в данной категории

СПОСОБ ФОРМИРОВАНИЯ ЛОГИКО-ДИНАМИЧЕСКОГО ПРОЦЕССА ПРЕОБРАЗОВАНИЯ УСЛОВНО МИНИМИЗИРОВАННЫХ СТРУКТУР АРГУМЕНТОВ АНАЛОГОВЫХ СИГНАЛОВ СЛАГАЕМЫХ ±[ni]f(+/-)min И ±[mi]f(+/-)min В ФУНКЦИОНАЛЬНОЙ СТРУКТУРЕ СУММАТОРА ±f1( RU)min БЕЗ СКВОЗНОГО ПЕРЕНОСА f1(± ) И ТЕХНОЛОГИЧЕСКИМ ЦИКЛОМ t 5 f(&)-И ПЯТЬ УСЛОВНЫХ ЛОГИЧЕСКИХ ФУНКЦИЙ f(&)-И, РЕАЛИЗОВАННЫЙ С ПРИМЕНЕНИЕМ ПРОЦЕДУРЫ ОДНОВРЕМЕННОГО ПРЕОБРАЗОВАНИЯ АРГУМЕНТОВ СЛАГАЕМЫХ ПОСРЕДСТВОМ АРИФМЕТИЧЕСКИХ АКСИОМ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ fRU(+1,0,-1) И ФУНКЦИОНАЛЬНЫЕ СТРУКТУРЫ ДЛЯ ЕГО РЕАЛИЗАЦИИ (ВАРИАНТ РУССКОЙ ЛОГИКИ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических процедур суммирования и умножения условно минимизированных аргументов аналоговых сигналов слагаемых. Техническим результатом является повышение быстродействия. В одном из вариантов функциональная структура реализована на логических элементах И, ИЛИ, ИЛИ-НЕ, И-НЕ. 5 н.п. ф-лы.

2523876
патент выдан:
опубликован: 27.07.2014
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА СУММАТОРА f3 (СИГМАCD) УСЛОВНО "g" РАЗРЯДА РЕАЛИЗУЮЩАЯ ПРОЦЕДУРУ "ДЕШИФРИРОВАНИЯ" АГРУМЕНТОВ СЛАГАЕМЫХ [1,2Sgh1]f(2a) И [1,2Sgh2]f(2n) ПОЗИЦИОННОГО ФОРМАТА "ДОПОЛНИТЕЛЬНЫЙ КОД RU" ПОСРЕДСТВОМ АРИФМЕТИЧЕСКИХ АКСИОМ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) И ДВОЙНОГО ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ d1,2/dn-f1,2(+-)d/dn АКТИВНЫХ АРГУМЕНТОВ "УРОВНЯ 2" И УДАЛЕНИЯ АКТИВНЫХ ЛОГИЧЕСКИХ НУЛЕЙ "+1""-1"-"0" В "УРОВНЕ 1" (ВАРИАНТЫ РУССКОЙ ЛОГИКИ)

Группа изобретений относится к вычислительной технике и может быть использована при построении арифметических устройств и выполнения арифметических процедур суммирования позиционных аргументов аналоговых сигналов слагаемых с применением арифметических аксиом троичной системы счисленияf(+1,0,-1). Техническим результатом является повышение быстродействия. В одном из вариантов функциональная структура выполнена с использованием логических элементов И, ИЛИ, НЕ. 4 н.п. ф-лы.

2517245
патент выдан:
опубликован: 27.05.2014
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА СУММАТОРА f2( CD) УСЛОВНО "k" РАЗРЯДА ПАРАЛЛЕЛЬНО-ПОСЛЕДОВАТЕЛЬНОГО УМНОЖИТЕЛЯ f ( CD), РЕАЛИЗУЮЩАЯ ПРОЦЕДУРУ "ДЕШИФРИРОВАНИЯ" ВХОДНЫХ СТРУКТУР АРГУМЕНТОВ СЛАГАЕМЫХ [1,2Sj h1]f(2n) И [1,2Sj h2]f(2n) ПОЗИЦИОННОГО ФОРМАТА "ДОПОЛНИТЕЛЬНЫЙ КОД RU" ПОСРЕДСТВОМ ПРИМЕНЕНИЯ АРИФМЕТИЧЕСКИХ АКСИОМ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) И ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ d1/dn f1(+ -)d/dn АРГУМЕНТОВ В ОБЪЕДИНЕННОЙ ИХ СТРУКТУРЕ (ВАРИАНТ РУССКОЙ ЛОГИКИ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических процедур суммирования позиционных аргументов аналоговых сигналов слагаемых [ni]f(2n) и [mi ]f(2n) с применением арифметических аксиом троичной системы счисления f(+1,0,-1). Техническим результатом является повышение быстродействия. Функциональная структура реализована с использованием логических элементов И, ИЛИ.

2480817
патент выдан:
опубликован: 27.04.2013
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА СУММАТОРА f3( CD)max СТАРШИХ УСЛОВНО "k" РАЗРЯДОВ ПАРАЛЛЕЛЬНО-ПОСЛЕДОВАТЕЛЬНОГО УМНОЖИТЕЛЯ f ( CD), РЕАЛИЗУЮЩАЯ ПРОЦЕДУРУ "ДЕШИФРИРОВАНИЯ" АРГУМЕНТОВ СЛАГАЕМЫХ [1,2Sg h1] И [1,2Sg h2] В "ДОПОЛНИТЕЛЬНОМ КОДЕ RU" ПОСРЕДСТВОМ АРИФМЕТИЧЕСКИХ АКСИОМ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) И ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ d1/dn f1(+ -)d/dn (ВАРИАНТЫ РУССКОЙ ЛОГИКИ)

Изобретения относятся к вычислительной технике и могут быть использованы при реализации арифметических устройств параллельно-последовательного умножителя. Техническим результатом является повышение быстродействия. В одном из вариантов функциональная структура реализована с использованием логических элементов И, ИЛИ. 2 н.п. ф-лы.

2476922
патент выдан:
опубликован: 27.02.2013
УСТРОЙСТВО ДЛЯ ВЫЧИТАНИЯ

Изобретение относится к области вычислительной техники и предназначено для применения в специализированных вычислителях, а также в системах управления и контроля для вычитания чисел в дополнительном коде. Техническим результатом является упрощение устройства, повышение его быстродействия и надежности. Устройство содержит n логических элементов НЕ, (n+1) сумматоров, n входов разрядов уменьшаемого числа, n входов разрядов вычитаемого числа, шину логической «1», (n+1) выходов. 1 ил., 1 табл.

2463644
патент выдан:
опубликован: 10.10.2012
ПАРАЛЛЕЛЬНЫЙ СУММАТОР-ВЫЧИТАТЕЛЬ В ТРОИЧНОЙ СИСТЕМЕ СЧИСЛЕНИЯ НА НЕЙРОНАХ

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и производительных цифровых устройств суммирования вычитания чисел в троичной системе счисления в прямых кодах. Техническим результатом является снижение аппаратных затрат, упрощение комбинационной схемы, упрощение алгоритма работы устройства. Устройство содержит блок ввода и шифрации чисел, блок суммирования, блок регистра первого числа, блок регистра второго числа, блок регистра результата, блок управления. 18 ил., 10 табл.

2453900
патент выдан:
опубликован: 20.06.2012
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПРЕДВАРИТЕЛЬНОГО СУММАТОРА f [ni]&[mi](2n) ПАРАЛЛЕЛЬНО-ПОСЛЕДОВАТЕЛЬНОГО УМНОЖИТЕЛЯ f ( ) УСЛОВНО "i" РАЗРЯДА ДЛЯ СУММИРОВАНИЯ ПОЗИЦИОННЫХ АРГУМЕНТОВ СЛАГАЕМЫХ [ni]f(2n) и [mi]f(2n) ЧАСТИЧНЫХ ПРОИЗВЕДЕНИЙ С ПРИМЕНЕНИЕМ АРИФМЕТИЧЕСКИХ АКСИОМ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) С ФОРМИРОВАНИЕМ РЕЗУЛЬТИРУЮЩЕЙ СУММЫ [S ]f(2n) В ПОЗИЦИОННОМ ФОРМАТЕ

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических процедур суммирования позиционных аргументов аналоговых сигналов слагаемых [ni]f(2n) и [mi ]f(2n) с применением арифметических аксиом троичной системы счисления f(+1,0,-1). Техническим результатом является повышение быстродействия суммирования. В одном из вариантов структура реализована с использованием логических элементов НЕ, И, ИЛИ, И-НЕ, ИЛИ-НЕ. 2 н.п. ф-лы.

2443008
патент выдан:
опубликован: 20.02.2012
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПРЕДВАРИТЕЛЬНОГО СУММАТОРА f ([ni]&[ni,0]) УСЛОВНО "i" И "i+1" РАЗРЯДОВ "k" ГРУППЫ ПАРАЛЛЕЛЬНО-ПОСЛЕДОВАТЕЛЬНОГО УМНОЖИТЕЛЯ f ( ) ДЛЯ ПОЗИЦИОННЫХ АРГУМЕНТОВ МНОЖИМОГО [ni]f(2n) С ПРИМЕНЕНИЕМ АРИФМЕТИЧЕСКИХ АКСИОМ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) (ВАРИАНТЫ РУССКОЙ ЛОГИКИ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования частичных произведений Техническим результатом является повышение быстродействия процесса предварительного суммирования в параллельно-последовательном умножителе. Устройство выполнено в виде двух эквивалентных структур - «i» и «i+1» разрядов. В одном из вариантов каждая структура содержит элементы, реализующие логические функции И, ИЛИ, НЕ. 10 н.п. ф-лы.

2439658
патент выдан:
опубликован: 10.01.2012
ФУНКЦИОНАЛЬНАЯ ВХОДНАЯ СТРУКТУРА СУММАТОРА С ПРОЦЕДУРОЙ ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ d/dn ПЕРВОЙ ПРОМЕЖУТОЧНОЙ СУММЫ МИНИМИЗИРОВАННЫХ АРГУМЕНТОВ СЛАГАЕМЫХ ±[ni]f(+/-)min И ±[mi]f(+/-)min (ВАРИАНТЫ РУССКОЙ ЛОГИКИ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования и вычитания в позиционно-знаковых кодах. Техническим результатом является повышение быстродействия процесса преобразования аргументов. В одном из вариантов изобретения i -ый разряд функциональной структуры сумматора выполнен в виде положительного и условного каналов суммирования. При этом каждый канал содержит элементы, реализующие логические функции И, ИЛИ, ИЛИ-НЕ, И-НЕ и НЕ. 4 н.п. ф-лы.

2427028
патент выдан:
опубликован: 20.08.2011
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПРЕДВАРИТЕЛЬНОГО СУММАТОРА f ([mj]&[mj,0]) ПАРАЛЛЕЛЬНО-ПОСЛЕДОВАТЕЛЬНОГО УМНОЖИТЕЛЯ f ( ) С ПРОЦЕДУРОЙ ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ d/dn ПЕРВОЙ ПРОМЕЖУТОЧНОЙ СУММЫ [S1 ]f(})-ИЛИ СТРУКТУРЫ АКТИВНЫХ АРГУМЕНТОВ МНОЖИМОГО [0,mj]f(2n) и [mj,0]f(2n) (ВАРИАНТЫ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования частичных произведений. Техническим результатом является повышение быстродействия процесса предварительного суммирования множимого в параллельно-последовательном умножителе. В одном из вариантов изобретения функциональная структура в каждом разряде содержит элементы, реализующие логические функции ИЛИ, И, И-НЕ, ИЛИ-НЕ, при этом каждый разряд выполнен в виде двух каналов суммирования - для формирования положительной результирующей суммы и условно отрицательной результирующей суммы. 4 н.п. ф-лы.

2424549
патент выдан:
опубликован: 20.07.2011
ФУНКЦИОНАЛЬНАЯ ВХОДНАЯ СТРУКТУРА СУММАТОРА С ИЗБИРАТЕЛЬНЫМ ЛОГИЧЕСКИМ ДИФФЕРЕНЦИРОВАНИЕМ d*/dn ПЕРВОЙ ПРОМЕЖУТОЧНОЙ СУММЫ ±[S1 i] МИНИМИЗИРОВАННЫХ СТРУКТУР АРГУМЕНТОВ СЛАГАЕМЫХ ±[ni]f(+/-)min и ±[mi]f(+/-)min (ВАРИАНТЫ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических операций суммирования и вычитания в позиционно-знаковых кодах. Техническим результатом является повышение быстродействия. В одном из вариантов изобретения «i»-ый разряд функциональной структуры выполнен в виде двух эквивалентных по структуре логических функций положительного и условно отрицательного каналов суммирования, при этом каждый канал содержит элементы, реализующие логические функции И, ИЛИ, ИЛИ-НЕ, И-НЕ и НЕ. 4 н.п. ф-лы.

2424548
патент выдан:
опубликован: 20.07.2011
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПРЕДВАРИТЕЛЬНОГО СУММАТОРА ПАРАЛЛЕЛЬНО-ПОСЛЕДОВАТЕЛЬНОГО УМНОЖИТЕЛЯ f ( ) С АРГУМЕНТАМИ МНОЖИМОГО [mj]f(2n) И МНОЖИТЕЛЯ [ni]f(2n) В ПОЗИЦИОННОМ ФОРМАТЕ (ВАРИАНТЫ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования частичных произведений. Техническим результатом является повышение быстродействия процесса предварительного суммирования в параллельно-последовательном умножителе. В одном варианте функциональная структура выполнена в виде двух эквивалентных логических структур условно «j+1»-го и «j»-го разряда с использованием элементов, реализующих логические функции И, ИЛИ и НЕ для формирования выходных аргументов суммы (Sj+1)i и (Sj)i соответственно. 14 н.п. ф-лы.

2422879
патент выдан:
опубликован: 27.06.2011
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО ПОЗИЦИОННО-ЗНАКОВОГО СУММАТОРА АРГУМЕНТОВ СЛАГАЕМЫХ ДВУХ ФОРМАТОВ ДВОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(2n) И ПОЗИЦИОННО-ЗНАКОВОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+/-) (ВАРИАНТЫ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования и вычитания. Техническим результатом является повышение быстродействия устройства. Каждый разряд сумматора в первом варианте реализации содержит три логических элемента НЕ, четыре логических элемента И, семь логических элементов ИЛИ. 8 н.п. ф-лы, 30 ил.

2390050
патент выдан:
опубликован: 20.05.2010
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО СУММАТОРА ДЛЯ УМНОЖИТЕЛЯ, В КОТОРОМ АРГУМЕНТЫ СЛАГАЕМЫХ ЧАСТИЧНЫХ ПРОИЗВЕДЕНИЙ ЯВЛЯЮТСЯ АРГУМЕНТАМИ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1, 0, -1) В ПОЗИЦИОННО-ЗНАКОВОМ ЕЕ ФОРМАТЕ f(+/-) (ВАРИАНТЫ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования частичных произведений в комбинационном умножителе. Техническим результатом является повышение быстродействия устройства. Каждый разряд сумматора в первом варианте реализации выполнен в виде положительного и условно отрицательного каналов суммирования, каждый из которых содержит два логических элемента И-НЕ, логический элемент И, два логических элемента ИЛИ. 2 н.п. ф-лы, 11 ил.

2386162
патент выдан:
опубликован: 10.04.2010
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА УСЛОВНО "i" РАЗРЯДА ПАРАЛЛЕЛЬНОГО СУММАТОРА ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) В ЕЕ ПОЗИЦИОННО-ЗНАКОВОМ ФОРМАТЕ f(+/-)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования и вычитания, в позиционно-знаковых кодах. Техническим результатом является повышение быстродействия устройства. Каждый разряд сумматора выполнен в виде двух эквивалентных по структуре каналов - положительного и условно отрицательного каналов суммирования слагаемых. В одном из вариантов реализации каждый канал включает четыре логических элемента ИЛИ, три логических элемента ИЛИ-НЕ, шесть логических элементов И, логический элемент И-НЕ. 2 н.п. ф-лы, 9 ил.

2380741
патент выдан:
опубликован: 27.01.2010
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО ПОЗИЦИОННО-ЗНАКОВОГО СУММАТОРА f(+/-) ДЛЯ КОМБИНАЦИОННОГО УМНОЖИТЕЛЯ, В КОТОРОМ ВЫХОДНЫЕ АРГУМЕНТЫ ЧАСТИЧНЫХ ПРОИЗВЕДЕНИЙ ПРЕДСТАВЛЕНЫ В ФОРМАТЕ ДВОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(2n) (ВАРИАНТЫ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования частичных произведений в комбинационном умножителе. Техническим результатом является повышение быстродействия. Каждый разряд устройства в первом варианте реализации содержит четыре логических элементов НЕ, пять логических элементов И, пять логических элементов ИЛИ. 4 н.п. ф-лы, 17 ил.

2380740
патент выдан:
опубликован: 27.01.2010
Наверх