Выборка, адресация или распределение данных в системах или архитектурах памяти: ...перенос адреса – G06F 12/10

МПКРаздел GG06G06FG06F 12/00G06F 12/10
Раздел G ФИЗИКА
G06 Вычисление; счет
G06F Обработка цифровых данных с помощью электрических устройств
G06F 12/00 Выборка, адресация или распределение данных в системах или архитектурах памяти
G06F 12/10 ...перенос адреса

Патенты в данной категории

СПОСОБ И УСТРОЙСТВО ТРАНСЛЯЦИИ АДРЕСА

Изобретение относится к трансляции адреса, и в частности относится к трансляции виртуальных адресов, которые создают условия пересечения границы страницы памяти. Технический результат - осуществление доступа к данным в процессе, при исключении выполнения множества трансляций виртуальных адресов в процессоре. Трансляция адреса, которая выполняется внутри процессора, улучшена идентификацией адреса, который вызывает пересечение границы между различными страницами в памяти и связывание информации трансляции адреса, ассоциированной с обеими страницами памяти. В соответствии с одним вариантом осуществления процессора, процессор содержит схему, выполненную с возможностью распознавания доступа к зоне памяти, пересекающей границу страницы между первой и второй страницами памяти. Схема также выполнена с возможностью связывания информации трансляции адреса, ассоциированной с первой и второй страницами памяти. Таким образом, в ответ на последующий доступ к такой же зоне памяти, информация трансляции адреса, ассоциированная с первой и второй страницами памяти, извлекается, основываясь на единичной трансляции адреса. 4 н. и 17 з.п. ф-лы, 5 ил.

2461870
патент выдан:
опубликован: 20.09.2012
УСТРОЙСТВО ОБРАБОТКИ ИНФОРМАЦИИ, СПОСОБ УПРАВЛЕНИЯ ПРОЦЕССОМ И КОМПЬЮТЕРНАЯ ПРОГРАММА

Изобретение относится к способу и устройству обработки данных с оптимальным логическим процессором, выделенным для физического процессора. Техническим результатом является повышение эффективности обработки данных. При обработке данных, когда логический процессор выделяют для физического процесса, выполняют процесс установки записи и обновления первой таблицы преобразования и второй таблицы преобразования. Первая таблица преобразования преобразует пространство адреса логического раздела (виртуальный физический адрес) в пространство физического адреса, и вторая таблица преобразования преобразует пространство виртуального адреса в пространство физического адреса. Таким образом обновляют выделение логического процессора для физического процессора. При такой компоновке выполняют обработку данных так, чтобы логический процессор был выделен для физического процессора оптимальным способом, с учетом рабочей нагрузки аппаратных средств и формы программы обработки данных. 2 н. и 14 з.п. ф-лы, 23 ил.

2397536
патент выдан:
опубликован: 20.08.2010
ЭНЕРГОНЕЗАВИСИМОЕ УСТРОЙСТВО ПАМЯТИ, УСТРОЙСТВО ЗАПИСИ И СПОСОБ ЗАПИСИ

Энергонезависимое устройство памяти включает в себя таблицу управления логическими/физическими адресами для управления данными, записанными дискретно в энергонезависимом устройстве памяти, составленном из множества блоков, каждый из которых служит в качестве блока стирания данных и включает в себя соседние страницы, каждая из которых имеет фиксированную длину и служит в качестве блока считывания/записи данных. Технический результат - сокращение времени, необходимого для управления памятью. 3 н. и 13 з.п. ф-лы, 18 ил.

2243588
патент выдан:
опубликован: 27.12.2004
УСТРОЙСТВО УПРАВЛЕНИЯ ПАМЯТЬЮ

Изобретение относится к вычислительной технике, в частности к устройствам управления ЭВМ, и может быть использовано при проектировании памяти вычислительной системы. Устройство управления памятью содержит блок центрального управления, шинный формирователь, блок сопряжения с оперативной памятью, блок управления адресами данных, включающий регистр адреса, два дешифратора, накопитель физических адресов, блок записи, два блока управления. Новым является введение блока управления адресными признаками данных, блока управления буферной памятью данных, буферной памяти данных. В блок управления адресами данных введены два шинных формирователя, блок старения и замещения, блок считывания и сравнения, два регистра, два мультиплексора, блок элементов И, сумматор, блок считывания, а блок управления адресными признаками данных содержит регистр данных, блок считывания-записи и сравнения, узел контроля, накопитель, узел замещения, блок сложения по модулю два, регистр адреса, дешифратор номера колонки, дешифратор номера строки, узел управления. 52 ил.
2010318
патент выдан:
опубликован: 30.03.1994
Наверх