Преобразование кода, в котором информация представлена заданной последовательностью цифр или числом, в код, где та же информация представлена последовательностью цифр или числом, отличными от заданных: ..в двоичной системе счисления – H03M 7/04

МПКРаздел HH03H03MH03M 7/00H03M 7/04
Раздел H ЭЛЕКТРИЧЕСТВО
H03 Электронные схемы общего назначения
H03M Кодирование, декодирование или преобразование кода вообще
H03M 7/00 Преобразование кода, в котором информация представлена заданной последовательностью цифр или числом, в код, где та же информация представлена последовательностью цифр или числом, отличными от заданных
H03M 7/04 ..в двоичной системе счисления

Патенты в данной категории

СПОСОБ СКВОЗНОЙ АКТИВИЗАЦИИ f1( 11)min ±0mk НЕАКТИВНЫХ АРГУМЕНТОВ "±0" "+1/-1" АНАЛОГОВЫХ СИГНАЛОВ В "ЗОНАХ МИНИМИЗАЦИИ" СТРУКТУРЫ "-/+" [mj]f(+/-) - "ДОПОЛНИТЕЛЬНЫЙ КОД" В СООТВЕТСТВИИ С АРИФМЕТИЧЕСКОЙ АКСИОМОЙ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) ПРИ ФОРМИРОВАНИИ АРГУМЕНТОВ АНАЛОГОВЫХ СИГНАЛОВ В ПОЗИЦИОННО-ЗНАКОВОЙ УСЛОВНО МИНИМИЗИРОВАННОЙ ЕЕ СТРУКТУРЕ ±[mj]fусл(+/-)min (ВАРИАНТЫ РУССКОЙ ЛОГИКИ)

Изобретения относятся к вычислительной технике и могут быть использованы в системах контроля и управления в совокупности с арифметическими устройствами, которые реализуют различные арифметические процедуры над аргументами, представленными в позиционно-знаковой структуре аргументов аналоговых сигналов «Дополнительный код». Техническим результатом является расширение диапазона преобразования. В одном из вариантов изобретения структура преобразования реализована на логических элементах ИЛИ, И. 5 н.п. ф-лы.

2507682
патент выдан:
опубликован: 20.02.2014
СПОСОБ ФОРМИРОВАНИЯ В "k" "ЗОНЕ МИНИМИЗАЦИИ" РЕЗУЛЬТИРУЮЩЕГО АРГУМЕНТА +1mk СКВОЗНОЙ АКТИВИЗАЦИИ f1( 00)min +1mk ДЛЯ ПРЕОБРАЗОВАНИЯ В СООТВЕТСТВИИ С АРИФМЕТИЧЕСКИМИ АКСИОМАМИ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) СТРУКТУРЫ АРГУМЕНТОВ АНАЛОГОВЫХ СИГНАЛОВ «-/+»[mj]f(+/-), "ДОПОЛНИТЕЛЬНЫЙ КОД" В СТРУКТУРУ УСЛОВНО МИНИМИЗИРОВАННЫХ ПОЗИЦИОННО-ЗНАКОВЫХ АРГУМЕНТОВ АНАЛОГОВЫХ СИГНАЛОВ ±[mj]fусл(+/-)min И ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ДЛЯ ЕГО РЕАЛИЗАЦИИ (ВАРИАНТЫ РУССКОЙ ЛОГИКИ)

Изобретения относятся к вычислительной технике и могут быть использованы в системах контроля и управления в совокупности с арифметическими устройствами, которые реализуют различные арифметические процедуры над аргументами, представленными в позиционно-знаковой структуре «Дополнительный код». Техническим результатом является расширение диапазона и увеличение быстродействия преобразования. В одном из вариантов функциональная структура реализована с использованием логических элементов И, ИЛИ, НЕ. 5 н.п. ф-лы.

2503124
патент выдан:
опубликован: 27.12.2013
СПОСОБ ПРЕОБРАЗОВАНИЯ «-/+»[mj]f(+/-) ±[mj]f(+/-)min СТРУКТУРЫ АРГУМЕНТОВ АНАЛОГОВЫХ ЛОГИЧЕСКИХ СИГНАЛОВ «-/+»[mj]f(+/-) - "ДОПОЛНИТЕЛЬНЫЙ КОД" В УСЛОВНО МИНИМИЗИРОВАННУЮ ПОЗИЦИОННО-ЗНАКОВУЮ СТРУКТУРУ АРГУМЕНТОВ ±[mj]f(+/-)min ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) И ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ДЛЯ ЕГО РЕАЛИЗАЦИИ (ВАРИАНТЫ РУССКОЙ ЛОГИКИ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств. Техническим результатом является увеличение быстродействия и расширение динамического диапазона преобразования. В одном из вариантов функциональная структура реализована на логических элементах И, ИЛИ, НЕ. 5 н.п. ф-лы.

2503123
патент выдан:
опубликован: 27.12.2013
СПОСОБ ПРЕОБРАЗОВАНИЯ СТРУКТУРЫ АРГУМЕНТОВ АНАЛОГОВЫХ ЛОГИЧЕСКИХ НАПРЯЖЕНИЙ «-/+»[mj]f(+/-) - "ДОПОЛНИТЕЛЬНЫЙ КОД" В ПОЗИЦИОННО-ЗНАКОВУЮ СТРУКТУРУ МИНИМИЗИРОВАННЫХ АРГУМЕНТОВ ЛОГИЧЕСКИХ НАПРЯЖЕНИЙ ±[mj]f(+/-)min И ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ДЛЯ ЕГО РЕАЛИЗАЦИИ (ВАРИАНТЫ РУССКОЙ ЛОГИКИ)

Изобретения относятся к вычислительной технике и могут быть использованы для построения арифметических устройств и выполнения арифметических процедур над входными условно отрицательными аргументами аналоговых сигналов и преобразования их в позиционно-знаковую структуру аргументов«дополнительный код» с применением арифметических аксиом троичной системы счислениядля последующего суммирования с другими аргументами аналоговых сигналов слагаемых в позиционном формате. Техническим результатом является расширение динамического диапазона преобразования аргументов и увеличение быстродействия при выполнении арифметических преобразований в позиционно-знаковом сумматоре и умножителе. В одном из вариантов преобразователь реализован с использованием логических элементов И, ИЛИ. 7 н.п.ф-лы.

2502184
патент выдан:
опубликован: 20.12.2013
СПОСОБ ПРЕОБРАЗОВАНИЯ ПОЗИЦИОННО-ЗНАКОВЫХ СТРУКТУР +[ni]f(2n) И -[ni]f(2n) АРГУМЕНТОВ АНАЛОГОВЫХ СИГНАЛОВ В СТРУКТУРУ АРГУМЕНТОВ АНАЛОГОВЫХ СИГНАЛОВ ±[ni]f(2n) - "ДОПОЛНИТЕЛЬНЫЙ КОД" С ПРИМЕНЕНИЕМ АРИФМЕТИЧЕСКИХ АКСИОМ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1, 0, -1) (ВАРИАНТЫ РУССКОЙ ЛОГИКИ)

Изобретение относится к вычислительной технике и может быть использовано в системах контроля и управления, арифметических устройствах, которые реализуют различные арифметические процедуры над аргументами, имеющих позиционно-знаковую структуру аргументов аналоговых сигналов. Техническим результатом является увеличение динамического диапазона изменения аргумента аналогового сигнала. В одном из вариантов способа в каждом условно «i» разряде условно отрицательных аргументов аналоговых сигналов - [ni]f(2n) посредством функциональной структуры активизации выполняют анализ всех аргументов предыдущих младших разрядов, при неактивности аргумента ni выполняют активизацию положительного и условно отрицательного аргумента в этом разряде, посредством функциональных структур локального переноса f2(- -)d/dn и f1(- +)d/dn процедуры логического дифференцирования выполняют анализ аргументов условно «i» и «i-1» разряда, активизируют положительный аргумент (+ni) d/dn , который объединяют с положительным аргументом ±(+ni) активизированного нуля и формируют результирующую структуру аргументов аналоговых сигналов. Способ реализуют с использованием логических элементов НЕ, ИЛИ, И. 2 н.п. ф-лы.

2455760
патент выдан:
опубликован: 10.07.2012
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПРЕОБРАЗОВАТЕЛЯ ПОЗИЦИОННО-ЗНАКОВЫХ СТРУКТУР АРГУМЕНТОВ АНАЛОГОВЫХ СИГНАЛОВ «±»[ni]f(-1+1,0, +1) "ДОПОЛНИТЕЛЬНЫЙ КОД" В ПОЗИЦИОННУЮ СТРУКТУРУ УСЛОВНО ОТРИЦАТЕЛЬНЫХ АРГУМЕНТОВ АНАЛОГОВЫХ СИГНАЛОВ «-»[ni]f(2n) С ПРИМЕНЕНИЕМ АРИФМЕТИЧЕСКИХ АКСИОМ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) (ВАРИАНТЫ)

Изобретение относится к вычислительной технике и может быть использовано в системах контроля и управления в совокупности с арифметическими устройствами, которые реализуют различные арифметические процедуры над аргументами, имеющие позиционно-знаковую структуру аргументов аналоговых сигналов «±»[n i]f(-1+1,0, +1) «дополнительный код», которая должна быть преобразована посредством функциональной структуры ЦАП в аналоговый сигнал управления «±»Ukf([mi ]). Техническим результатом является повышение динамического диапазона аналогового сигнала управления. В одном из вариантов структура реализована на логических элементах И, ИЛИ, ИЛИ-НЕ, НЕ. 3 н.п. ф-лы.

2443052
патент выдан:
опубликован: 20.02.2012
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ЛОГИКО-ДИНАМИЧЕСКОГО ПРОЦЕССА ПРЕОБРАЗОВАНИЯ ПОЗИЦИОННЫХ УСЛОВНО ОТРИЦАТЕЛЬНЫХ АРГУМЕНТОВ «-»[ni]f(2n) В СТРУКТУРУ АРГУМЕНТОВ "ДОПОЛНИТЕЛЬНЫЙ КОД" ПОЗИЦИОННО-ЗНАКОВОГО ФОРМАТА С ПРИМЕНЕНИЕМ АРИФМЕТИЧЕСКИХ АКСИОМ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) (ВАРИАНТЫ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических процедур суммирования позиционных аргументов «-»[ni]f(2 ) и «+»[mi]f(2 ) с разными знаками. Техническим результатом является повышение быстродействия процесса преобразования. В одном из вариантов функциональная структура выполнена с использованием элементов, реализующих логические функции И, ИЛИ, ИЛИ-НЕ, НЕ. 3 н.п. ф-лы.

2429565
патент выдан:
опубликован: 20.09.2011
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПРОЦЕДУРЫ ПРЕОБРАЗОВАНИЯ ПОЗИЦИОННЫХ УСЛОВНО ОТРИЦАТЕЛЬНЫХ АРГУМЕНТОВ «-»[ni]f(2n) В СТРУКТУРУ АРГУМЕНТОВ "ДОПОЛНИТЕЛЬНЫЙ КОД" ПОЗИЦИОННО-ЗНАКОВОГО ФОРМАТА С ПРИМЕНЕНИЕМ АРИФМЕТИЧЕСКИХ АКСИОМ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) (ВАРИАНТЫ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических процедур суммирования позиционных аргументов [ni]f(2n) и [mi]f(2n ). Техническим результатом является повышение быстродействия. В одном из вариантов функциональная структура выполнена с использованием элементов, реализующих логические функции И, ИЛИ, И-НЕ, НЕ. 5 н.п. ф-лы.

2429564
патент выдан:
опубликован: 20.09.2011
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПРОЦЕДУРЫ ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ d/dn ПОЗИЦИОННЫХ АРГУМЕНТОВ [mj]f(2n) С УЧЕТОМ ИХ ЗНАКА m(±) ДЛЯ ФОРМИРОВАНИЯ ПОЗИЦИОННО-ЗНАКОВОЙ СТРУКТУРЫ ±[mj]f(+/-)min С МИНИМИЗИРОВАННЫМ ЧИСЛОМ АКТИВНЫХ В НЕЙ АРГУМЕНТОВ (ВАРИАНТЫ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств в позиционно-знаковых кодах. Техническим результатом является упрощение функциональных структур умножителей и повышение их быстродействия. В одном из вариантов изобретения функциональная структура выполнена в виде положительного и условно отрицательного каналов «j» и «j+1» разрядов преобразования входных аргументов. При этом каждый канал содержит элементы, реализующие логические функции И, ИЛИ и НЕ. 4 н.п. ф-лы.

2428738
патент выдан:
опубликован: 10.09.2011
СПОСОБ АКТИВИЗАЦИИ АРГУМЕНТА (0j+1 )i АНАЛОГОВОГО СИГНАЛА УСЛОВНО «j+1» РАЗРЯДА И АРГУМЕНТА (0j )i АНАЛОГОВОГО СИГНАЛА УСЛОВНО «j» РАЗРЯДА СКВОЗНОГО ПОСЛЕДОВАТЕЛЬНОГО ПЕРЕНОСА f1,2( )±0 ДЛЯ ПРЕОБРАЗОВАНИЯ СТРУКТУРЫ ПОЗИЦИОННО-ЗНАКОВЫХ АРГУМЕНТОВ ±[nj]f(+/-) АНАЛОГОВЫХ СИГНАЛОВ В УСЛОВНОЙ «i» «ЗОНЕ МИНИМИЗАЦИИ» В МИНИМИЗИРОВАННУЮ ПОЗИЦИОННО-ЗНАКОВУЮ СТРУКТУРУ ±[nj]f(+/-)min АНАЛОГОВЫХ СИГНАЛОВ И ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ДЛЯ ЕГО РЕАЛИЗАЦИИ (ВАРИАНТЫ РУССКОЙ ЛОГИКИ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования и вычитания в позиционно-знаковых кодах. Техническим результатом является повышение быстродействия процесса преобразования аргументов при формировании сквозного последовательного переноса. В одном из вариантов функциональная структура выполнена с использованием элементов, реализующих логические функции И и ИЛИ. При этом функциональная структура условно «i»-ой зоны минимизации выполнена в виде двух эквивалентных структур логических функций - функциональной логической структуры параллельного переноса для формирования преобразованного аргумента переноса (0j)i j-го разряда и функциональной логической структуры для формирования преобразованного аргумента переноса (0j+1 )i (j+1)-го разряда. 6 н.п. ф-лы.

2425441
патент выдан:
опубликован: 27.07.2011
СПОСОБ ФОРМИРОВАНИЯ СКВОЗНОГО ПОСЛЕДОВАТЕЛЬНОГО ПЕРЕНОСА В ПРОЦЕДУРЕ ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ d/dn ПОЗИЦИОННЫХ АРГУМЕНТОВ [mj]f(2n) С УЧЕТОМ ИХ ЗНАКА ДЛЯ ФОРМИРОВАНИЯ ПОЗИЦИОННО-ЗНАКОВОЙ СТРУКТУРЫ ±[mj]f(+/-)min С МИНИМИЗИРОВАННЫМ ЧИСЛОМ АКТИВНЫХ В НЕЙ АРГУМЕНТОВ (ВАРИАНТЫ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических операций суммирования и вычитания. Техническим результатом является повышение быстродействия процесса преобразования аргументов при формировании сквозного последовательного переноса f( ). В одном варианте функциональная структура выполнена с использованием элементов, реализующих логические функции И, ИЛИ и НЕ. При этом функциональная структура выполнена для условно «j»-го и «j+1»-го разрядов в виде структур функций f1,2( 00), в которых формируют аргументы переноса (0j )i, (0j+1 )i, и структур функций f1,2( 11), в которых формируют аргументы переноса (-0j )i, (-0j+1 )i. 5 н.п. ф-лы.

2420869
патент выдан:
опубликован: 10.06.2011
СПОСОБ ФОРМИРОВАНИЯ ПРЕОБРАЗОВАННЫХ АРГУМЕНТОВ АНАЛОГОВЫХ СИГНАЛОВ (0j)i и (0j+1)i СКВОЗНОГО ПАРАЛЛЕЛЬНОГО ПЕРЕНОСА f( ) ДЛЯ ПРЕОБРАЗОВАНИЯ ПОЗИЦИОННО-ЗНАКОВЫХ АРГУМЕНТОВ АНАЛОГОВЫХ СИГНАЛОВ ±[nj]f(+/-) В УСЛОВНОЙ "i" ЗОНЕ МИНИМИЗАЦИИ И ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ДЛЯ ЕГО РЕАЛИЗАЦИИ (ВАРИАНТЫ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических операций суммирования и вычитания в позиционно-знаковых кодах. Техническим результатом является повышение быстродействия процесса преобразования аргументов при формировании сквозного параллельного переноса f( ). В одном варианте функциональная структура выполнена с использованием элементов, реализующих логические функции И, ИЛИ и НЕ. При этом функциональная структура условно «i»-ой зоны минимизации выполнена в виде двух эквивалентных структур логических функций - функциональной логической структуры параллельного переноса f1( ) для формирования преобразованного аргумента (0j )i и функциональной логической структуры f2 ( ) для формирования преобразованного аргумента (0j+1 )i. 5 н.п. ф-лы.

2420868
патент выдан:
опубликован: 10.06.2011
УСТРОЙСТВО ДЛЯ ДЕКОДИРОВАНИЯ ДВОИЧНЫХ КОДОВ ХЕММИНГА

Изобретение относится к автоматике и вычислительной технике и может быть использовано в аппаратуре передачи данных по каналу с помехами. Техническим результатом является обеспечение более высокой скорости передачи информации. Устройство содержит регистры, счетчики импульсов, группы триггеров, сумматоры по модулю два, дешифраторы, мультиплексор, формирователь параметров зоны стирания, решающий блок, предназначенный для разделения принятой комбинации с замененными стертыми позициями на единицы или нули соответственно, и решающее устройство, реализованное на ПЗУ для хранения управляющих величин порогов зон стирания, соответствующих прошивке ПЗУ. 1 табл., 7 ил.
2161369
патент выдан:
опубликован: 27.12.2000
ВРЕМЯИМПУЛЬСНЫЙ КВАДРАТИЧНЫЙ ПРЕОБРАЗОВАТЕЛЬ

Изобретение относится к аналоговым вычислительным устройствам и может быть использовано для возведения значения сигнала в степень. Техническим результатом является повышение точности. Преобразователь содержит источник широтно-модулированного сигнала, источник опорного напряжения, счетчик, ключи, резисторы, конденсаторы, операционные усилители, устройства выборки-хранения и элементы И. 3 ил., 1 табл.
2149449
патент выдан:
опубликован: 20.05.2000
КОДИРУЮЩИЙ ВРЕМЯИМПУЛЬСНЫЙ ПРЕОБРАЗОВАТЕЛЬ

Изобретение относится к автоматике и вычислительной технике и может быть использовано для обработки сигналов, представленных в кодовой и широтно-импульсной формах. Техническим результатом является повышение быстродействия преобразователя. Преобразователь состоит из суммирующего счетчика импульсов, трех логических блоков, каждый из которых представляет собой ряд двухвходовых схем совпадения с объединенными схемой сборки выходами, трех элементов И и двух реверсивных счетчиков. 2 ил.
2141721
патент выдан:
опубликован: 20.11.1999
ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНО-ДЕСЯТИЧНОГО КОДА 8-4-2-1 В КОД 5-4- 2-1

Изобретение относится к вычислительной технике. Его использование в системах обработки цифровой информации позволяет упростить преобразователь. Преобразователь содержит элементы И 1 и 2 и элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 3 и 4. Благодаря введению элементов ИЛИ 5, элемента ИЛИ - НЕ 6 и элемента ИСКЛЮЧАЮЩЕЕ ИЛИ - НЕ 7 и организации соответствующих соединений схема преобразователя по сравнению с прототипом упрощается почти втрое. Младший разряд входного кода с весом "1" подается на вход 8 в инверсном виде, остальные разряды с весами "2", "4" и "8" подаются на входы 9 - 11 в прямом виде. На выходах 12-15 формируется в прямом виде код с весами соответственно "1", "2", "4" и "5". 1 ил., 1 табл.
2037268
патент выдан:
опубликован: 09.06.1995
Наверх