Выборка, адресация или распределение данных в системах или архитектурах памяти: .адресация или местонахождение в памяти, переадресация – G06F 12/02

МПКРаздел GG06G06FG06F 12/00G06F 12/02
Раздел G ФИЗИКА
G06 Вычисление; счет
G06F Обработка цифровых данных с помощью электрических устройств
G06F 12/00 Выборка, адресация или распределение данных в системах или архитектурах памяти
G06F 12/02 .адресация или местонахождение в памяти; переадресация

Патенты в данной категории

УСТРОЙСТВО, СПОСОБ И СИСТЕМА УПРАВЛЕНИЯ МАТРИЦАМИ

Изобретение относится к вычислительной технике. Технический результат заключается в увеличении быстродействия. Устройство управления матрицами содержит коммутирующую матрицу системы на кристалле (OSF), используемую для связи процессора с логическим блоком, и память для хранения теневого адреса, соответствующего физическому адресу, в ответ на запрос на уровне пользователя, в котором OSF содержит логику для определения физического адреса из теневого адреса, выполненную с возможностью определять физический адрес и инвертировать один или несколько наивысших битов теневого адреса, чтобы определить физический адрес. 3 н. и 24 з.п. ф-лы, 7 ил.

2491616
патент выдан:
опубликован: 27.08.2013
СПОСОБ ОПТИМИЗАЦИИ ТВЕРДОТЕЛЬНОГО НАКОПИТЕЛЯ И ОПТИМИЗАТОР

Изобретение относится к вычислительной технике. Технический результат заключается в оптимизации твердотельного накопителя (SSD) путем обеспечения высокой скорости записи за счет сокращения числа операций записи. Способ оптимизации твердотельного накопителя, содержащий следующие стадии: получение порогового размера фрагмента, в котором пороговый размер фрагмента вычисляется на основании, по меньшей мере, одной или нескольких скоростей последовательной записи твердотельного накопителя или скорости ввода-вывода (I/O) в/из SSD в секунду; определение, является ли фрагмент свободного пространства на диске SSD меньше порогового размера фрагмента; если фрагмент свободного пространства на диске SSD меньше порогового размера фрагмента, удаление фрагмента свободного пространства; и если фрагмент свободного пространства на диске SSD не меньше порогового размера фрагмента, фрагмент свободного пространства используется для хранения данных. 3 н. и 14 з.п. ф-лы, 3 ил.

2479013
патент выдан:
опубликован: 10.04.2013
СПОСОБ И СИСТЕМА УСТАНОВКИ И СВЯЗИ С СЕРВЕРОМ СВЯЗУЮЩЕГО ПРОГРАММНОГО ОБЕСПЕЧЕНИЯ РАДИОЧАСТОТНОЙ ИДЕНТИФИКАЦИИ С СЕРВЕРА СИСТЕМЫ ПЛАНИРОВАНИЯ РЕСУРСОВ ПРЕДПРИЯТИЯ

Изобретение относится способам и системам для взаимодействия серверов связующего программного обеспечения радиочастотной идентификации (RFID) с серверами системы планирования ресурсов предприятия (ERP). Технический результат - повышение эффективности процессов поставки и материально-технического снабжения коммерческого программного обеспечения. Способ включает в себя вызов диалогового окна сервера с использованием с сервера EPR. Способ включает идентификацию, по меньшей мере, одного сервера связующего программного обеспечения RFID с использованием диалогового окна сервера, и конфигурирование одного или более процессов с использованием диалогового окна сервера, для выполнения на, по меньшей мере, одном идентифицированном сервере RFID. Один или более конфигурированных процессов передаются от сервера ERP на сервер связующего программного обеспечения RFID для конфигурирования сервера связующего программного обеспечения RFID. 3 н. и 15 з.п. ф-лы, 13 ил.

2412467
патент выдан:
опубликован: 20.02.2011
СПОСОБ ПЕРЕДАЧИ ДАННЫХ В СООБЩЕНИЯХ ПО ЛИНИИ СВЯЗИ СИСТЕМЫ СВЯЗИ, А ТАКЖЕ КОММУНИКАЦИОННЫЙ МОДУЛЬ, АБОНЕНТСКОЕ УСТРОЙСТВО СИСТЕМЫ СВЯЗИ И СИСТЕМА СВЯЗИ ДЛЯ ОСУЩЕСТВЛЕНИЯ ЭТОГО СПОСОБА

Настоящее изобретение относится к способу передачи данных в сообщениях по линии связи системы связи, а также к коммуникационному модулю системы связи, абонентскому устройству системы связи и системе связи, предназначенным для осуществления этого способа. Техническим результатом является организация поискового просмотра памяти сообщений таким образом, чтобы оптимальным образом обеспечить поддержку передачи сообщений и, в частности, гарантировать работоспособность системы при использовании памяти сообщений большей емкости. Достижение технического результата обеспечивается тем, что сообщения циклически передаются в задаваемых

2401452
патент выдан:
опубликован: 10.10.2010
УСТРОЙСТВО ОБРАБОТКИ ИНФОРМАЦИИ, СПОСОБ УПРАВЛЕНИЯ ОБЛАСТЬЮ ПАМЯТИ И КОМПЬЮТЕРНАЯ ПРОГРАММА

Изобретение относится к устройству обработки информации и способу управления областью памяти. Техническим результатом является повышение эффективности обработки данных за счет выделения области памяти так, чтобы не возникла ошибка доступа, когда множество потоков параллельно обращаются к областям памяти. Устройство обработки содержит менеджер потока, предназначенный для управления информацией потока, и менеджер области памяти, предназначенный для управления областью памяти. Время запроса на высвобождение, установленное в каждом компоненте очереди, содержащемся в очереди на высвобождение, сравнивают с самым старшим временем входа каждого компонента очереди в списке потоков во время процесса выделения области памяти. Процесс выделения памяти выполняют только для области памяти, соответствующей компоненту очереди со временем запроса на высвобождение, установленным ранее самого старшего времени входа. При такой компоновке область памяти, к которой нет обращений, надежно выбирают для обращения. 2 н. и 14 з.п. ф-лы, 17 ил.

2397535
патент выдан:
опубликован: 20.08.2010
ЭФФЕКТИВНОЕ УПРАВЛЕНИЕ ИЕРАРХИЕЙ ПАМЯТИ

Изобретение относится к области вычислительной техники и относится в целом к способам для выборки команд из памяти, имеющей кэш команд и кэш данных, и, более конкретно, к усовершенствованному подходу к выборке команд, после неудачного обращения к кэшу команд, посредством прямой выборки команды из кэша данных, если команда находится там. Техническим результатом является расширение функциональных возможностей. В процессоре возможны ситуации, когда команды и некоторые части программы могут находиться в кэше данных до выполнения программы. Предложены аппаратные и программные способы для выборки команды в кэше данных после возникновения промаха в кэше команд, позволяющие улучшить характеристику процессора. Если команда не присутствует в кэше команд, то адрес выборки команды посылается в качестве адреса выборки данных в кэш данных. Если имеются действительные данные, присутствующие в кэше данных по введенному адресу выборки команды, то эти данные в действительности являются командой, и запись кэша данных извлекается и подается как команда в процессорный комплекс. Дополнительный бит может быть включен в таблицу страниц команд, чтобы указать на промах в кэше команд и что кэш данных должен быть проверен на наличие команды. 3 н. и 17 з.п. ф-лы, 6 ил.

2397534
патент выдан:
опубликован: 20.08.2010
СПОСОБ ОРГАНИЗАЦИИ ГЛОБАЛЬНО АДРЕСУЕМОЙ ОБЩЕЙ ПАМЯТИ В МНОГОПРОЦЕССОРНОЙ ЭВМ

Изобретение относится к области вычислительной техники и может быть применено при создании многопроцессорных ЭВМ с распределенной общей памятью. Техническим результатом является управление локализацией данных и повышение эффективности использования и управления системным программным обеспечением и локальной памятью каждого узла и всего суперкомпьютера в целом. Способ организации глобально адресуемой общей памяти в многопроцессорной ЭВМ на основе многоядерно-мультитредового микропроцессора с использованием двухуровневой сегментной виртуальной памяти, с использованием сегментов двух типов - обычных сегментов и суперсегментов большого объема, с поддержкой скремблирования, с одновременным с использованием поддержки двухуровневой сегментной виртуальной памяти используют трехуровневую сегментно-страничную организацию памяти с выполнением части этапа трансляции адреса на удаленном узле, при этом для поддержки работы с суперсегментами используется одна TLB, для каждого сегмента или суперсегмента управляют количеством узлов, по которым производится распределение сегмента одним из двух способов - блочным или блочно-циклическим, для каждого сегмента или суперсегмента используют логическую нумерацию узлов или виртуальную нумерацию узлов. 3 ил.

2396592
патент выдан:
опубликован: 10.08.2010
СПОСОБ И СИСТЕМА ВЫЧИСЛЕНИЯ УКАЗАТЕЛЯ ДЛЯ МАСШТАБИРУЕМОГО ПРОГРАММИРУЕМОГО КОЛЬЦЕВОГО БУФЕРА

Изобретения относятся к обработке цифровых сигналов для множества приложений, включая систему связи (например, CDMA). Техническим результатом является повышение скорости обработки цифровых сигналов. Способ определения местоположения указателя в кольцевом буфере включает шаги: устанавливают длину, начальный и конечный адрес кольцевого буфера; определяют местоположение текущего указателя для адреса в кольцевом буфере, формируют базовую маску, определяют маску смещения, определяют базу указателя, определяют смещение указателя, определяют величину шага по индексу бит между начальным и конечным адресом, получают новое смещение указателя, определяют местоположение нового указателя в кольцевом буфере на основании базы указателя и нового смещения указателя. 4 н. и 17 з.п. ф-лы, 8 ил.

2395835
патент выдан:
опубликован: 27.07.2010
ЭНЕРГОЭКОНОМНЫЕ СПОСОБЫ И УСТРОЙСТВО ИЗБИРАТЕЛЬНОГО РАЗРЕШЕНИЯ КОМПАРАТОРОВ В РЕГИСТРОВОМ ФАЙЛЕ С ПЕРЕИМЕНОВАНИЕМ НА ОСНОВЕ САМ НА ОСНОВАНИИ ИЗВЕСТНОГО СОСТОЯНИЯ ПРОЦЕССОРА

Изобретение относится к способам снижения мощности (энергопотребления) в процессоре. Техническим результатом является сохранение мощности при считывании регистра из регистрового файла. Устройство сохранения мощности при считывании регистра из регистрового файла содержит процессор для считывания операндов, обеспечивающий исполнение команд; файл (PRF) физических регистров с наличием операндов, подлежащих считыванию процессором; массив тегов, имеющий адрес, связанный с операндом в PRF, и атрибут, описывающий операционное состояние процессора; массив компараторов тегов, причем каждый компаратор тегов действует, чтобы сравнивать сформированный процессором адрес операнда с тегом, совпадение тега при сравнении является требуемым для считывания операнда из PRF; и массив компараторов операционного состояния, причем каждый компаратор операционного состояния связан с тегом и действует, чтобы сравнивать атрибут с текущим операционным состоянием процессора и активировать или блокировать связанный компаратор тегов, причем активируются не все компараторы тегов. Способ описывает работу этого устройства. 3 н. и 17 з.п. ф-лы, 6 ил.

2389059
патент выдан:
опубликован: 10.05.2010
ОТОБРАЖЕНИЕ ПОСЛЕДОВАТЕЛЬНЫХ СЕКЦИЙ ДЛЯ БЛОКОВ ИНФОРМАЦИИ

Изобретение относится к устройству и способу записи информации, а также к носителю информации. Устройство имеет средство управления для записи и извлечения данных о расположении, которые указывают расположение записанных блоков информации. Средство управления включает в себя блок отображения для определения того, в какой из множества последовательных секций, составляющих область записи, записан блок информации, и блок обнаружения. Блок отображения записывает случайный элемент сигнала в ячейке в области отображения. Данная ячейка является индикатором указанной секции, и длина случайного элемента сигнала меньше, чем длина указанного блока информации. Блок обнаружения обнаруживает присутствие записанных случайных элементов сигнала в указанной области отображения и таким образом определяет, содержит ли секция по меньшей мере один блок информации. Самый старший записанный адрес определяется посредством обнаружения записанной ячейки с самым старшим адресом в области отображения и последующего исследования указанной секции на предмет присутствия записанных меток. Технический результат - обеспечение эффективной записи данных о расположении информации. 3 н. и 7 з.п. ф-лы, 21 ил.

2287863
патент выдан:
опубликован: 20.11.2006
СИСТЕМА УПРАВЛЕНИЯ ВЫБОРКОЙ И ОБРАБОТКОЙ ДАННЫХ ГОСУДАРСТВЕННОГО РЕГИСТРА НАСЕЛЕНИЯ

Изобретение относится к вычислительной технике, в частности к системе управления выборкой и обработкой данных Государственного регистра населения. Техническим результатом является повышение быстродействия системы путем локализации поиска только по опорным адресам базы данных субъектов Российской Федерации. Система содержит регистры, селекторы адреса, сумматоры, счетчики, блок приема данных, блок формирования временных стробов, компаратор, дешифратор, блок прогнозирования численности, блок выдачи данных, элемент ИЛИ и элементы задержки. 10 ил., 2 табл.

2277721
патент выдан:
опубликован: 10.06.2006
АРХИТЕКТУРА ИНТЕГРАЛЬНОЙ МИКРОСХЕМЫ ДЛЯ ЦИФРОВОЙ ОБРАБОТКИ СИГНАЛА

Изобретение относится к устройствам цифровой обработки сигнала. Техническим результатом является повышение эффективности операций смешанной системы, в которой микропроцессор используется для генерации адресов запоминающего устройства, а также снижение вероятности простоя одного из устройств, при котором одно из них должно ожидать окончания выполнения задания другим. Для этого в способе выполнения цифровой обработки сигнала блоком цифровой обработки сигналов выполняют арифметико-логические операции над словами данных одновременно и независимо от операций подачи и выборки, выполняемых микропроцессорным блоком, при этом, если блок цифровой обработки не способен принять слово данных, то микропроцессорный блок останавливают. Система, реализующая способ, содержит микропроцессорный блок, блок цифровой обработки сигнала. 2 с. и 31 з.п. ф-лы, 7 ил., 10 табл.
2223535
патент выдан:
опубликован: 10.02.2004
СИСТЕМА ПЕРЕМЕЩЕНИЯ ДАННЫХ В РЕАЛЬНОМ ВРЕМЕНИ И СПОСОБ ПРИМЕНЕНИЯ РАЗРЕЖЕННЫХ ФАЙЛОВ

Изобретение относится к способу управления иерархической памятью в компьютерной сети. Техническим результатом является обеспечение перемещения файла данных и его обратного перемещения в памяти компьютерной сети без использования фиктивного файла. Способ для перемещения данных в реальном времени в сетевой компьютерной системе использует признак операционной системы - разреженный файл - для представления перемещенного файла. Расширенный файл занимает минимальную величину физического пространства в служебном файловом процессоре, но определяется как имеющий те же размер и атрибуты, что и исходный файл. Когда пользователь обращается к перемещенному файлу, этот файл кажется постоянно присутствующим в служебном файловом процессоре и прозрачно возвращается в служебный файловый процессор из оптимизированного положения хранения в системе управления иерархической памятью. 7 з.п. ф-лы, 6 ил., 3 табл.
2190248
патент выдан:
опубликован: 27.09.2002
КОНТРОЛЛЕР ПАМЯТИ, КОТОРЫЙ ВЫПОЛНЯЕТ КОМАНДЫ СЧИТЫВАНИЯ И ЗАПИСИ НЕ В ПОРЯДКЕ ПРОСТОЙ ОЧЕРЕДИ

Изобретение относится к схемам управления памятью динамических запоминающих устройств с произвольной выборкой в микропроцессорной вычислительной системе, которая может посылать команды записи и продолжать обработку данных, не ожидая завершения этих команд записи. Технический результат заключается в уменьшении времени доступа памяти для доступов цикла считывания и записи в системе памяти с доступами страничного режима посредством перераспределения порядка обработки запросов доступа цикла считывания и записи. Технический результат достигается за счет того, что подсистема памяти содержит буфер посланной записи для динамических запоминающих устройств с произвольной выборкой. Буфер посланной записи содержит логическую схему считывания для разрешения доступов считывания обрабатываемых заранее посланных записей. Усовершенствованный буфер доступа записи разрешает передавать посланные записи в динамические запоминающие устройства с произвольной выборкой не в порядке простой очереди, не теряя времени, связанного с посланными записями. 4 с. и 4 з. п. ф-лы, 16 ил.
2157562
патент выдан:
опубликован: 10.10.2000
Наверх