Конструктивные элементы вычислительных машин и устройств для обработки данных, не отнесенные к группам  ,3/00: .устройства для генерирования и(или) распределения синхронизирующих импульсов или сигналов, непосредственно образованных этими импульсами – G06F 1/04

МПКРаздел GG06G06FG06F 1/00G06F 1/04
Раздел G ФИЗИКА
G06 Вычисление; счет
G06F Обработка цифровых данных с помощью электрических устройств
G06F 1/00 Конструктивные элементы вычислительных машин и устройств для обработки данных, не отнесенные к группам  3/00
G06F 1/04 .устройства для генерирования и(или) распределения синхронизирующих импульсов или сигналов, непосредственно образованных этими импульсами 

Патенты в данной категории

СПОСОБ ФОРМИРОВАНИЯ СИНХРОИМПУЛЬСОВ ПРИ ПРИЕМЕ ЦИФРОВЫХ СИГНАЛОВ

Изобретение относится к радиосвязи и может быть использовано при приеме сигналов, содержащих блоки данных фиксированной длины. Технический результат заключается в повышении помехоустойчивости. Способ заключается в том, что после приема сигналов их преобразуют в блоки с фиксированным количеством N0 данных, разделенные маркерами, для каждого из маркеров вырабатывают синхроимпульсы Мпрм, где Мпрм - временное положение реального маркера. Для Мпрм отсчитывают -k1N 0, -(k1-1)N0, -(k1-2)N 0, , -N0, N0, 2N0, , (k2-1)N0, k2N0 данных, где N0 - фиксированное количество данных в блоке данных, a k1 и k2 - целые числа от 1 и более. Для каждого синхроимпульса Мпрм помечают границы отсчетов соответствующими сигналами с одинаковой амплитудой Ммним(-k1), Ммним(-k1 +1), Ммним(-k1+2), , Ммним(-1), Ммним(1), Ммним (2), , Ммним(k2-1), Ммним(k 2). Усиливают вышеупомянутые сигналы и Мпрм и складывают их амплитуды. Сравнивают каждую суммарную амплитуду с установленным порогом и в случае превышения порога для каждой суммарной амплитуды сигнала формируют регенерированный синхроимпульс Мрег. Мрег вводят для каждого блока данных по временному местоположению соответствующего синхроимпульса Ммним или Мпрм. Удаляют синхроимпульс М прм при отсутствии соответствующего ему Мрег . 3 ил.

2446438
патент выдан:
опубликован: 27.03.2012
УСТРОЙСТВО СИНХРОНИЗАЦИИ

Изобретение служит для генерирования синхросигналов при обработке сигналов цифровой информации. Устройство содержит многофазный опорный генератор импульсов в виде инвертора 1, охваченного обратной связью через многоотводную линию задержки 2, и первый мультиплексор (МХ) 3. Адрес МХ 1, а вместе с ним число опорных фаз и опорную частоту устанавливает первый реверсивный счетчик импульсов (СЧ)9. Синхросигнал формирует второй МХ 4 и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 5 под управлением второго СЧ 8 с переменной емкостью, значение которой зависит от состояния первого СЧ 9. Фазочастотный компаратор (ФК) 7 по результату сравнения фаз входного и выходного сигналов задает направление счета СЧ 9 и 8. Тактовыми импульсами первого СЧ 9 служат имульсы переноса/заема второго СЧ 8. Технический результат - расширение частотной полосы синхронизации. 2 з.п. ф-лы, З ил.
2167493
патент выдан:
опубликован: 20.05.2001
СПОСОБ ВЫДЕЛЕНИЯ МАРКЕРА КАДРОВОЙ СИНХРОНИЗАЦИИ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ

Изобретение относится к электросвязи и может быть использовано для кадровой синхронизации приемников в системах передачи цифровой информации. Технический результат - повышение быстродействия выделения маркера кадровой синхронизации. Сущность способа заключается в том, что входной сигнал, представляющий собой последовательную комбинацию двоичных символов, преобразуют из последовательного кода в параллельный и сравнивают его с эталонной комбинацией маркера. Устройство, осуществляющее способ, обеспечивает возможность соединения маркера кадровой синхронизации при отсутствии в нем пораженных символов, выделение маркера кадровой синхронизации при количестве пораженных символов в нем меньше или равном единице, выделение маркера кадровой синхронизации при количестве пораженных сигналов в нем меньше или равном двум. 2 c. и 3 з.п. ф-лы, 4 ил.
2158483
патент выдан:
опубликован: 27.10.2000
УСТРОЙСТВО ДЛЯ ЗАЩИТЫ ИНТЕГРАЛЬНОЙ СХЕМЫ ВЕРТИКАЛЬНОГО ОТКЛОНЕНИЯ ДЛЯ МОНИТОРА

Защитное устройство интегральной схемы (ИС) вертикального отклонения для монитора использует специализированную интегральную схему (чип) канала передачи данных дисплея (DDС ), которая может препятствовать повреждению ИС вертикального отклонения путем прерывания ввода сигнала высокой частоты около 25 кГц в ИС вертикального отклонения при считывании компьютером информационных данных монитора, хранящихся в чипе. Защитное устройство содержит средство канала передачи данных дисплея, получающее вертикальный синхросигнал от средства ввода/вывода компьютера и выдающее DDС данные в средство ввода/вывода компьютера по истечении заданного времени, и средство управления выбором вертикальной частоты, которая прерывает ввод неправильного вертикального синхросигнала, имеющего более высокую частоту, чем частота нормального вертикального синхросигнала, в ИС вертикального отклонения, когда неправильный вертикальный синхросигнал вводится от средства ввода/вывода компьютера для передачи DDС данных. Технический результат заключается в том, что устройство обеспечивает защиту ИС вертикального отклонения. 1 з.п.ф-лы. 6 ил.
2124225
патент выдан:
опубликован: 27.12.1998
УСТРОЙСТВО ДЛЯ ВЫБОРКИ ТАКТОВЫХ СИГНАЛОВ

Изобретение относится к вычислительной технике и может быть использовано при построении систем управления синхронизацией цифровых вычислительных машин и многопроцессорных систем. Основной целью является сокращение аппаратных затрат по сравнению с прототипом. Указанная цель достигается благодаря тому, что в устройство, содержащее первый селектор, узел управления, n- разрядный регистр управления с соответствующими связями, дополнительно введен второй селектор с новыми связями. Цель достигается тем, что вместо К узлов управления, где К - количество переключаемых тактовых сигналов, используется один узел управления и один дополнительный селектор. 1 з.п. ф-лы, 4 ил.
2084016
патент выдан:
опубликован: 10.07.1997
УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ С КОНТРОЛЕМ

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных машинах. Целью изобретения является сокращение аппаратных затрат, повышение достоверности контроля и помехоустойчивости устройства. Поставленная цель достигается благодаря тому, что в устройстве для синхронизации с контролем, содержащем узел управления запуском, регистр сдвига, регистр, узел контроля, первый и второй элементы ИЛИ-НЕ с соответствующими связями, дополнительно введен элемент И и новые связи. В результате изменяются процедуры сброса (останова) и запуска устройства и обеспечивается контроль безошибочности сброса (останова) и запуска устройства в совокупности с изменением контрольных точек и уменьшением их количества для контроля запрещенных состояний. Уменьшение количества контрольных точек обусловило уменьшение аппаратных затрат. За счет блокировки действия помех обеспечивается повышение помехоустойчивости устройства. 2 з.п.ф-лы, 4 ил.
2084015
патент выдан:
опубликован: 10.07.1997
ТАЙМЕР С КОНТРОЛЕМ

Изобретение относится к автоматике и импульсной технике. Цель изобретения - уменьшение числа шин управления. Таймер с контролем содержит первую 1, вторую 2 и третью 3 шины управления. Шина 1 соединена с катодом диода 4 и с анодами диодов 5, 6, шина 2 с катодом диода 7 и с анодами диодов 8, 9, шина 3 с анодом диода 10. Анод диода 4 соединен с анодом диода 7 и с общей шиной 11 таймера. Катод диода 5 соединен непосредственно с входом формирователя 12 импульсов и через резистор 13 с общей шиной 11. Катод диода 8 соединен непосредственно с входом формирователя 14 импульсов, выходом формирователя 15 импульсов и через резистор 16 с общей шиной 11. Катоды диодов 6, 9, 10 соединены между собой непосредственно и через резистор 17 с входом вторичного источника 18 питания. Вход вторичного источника питания через конденсатор 19 соединен с общей шиной 11. Выход вторичного источника 18 питания соединен с входом схемы 20 начальной установки и с входами питания формирователей 12, 14, 15 импульсов. Выход формирователя 12 импульсов соединен с входом формирователя 21 импульсов, с первым входом элемента И 22 и с вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 23. Выход формирователя 14 импульсов соединен с первым входом элемента И 24 и с вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4 23. Выход схемы 20 начальной установки соединен с входом формирователя 25 импульсов и с входом обнуления счетчика 26 в коде Грея. Выход формирователя 21 импульсов соединен с вторым входом элемента И 24, выход которого соединен с первым входом элемента ИЛИ 27. Выход формирователя 25 импульсов соединен с вторым входом элемента И 22 и с тактовым входом триггера 28. Выход элемента И 22 соединен с вторым входом элемента ИЛИ 27 непосредственно и через элемент 29 задержки с входом разрешения считывания блока 30 памяти. Выход элемента ИЛИ 27 соединен с входом разрешения записи блока 30 памяти. Выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 23 соединен с входом обнуления делителя 31 частоты и с первым входом элемента ИЛИ 32. Второй вход элемента ИЛИ 32 соединен с выходом делителя 31 частоты, а выход элемента ИЛИ 32 соединен со счетным входом счетчика 26. Информационный вход делителя 31 частоты соединен с выходом задающего генератора 33. Информационный вход триггера 28 соединен с выходом блока 34 свертки по модулю два, входы которого подключены к соответствующим разрядным выходам счетчика 26. Выход триггера соединен со стробирующим входом дешифратора 35, входы которого соединены с выходами старших разрядов 36 счетчика 26 и с информационными входами блока 30 памяти, а выход соединен с входом формирователя 15 импульсов и является выходом таймера. Входы установки в единицу старших разрядов счетчика соединены с соответствующими выходами блока 30 памяти. 2 ил.
2037872
патент выдан:
опубликован: 19.06.1995
УСТРОЙСТВО ДЛЯ ПЕРЕМНОЖЕНИЯ ЧИСЛОВЫХ МАТРИЦ

Изобретение относится к вычислительной технике и может быть использовано в устройствах оптической обработки информации, предназначенных для решения задач обработки двумерных массивов цифровых данных и изображений. Устройство содержит сдвиговый регистр картинного типа с пространственным сдвигом картин вправо, первый параллельный вход, вторую группу из l параллельных входов, l d-триггеров картинного типа, l блоков картинного логического умножения с предварительным формированием входных операндов с соответствующими первым и вторым параллельными оптическими входами и выходом каждый, групповой светообъединитель, аналого-цифровой преобразователь картинного типа с параллельным оптическим входом, картинный накапливающий сумматор с параллельным входом и p параллельными выходами. Устройство обладает повышенным структурным быстродействием, составляющим T=N2(2L-1)T тактов обработки (N и L - соответственно число строк-столбцов и число бинарных разрядных срезов представления исходных числовых матриц), и расширенной областью применения благодаря организации параллельного ввода-вывода исходных и результирующей матриц, приводящей к согласованию форм и структуры представления входных и выходных данных. 3 з.п. ф-лы, 6 табл., 11 ил.
2022334
патент выдан:
опубликован: 30.10.1994
УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ ВРЕМЕННЫХ ИНТЕРВАЛОВ

Изобретение относится к вычислительной технике и может найти применение для управления контролем достоверности передачи информации. Целью изобретения является упрощение устройства. С этой целью устройство содержит два счетчика импульсов, коммутатор, и два элемента И - НЕ, l-декадный счетчик. 1 ил.
2020552
патент выдан:
опубликован: 30.09.1994
УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ РАБОТЫ БЫСТРОДЕЙСТВУЮЩИХ МИКРОПРОЦЕССОРОВ С ВНЕШНИМИ УСТРОЙСТВАМИ

Изобретение относится к вычислительной технике. Цель изобретения - расширение области применения путем расширения диапазона тактовых частот функционирования. Устройство содержит генератор тактовых импульсов, блок счета времени, блок управления режимом синхронизации и блок формирования синхроимпульсов. 5 ил.
2013801
патент выдан:
опубликован: 30.05.1994
Наверх