Системы программного управления: ....цифровая интерполяция – G05B 19/4103

МПКРаздел GG05G05BG05B 19/00G05B 19/4103
Раздел G ФИЗИКА
G05 Управление; регулирование
G05B Регулирующие и управляющие системы общего назначения; функциональные элементы таких систем; устройства для контроля или испытания таких систем или элементов
G05B 19/00 Системы программного управления
G05B 19/4103 ....цифровая интерполяция

Патенты в данной категории

ЦИФРОВОЙ ИНТЕРПОЛЯТОР

Изобретение относится к цифровой вычислительной и информационной технике и может быть использовано в станках с программным управлением и в автоматизированных системах научных исследований. Техническим результатом является возможность цифровой интерполяции логарифмической кривой. Цифровой интерполятор содержит сумматор, регистр, первый и второй двоичные счетчики, первый и второй блоки элементов И, блок элементов ИЛИ, первый и второй триггеры, первую и вторую линии задержки, первый, второй, третий и четвертый элементы И, первый и второй элементы НЕ. В цифровой интерполятор дополнительно введен третий двоичный счетчик со входом установки его начального значения, счетный вход второго младшего разряда которого соединен с выходом Х интерполятора, а выход связан через второй блок элементов И со входом блока элементов ИЛИ. 2 ил., 1 табл.

2513679
патент выдан:
опубликован: 20.04.2014
СПЛАЙНОВЫЙ ИНТЕРПОЛЯТОР

Изобретение относится к области автоматического управления. Техническим результатом является расширение функциональных возможностей систем числового программного управления за счет использования новой схемы управления формообразованием при обработке сложнопрофильных деталей. Сплайновый интерполятор содержит с первого по шестнадцатый цифровые дифференциальные анализаторы и сумматор, причем вход интегрирующей функции первого цифрового дифференциального анализатора является входом сплайнового интерполятора, с выхода сумматора, построенного по схеме следящего интегратора в режиме суммирования, на вход шестнадцатого цифрового дифференциального анализатора поступает импульс суммированных сигналов, поступающих с одиннадцатого, двенадцатого и тринадцатого цифрового дифференциального анализатора, выходы четвертого, седьмого и десятого цифровых дифференциальных анализаторов являются первым, вторым и третьим выходами сплайнового интерполятора соответственно. 2 ил.

2228536
патент выдан:
опубликован: 10.05.2004
Наверх