управляемый усилитель и смеситель аналоговых сигналов на базе дифференциального каскада дарлингтона

Классы МПК:H03F3/00 Усилители, имеющие в качестве усилительных элементов только электронные или только полупроводниковые приборы
Автор(ы):, , ,
Патентообладатель(и):Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") (RU)
Приоритеты:
подача заявки:
2013-05-14
публикация патента:

Предлагаемое изобретение относится к области радиотехники и связи и может быть использовано в радиоприемных устройствах, фазовых детекторах и модуляторах, а также в системах умножения частоты или в качестве усилителя, коэффициент передачи по напряжению которого с входов канала «X» зависит от уровня сигнала управления канала «Y». Технический результат заключается в улучшении подавления основной гармоники за счет смесителей аналоговых сигналов. Технический результат достигается за счет управляемого усилителя и смесителя аналоговых сигналов на базе дифференциального каскада Дарлингтона, который содержит первый (1) и второй (2) источники противофазных входных напряжений, базы первого (3) и второго (4) входных транзисторов, эмиттер первого (3) входного транзистора, первый (5) токостабилизирующий двухполюсник, первый (6) источник питания, эмиттер второго (4) входного транзистора, второй (7) токостабилизирующий двухполюсник, первый (6) источник питания, третий (8) входной транзистор, эмиттер четвертого (9) входного транзистора, третий (10) токостабилизирующий двухполюсник, дифференциальную цепь нагрузки (11), второй (12) источник питания, первый (13) и второй (14) выходы устройства. 1 з.п. ф-лы, 8 ил. управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348

управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348 управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348 управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348 управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348 управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348 управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348 управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348 управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348

Формула изобретения

1. Управляемый усилитель и смеситель аналоговых сигналов на базе дифференциального каскада Дарлингтона, содержащий первый (1) и второй (2) источники противофазных входных напряжений, связанных с соответствующими базами первого (3) и второго (4) входных транзисторов, эмиттер первого (3) входного транзистора через первый (5) токостабилизирующий двухполюсник подключен к первому (6) источнику питания, эмиттер второго (4) входного транзистора через второй (7) токостабилизирующий двухполюсник связан с первым (6) источником питания, третий (8) входной транзистор, эмиттер которого связан с эмиттером четвертого (9) входного транзистора и через третий (10) токостабилизирующий двухполюсник соединен с первым (6) источником питания, дифференциальную цепь нагрузки (11), согласованную со вторым (12) источником питания и связанную с первым (13) и вторым (14) выходами устройства, причем эмиттер первого (3) входного транзистора соединен с базой третьего (8) входного транзистора, эмиттер второго (4) входного транзистора соединен с базой четвертого (9) входного транзистора, коллектор третьего (8) входного транзистора соединен по переменному току с коллектором второго (4) входного транзистора и связан со вторым (14) выходом устройства, коллектор четвертого (9) входного транзистора соединен по переменному току с коллектором первого (3) входного транзистора и связан с первым (13) выходом устройства, отличающийся тем, что источник управляющего напряжения (15) связан по переменному току с объединенными эмиттерами третьего (8) и четвертого (9) входных транзисторов, причем между эмиттером первого (3) и второго (4) входных транзисторов включен дополнительный резистор (16).

2. Управляемый усилитель и смеситель аналоговых сигналов на базе дифференциального каскада Дарлингтона по п.1, отличающийся тем, что источник управляющего напряжения (15) связан по переменному току с объединенными эмиттерами третьего (8) и четвертого (9) входных транзисторов через последовательно соединенные разделительный конденсатор (17) и согласующий резистор (18).

Описание изобретения к патенту

Предлагаемое изобретение относится к области радиотехники и связи и может быть использовано в радиоприемных устройствах, фазовых детекторах и модуляторах, а также в системах умножения частоты или в качестве усилителя, коэффициент передачи по напряжению которого со входов канала «X» зависит от уровня сигнала управления канала «Y». Управляемый усилитель и аналоговый смеситель сигналов (УУ) являются базовыми узлами систем приема и обработки сигналов ВЧ и СВЧ-диапазонов.

В современной микроэлектронике широкое применение получили дифференциальные каскады (ДК) на составных транзисторах [1-13]. Их коэффициент усиления по напряжению зависит от величины статического тока общей эмиттерной цепи ДК (Iy=I0) и, следовательно, такие ДК являются (при электронном изменении величины тока I y=I0) управляемыми усилителями (УУ).

Ближайшим прототипом заявляемого устройства, архитектура которого присутствует также и в других патентах и монографиях [1-13], является управляемый усилитель на основе так называемого каскада Дарлингтона фиг.1, представленный в патентной заявке US 2009/058466, содержащий первый 1 и второй 2 источники противофазных входных напряжений, связанных с соответствующими базами первого 3 и второго 4 входных транзисторов, эмиттер первого 3 входного транзистора через первый 5 токостабилизирующий двухполюсник подключен к первому 6 источнику питания, эмиттер второго 4 входного транзистора через второй 7 токостабилизирующий двухполюсник связан с первым 6 источником питания, третий 8 входной транзистор, эмиттер которого связан с эмиттером четвертого 9 входного транзистора и через третий 10 токостабилизирующий двухполюсник соединен с первым 6 источником питания, дифференциальную цепь нагрузки 11, согласованную со вторым 12 источником питания и связанную с первым 13 и вторым 14 выходами устройства, причем эмиттер первого 3 входного транзистора соединен с базой третьего 8 входного транзистора, эмиттер второго 4 входного транзистора соединен с базой четвертого 9 входного транзистора, коллектор третьего 8 входного транзистора соединен по переменному току с коллектором второго 4 входного транзистора и связан со вторым 14 выходом устройства, коллектор четвертого 9 входного транзистора соединен по переменного току с коллектором первого 3 входного транзистора и связан с первым 13 выходом устройства.

Существенный недостаток известного устройства состоит в том, что при электронном управлении величиной коэффициента усиления (Ку) в известном УУ фаза выходного напряжения в рабочем диапазоне частот дифференциального каскада (ДК) не изменяется на 180°. Как следствие, это не позволяет использовать известный ДК в структуре ряда устройств радиотехники, например, в качестве смесителя аналоговых сигналов, фазовых детекторов и т.п.

Основная задача предлагаемого изобретения состоит в получении на выходе ДК не только амплитудных изменений выходного сигнала под действием управляющего напряжения канала «Y», но и его фазы. Как следствие, это позволяет создавать на основе предлагаемого устройства смесители аналоговых сигналов с хорошим подавлением основной гармоники.

Поставленная задача решается тем, что в УУ фиг.1, содержащем первый 1 и второй 2 источники противофазных входных напряжений, связанных с соответствующими базами первого 3 и второго 4 входных транзисторов, эмиттер первого 3 входного транзистора через первый 5 токостабилизирующий двухполюсник подключен к первому 6 источнику питания, эмиттер второго 4 входного транзистора через второй 7 токостабилизирующий двухполюсник связан с первым 6 источником питания, третий 8 входной транзистор, эмиттер которого связан с эмиттером четвертого 9 входного транзистора и через третий 10 токостабилизирующий двухполюсник соединен с первым 6 источником питания, дифференциальную цепь нагрузки 11, согласованную со вторым 12 источником питания и связанную с первым 13 и вторым 14 выходами устройства, причем эмиттер первого 3 входного транзистора соединен с базой третьего 8 входного транзистора, эмиттер второго 4 входного транзистора соединен с базой четвертого 9 входного транзистора, коллектор третьего 8 входного транзистора соединен по переменному току с коллектором второго 4 входного транзистора и связан со вторым 14 выходом устройства, коллектор четвертого 9 входного транзистора соединен по переменного току с коллектором первого 3 входного транзистора и связан с первым 13 выходом устройства, предусмотрены новые элементы и связи - источник управляющего напряжения 15 связан по переменному току с объединенными эмиттерами третьего 8 и четвертого 9 входных транзисторов, причем между эмиттером первого 3 и второго 4 входных транзисторов включен дополнительный резистор 16.

На чертеже фиг.1 показана схема УУ-прототипа, а на чертеже фиг.2 - схема заявляемого УУ в соответствии с п.1 и п.2 формулы изобретения.

На чертеже фиг.3 показан пример применения заявляемого УУ для случая, когда источник управляющего напряжения 15 канала «Y» связан с объединенными эмиттерами третьего 8 и четвертого 9 входных транзисторов через дополнительный повторитель напряжения на транзисторах 21, 22 и дополнительный резистор 25. Данное схемотехническое решение, соответствующее п.1 формулы изобретения, иллюстрирует другие модификации заявляемого устройства. В частности, выполнение транзистора 22 в схеме фиг.3 на основе сдвоенного биполярного транзистора и подключение соответствующих коллекторов сдвоенного биполярного транзистора 22 к выходам 14 и 15 устройства способствует дальнейшему повышению уровня подавления основной гармоники смесителя фиг.3.

На чертеже фиг.4 представлена схема заявляемого УУ фиг.2 в среде PSpice на моделях интегральных транзисторов ФГУП НПП «Пульсар».

На чертеже фиг.5 показана зависимость модуля коэффициента усиления по напряжению от величины статического тока I10 третьего 10 токостабилизирующего двухполюсника схемы фиг.4. Данный график, а также анализ показывают, что при токе I 10<4,6 мА выходной сигнал УУ имеет фазу, противоположную фазе входного напряжения ux=V6, а при I10 >4,6 мА выходной сигнал УУ имеет фазу, совпадающую с фазой входного напряжения ux=V6.

На чертеже фиг.6 представлена схема заявляемого УУ фиг.2 в среде Cadence на моделях SiGe интегральных транзисторов.

На чертеже фиг.7 показана осциллограмма выходного сигнала схемы УУ фиг.6 при напряжениях первого 1 и второго 2 источников противофазных входных напряжений (канал «X») управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348 и частоте Fx=10 кГц, а также при напряжении источника управляющего сигнала 15 (канал «Y») U y=200 MB с частотой Fy=1 МГц.

На чертеже фиг.8 показана спектрограмма выходного сигнала фиг.6 при напряжениях канала «X» управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348 , Fx=10 кГц и напряжении канала «Y» Uy=200 MB, Fy=1 МГц.

Заявляемый управляемый усилитель фиг.2, который может функционировать как смеситель аналоговых сигналов ux и uy, содержит первый 1 и второй 2 источники противофазных входных напряжений, связанных с соответствующими базами первого 3 и второго 4 входных транзисторов, эмиттер первого 3 входного транзистора через первый 5 токостабилизирующий двухполюсник подключен к первому 6 источнику питания, эмиттер второго 4 входного транзистора через второй 7 токостабилизирующий двухполюсник связан с первым 6 источником питания, третий 8 входной транзистор, эмиттер которого связан с эмиттером четвертого 9 входного транзистора и через третий 10 токостабилизирующий двухполюсник соединен с первым 6 источником питания, дифференциальную цепь нагрузки 11, согласованную со вторым 12 источником питания и связанную с первым 13 и вторым 14 выходами устройства, причем эмиттер первого 3 входного транзистора соединен с базой третьего 8 входного транзистора, эмиттер второго 4 входного транзистора соединен с базой четвертого 9 входного транзистора, коллектор третьего 8 входного транзистора соединен по переменному току с коллектором второго 4 входного транзистора и связан со вторым 14 выходом устройства, коллектор четвертого 9 входного транзистора соединен по переменного току с коллектором первого 3 входного транзистора и связан с первым 13 выходом устройства. Источник управляющего напряжения 15 связан по переменному току с объединенными эмиттерами третьего 8 и четвертого 9 входных транзисторов, причем между эмиттером первого 3 и второго 4 входных транзисторов включен дополнительный резистор 16.

Кроме этого, на чертеже фиг.2, в частном случае, в соответствии с п.2 формулы изобретения, источник управляющего напряжения 15 связан по переменному току с объединенными эмиттерами третьего 8 и четвертого 9 входных транзисторов через последовательно соединенные разделительный конденсатор 17 и согласующий резистор 18. Кроме этого, на чертеже фиг.2 дифференциальная цепь нагрузки 11 выполнена (в частном случае) на основе резисторов 19 и 20.

На чертеже фиг.3 показан пример применения заявляемого УУ фиг.2 для случая, когда источник управляющего напряжения 15 связан с объединенными эмиттерами третьего 8 и четвертого 9 входных транзисторов через дополнительный (классический) повторитель напряжения на транзисторах 21, 22 и дополнительный резистор 25. Данное схемотехническое решение, соответствующее п.1 формулы изобретения, иллюстрирует другие направления совершенствования заявляемого устройства. В частности, выполнение транзистора 22 в схеме фиг.3 на основе сдвоенного биполярного транзистора и подключение соответствующих коллекторов сдвоенного биполярного транзистора 22 к выходам 14 и 15 устройства способствует дальнейшему повышению уровня подавления основной гармоники смесителя фиг.3. Статический режим транзисторов 21 и 22 в схеме фиг.3 устанавливается источниками опорного тока 23 и 24. В частном случае, коллекторы сдвоенных транзисторов 22 могут соединяться со вторым 12 источником питания.

Рассмотрим работу УУ фиг.2 в диапазоне частот, когда влиянием конденсатора 17 можно пренебречь из-за его малого сопротивления на переменном токе в сравнении с сопротивлением резистора 18.

Входной сигнал (ux и управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348 ) канала «X» передается от источников

напряжений 1 и 2 в цепь нагрузки 11 на выходы 13 и 14 по двум каналам. Первый инвертирующий (для выхода 13 (14)) канал, образуемый каскадом с общим эмиттером на транзисторе 3 (4), инвертирует фазу сигнала uxуправляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348 (1 и 2) к соответствующему выходу 13 (14). При этом крутизна преобразования ux и управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348 в приращения коллекторных токов транзисторов 3 и 4 определяется сопротивлением R16 резистора 16:

управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348

управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348

Второй канал передачи сигналов канала «X» к выходу 13 (14) - неинвертирующий. Он связан с наличием напряжений ux (1) и управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348 (2) на базах транзисторов 8 и 9 и их преобразованием в коллекторные токи транзисторов 8 и 9. Коэффициенты преобразования напряжений ux и управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348 в выходные токи этого канала зависят от уровня тока i управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348 (t) в общей эмиттерной цепи транзисторов 8 и 9:

управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348

управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348

где rэ8, rэ9 - сопротивления эмиттерных переходов соответствующих транзисторов 8 и 9:

управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348

причем суммарный ток общей эмиттерной цепи транзисторов 8 и 9 iуправляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348 (t) зависит от управляющего напряжения uy 15:

управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348

Как следствие, суммарный ток в резисторе 19 дифференциальной цепи нагрузки 11 имеет две разностные составляющие:

управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348

Таким образом, в резисторе нагрузки 19 протекают две противофазные составляющие токов, обусловленные входным сигналом ux канала «X» и напряжения uy канала «Y»:

управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348

Схема фиг.2 настраивается таким образом, чтобы при uy=0 переменный ток в резисторе 19 (20) был равен нулю, что обеспечивается соответствующим выбором резистора 16 и тока I10 двухполюсника 10:

управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348

Если суммарный ток общей эмиттерной цепи транзисторов 8 и 9 под действием источника управляющего напряжения 15 (uy) становится меньше или больше, чем статический ток I10, то происходит изменение фазы выходного сигнала ДК - в схеме преобладает либо первый инвертирующий канал передачи ux и управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348 через транзисторы 3 и 4, либо второй неинвертирующий канал (транзисторы 8, 9). Этот эффект достигается за счет новых связей в заявляемом ДК и является необходимым условием для реализации на его основе не только управляемого фазочувствительного (к управляющему сигналу канала «Y») усилителя, но и смесителя сигналов ux и uy каналов «X» и «Y».

Таким образом, переменные токи в резисторах 19 и 20:

управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348

Поэтому переменная составляющая выходного дифференциального напряжения УУ фиг.2 является произведением напряжений ux и uy:

управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348

где управляемый усилитель и смеситель аналоговых сигналов на базе   дифференциального каскада дарлингтона, патент № 2519348 .

Из (11) следует, что заявляемое устройство обеспечивает смешение (перемножение) двух сигналов ux и uy, что подтверждается результатами моделирования (фиг.7, фиг.8).

В СВЧ смесителях сигналов фиг.2 резистор 18 может выполнять функцию цепи согласования источника входного напряжения канала «Y» с заданным волновым сопротивлением, например, 100 Ом.

Таким образом, предлагаемое техническое решение, являющееся альтернативным решением широко распространенного смесителя Гильберта, имеет функциональные преимущества по сравнению с прототипом.

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

1. Патентная заявка US 2009/058466. fig.3.

2. Патент US № 6.137.363.

3. Патент US № 3.482.177, fig.3.

4. Патентная заявка US 2005/0225389, fig.3.

5. Патентная заявка US 2009/289714, fig.3.

6. Патент JP 52-139346, кл. 98(5)/А31, 1997.

7. Патент US 4.101.842, fig.1.

8. Патент US 5.006.818.

9. Патент СССР 813692.

10. Патент СССР 497713.

11. Операционные усилители с непосредственной связью каскадов / Анисимов В.И., Капитонов М.В., Прокопенко Н.Н., Соколов Ю.М. - Л., 1979. - 148 с. - стр.56, рис.2-11.

12. Полонников Д.Е. Операционные усилители: Принципы построения, теория, схемотехника. - М., 1983. - 216 с. - стр.140, рис.4.11.

13. Гальперин М.В. и др. Усилители постоянного тока / Гальперин М.В., Злобин Ю.П., Павленко В.А. - 2-е изд., перераб. и доп. - М.: Энергия, 1978, стр.78, рис.2-14.

Класс H03F3/00 Усилители, имеющие в качестве усилительных элементов только электронные или только полупроводниковые приборы

широкополосный усилитель мощности -  патент 2527202 (27.08.2014)
двухтактный усилитель класса ав -  патент 2527185 (27.08.2014)
зарядочувствительный предусилитель -  патент 2526756 (27.08.2014)
усилитель класса abd для гидроакустики -  патент 2526280 (20.08.2014)
избирательный усилитель с расширенным частотным диапазоном -  патент 2525744 (20.08.2014)
измерительный усилитель с резонансной амплитудно-частотной характеристикой -  патент 2523953 (27.07.2014)
выходной каскад усилителя мощности на основе комплементарных транзисторов -  патент 2523947 (27.07.2014)
мультидифференциальный операционный усилитель -  патент 2523124 (20.07.2014)
быстродействующий датчик физических величин с потенциальным выходом -  патент 2523122 (20.07.2014)
быстродействующий драйвер емкостной нагрузки -  патент 2522042 (10.07.2014)
Наверх