устройство отображения

Классы МПК:G09F9/30 в которых нужный символ или символы получаются комбинацией отдельных элементов
Автор(ы):,
Патентообладатель(и):ШАРП КАБУСИКИ КАЙСЯ (JP)
Приоритеты:
подача заявки:
2010-11-08
публикация патента:

Изобретение относится к устройствам отображения с активной матрицей. Устройство отображения содержит магистральные соединительные линии (71) управляющих сигналов, которые передают управляющие сигналы, такие как тактовые сигналы, сформированные из металлической пленки (701) истока в области на противоположной стороне области отображения относительно области сдвигового регистра. Магистральная соединительная линия (73) VSS для передачи низкоуровневого потенциала электропитания постоянного тока сформирована из металлической пленки (701) истока в области между областью сдвигового регистра и областью отображения. Каждая из бистабильных схем, формирующих сдвиговый регистр (410), и магистральная соединительная линия (71) управляющего сигнала соединены ответвленной соединительной линией (72) управляющего сигнала, сформированным из металлической пленки (702) затвора. Каждая бистабильная схема и магистральная соединительная линия (73) VSS соединены ответвленной соединительной линией (74) VSS, сформированным из металлической пленки (701) истока. Технический результат заключается в уменьшении расхода энергии питания без ухудшения качества отображения. 8 з.п. ф-лы, 20 ил. устройство отображения, патент № 2510534

устройство отображения, патент № 2510534 устройство отображения, патент № 2510534 устройство отображения, патент № 2510534 устройство отображения, патент № 2510534 устройство отображения, патент № 2510534 устройство отображения, патент № 2510534 устройство отображения, патент № 2510534 устройство отображения, патент № 2510534 устройство отображения, патент № 2510534 устройство отображения, патент № 2510534 устройство отображения, патент № 2510534 устройство отображения, патент № 2510534 устройство отображения, патент № 2510534 устройство отображения, патент № 2510534 устройство отображения, патент № 2510534 устройство отображения, патент № 2510534 устройство отображения, патент № 2510534 устройство отображения, патент № 2510534 устройство отображения, патент № 2510534 устройство отображения, патент № 2510534 устройство отображения, патент № 2510534

Формула изобретения

1. Устройство отображения, содержащее:

подложку;

схему пикселей, сформированную в области отображения, для отображения изображения, причем область отображения является частью всей области на подложке;

множество линий сигналов сканирования, сформированных в области отображения и образующих часть схемы пикселей;

сдвиговый регистр, который сформирован в части всей области на подложке, кроме области отображения, и который включает в себя множество бистабильных схем, имеющих первое состояние и второе состояние, и который последовательно управляет множеством линий сигналов сканирования посредством множества бистабильных схем, последовательно помещаемых в первое состояние на основе множества тактовых сигналов, при этом множество бистабильных схем последовательно соединены друг с другом и обеспечены таким образом, что они имеют взаимно однозначное соответствие с множеством линий сигналов сканирования;

магистральные соединительные линии управляющих сигналов, сформированные в области на противоположной стороне области отображения относительно области сдвигового регистра, и передающие управляющие сигналы сдвигового регистра, включающие в себя множество тактовых сигналов, причем область сдвигового регистра является областью, в которой сформирован сдвиговый регистр, и управляющие сигналы сдвигового регистра являются сигналами для управления работой множества бистабильных схем;

ответвленные соединительные линии управляющих сигналов, которые соединяют магистральные соединительные линии управляющих сигналов с каждой бистабильной схемой;

магистральную соединительную линию потенциала электропитания постоянного тока, которая передает потенциал электропитания постоянного тока, который должен быть подан на множество бистабильных схем; и

ответвленная соединительная линия потенциала электропитания постоянного тока, которая соединяет магистральную соединительную линию потенциала электропитания постоянного тока с каждой бистабильной схемой, причем

магистральная соединительная линия потенциала электропитания постоянного тока сформирована в области между областью сдвигового регистра и областью отображения.

2. Устройство отображения по п.1, в котором

подложка имеет многоуровневую структуру, включающую в себя первую металлическую пленку и вторую металлическую пленку, причем первая металлическая пленка формирует схемы соединительных линии, включающие в себя электроды истока тонкопленочных транзисторов, обеспеченных во множестве бистабильных схем, и вторая металлическая пленка формирует схемы соединительных линии, включающие в себя электроды затвора тонкопленочных транзисторов, и

магистральная соединительная линия потенциала электропитания постоянного тока и ответвленная соединительная линия потенциала электропитания постоянного тока сформированы из одной и той же металлической пленки, причем одна и та же металлическая пленка является одной из первой металлической пленкой и второй металлической пленкой.

3. Устройство отображения по п.2, в котором магистральная соединительная линия потенциала электропитания постоянного тока включает в себя первую магистральную соединительную линию потенциала электропитания постоянного тока, которая передает низкоуровневый потенциал электропитания постоянного тока, который должен быть подан на множество бистабильных схем.

4. Устройство отображения по п.3, в котором первая магистральная соединительная линия потенциала электропитания постоянного тока сформирована из первой металлической пленки.

5. Устройство отображения по п.3, в котором магистральная соединительная линия потенциала электропитания постоянного тока дополнительно включает в себя вторую магистральную соединительную линию потенциала электропитания постоянного тока, которая передает высокоуровневый потенциал электропитания постоянного тока, который должен быть подан на множество бистабильных схем.

6. Устройство отображения по п.5, в котором

ответвленная соединительная линия потенциала электропитания постоянного тока дополнительно включает в себя: первую ответвленную соединительную линию потенциала электропитания постоянного тока, которая соединяет первую магистральную соединительную линию потенциала электропитания постоянного тока с каждой бистабильной схемой; и вторую ответвленную соединительную линию потенциала электропитания постоянного тока, которая соединяет вторую магистральную соединительную линию потенциала электропитания постоянного тока с каждой бистабильной схемой,

первая магистральная соединительная линия потенциала электропитания постоянного тока и первая ответвленная соединительная линия потенциала электропитания постоянного тока сформированы из одной и той же металлической пленки, которая является одной из первой металлической пленкой и второй металлической пленкой,

вторая магистральная соединительная линия потенциала электропитания постоянного тока и вторая ответвленная соединительная линия потенциала электропитания постоянного тока сформированы из одной и той же металлической пленки, которая является одной из первой металлической пленкой и второй металлической пленкой, и

первая магистральная соединительная линия потенциала электропитания постоянного тока и вторая магистральная соединительная линия потенциала электропитания постоянного тока сформированы из разных металлических пленок.

7. Устройство отображения по п.2, в котором магистральные соединительные линии управляющего сигнала сформированы из первой металлической пленки.

8. Устройство отображения по п.1, в котором соединительные линии, которые формируют магистральную соединительную линию потенциала электропитания постоянного тока и магистральные соединительные линии управляющего сигнала, все равны друг другу по ширине соединительной линии.

9. Устройство отображения по п.1, в котором магистральная соединительная линия для передачи сигнала, который является одним из управляющих сигналов сдвигового регистра, отличного от множества тактовых сигналов, и формирующего пять или менее импульсов в течение одного периода кадра, сформирована в области между областью сдвигового регистра и областью отображения.

Описание изобретения к патенту

ОБЛАСТЬ ТЕХНИКИ

Настоящее изобретение имеет отношение к устройству отображения с активной матрицей и, в частности, имеет отношение к схеме расположения компонентов управляющей схемы линии сигналов сканирования и области вблизи нее в устройстве отображения.

УРОВЕНЬ ТЕХНИКИ

Традиционно в жидкокристаллическом устройстве отображения, использующем жидкокристаллическую панель c аморфным кремнием для полупроводниковых слоев тонкопленочных транзисторов, поскольку мобильность аморфного кремния относительно мала, драйвер затвора для управления линиями шин затвора (линиями сигналов сканирования) установлен в области вокруг подложки, составляющей панель, как интегральная микросхема (IC). Однако в последние годы, чтобы достигнуть миниатюризации, сокращения стоимости устройства и т.д., было выполнено формирование драйвера затвора непосредственно на подложке. Такой драйвер затвора называют "монолитным драйвером затвора" и т.д. Панель, включающая в себя монолитный драйвер затвора, называют "монолитной панелью с драйвером затвора" и т.д.

Фиг.21 показывает иллюстративную схему расположения компонентов драйвера затвора (монолитного драйвера затвора) в традиционном жидкокристаллическом устройстве отображения, использующем монолитную панель с драйвером затвора. Как показано на Фиг.21, драйвер затвора включает в себя сдвиговый регистр, сформированный множеством каскадов для последовательного управления множеством линий шин затвора (линий сигналов сканирования), расположенных в блоке отображения; и соединительные линии, которые передают тактовые сигналы и т.д. для того, чтобы дать возможность работать сдвиговому регистру. Каждый каскад сдвигового регистра представляет собой бистабильную схему, которая находится в одном из двух состояний (первое состояние и второе состояние) в каждый момент времени и выдает сигнал, указывающий состояние (сигнал состояния), когда сигнал сканирования проходит через выходной транзистор (транзистор, соединенный одним своим выводом с выходным выводом сигнала сканирования и управляющий потенциалом сигнала состояния посредством изменения потенциала на выводе управления транзистора). Следует отметить, что Фиг.21 показывает схему расположения компонентов только двух каскадов сдвигового регистра. Для соединительных линий на подложке сформированы магистральные соединительные линии управляющих сигналов, которые передают тактовые сигналы CK1, CK1B, CK2 и CK2B и сигнал очистки CLR для инициализации состояния каждой бистабильной схемы; магистральная соединительная линия VSS, которая передает низкоуровневый потенциал электропитания постоянного тока VSS; и ответвленные соединительные линии, которые соединяют магистральные соединительные линии управляющих сигналов и магистральную соединительную линию VSS с каждой бистабильной схемой. Следует отметить, что в дальнейшем область, в которой сформирован сдвиговый регистр, называется "областью сдвигового регистра", область, в которой сформированы магистральные соединительные линии для управляющего сигнала и VSS, называется "областью магистральных соединительных линий", и область, соответствующая блоку отображения, называется "областью отображения".

Между тем в общем случае, когда схема формируется, часть схемы размещена таким образом, что она является смежной с входной секцией, и выходная секция расположена таким образом, что она является смежной с секцией схемы. В традиционном монолитном драйвере затвора, как показано на Фиг.21, область магистральной соединительной линии, соответствующая входной секции, обеспечена таким образом, что она является смежной с областью сдвигового регистра, и секции, соответствующие выходным секциям, и обозначенные номером 90, также обеспечены таким образом, что они являются смежными с областью сдвигового регистра. Такое размещение является традиционным, и магистральные соединительные линии для различных сигналов сформированы вместе в описанной выше области магистральной соединительной линии. В конфигурации, показанной на Фиг.21, при рассмотрении конкретного размещения каждой соединительной линии магистральные соединительные линии управляющего сигнала и магистральная соединительная линия VSS сформированы в области на противоположной стороне области отображения относительно области сдвигового регистра. При рассмотрении позиционного отношения между магистральными соединительными линиями управляющего сигнала и магистральной соединительной линией VSS область, в которой сформирована магистральная соединительная линия VSS, находится ближе к краю панели, чем область, в которой сформированы магистральные соединительные линии управляющих сигналов. Кроме того, в примере, показанном на Фиг.21, магистральная соединительная линия VSS и ответвленные соединительные линии сформированы в одном и том же слое и магистральные соединительные линии управляющего сигнала и ответвленные соединительные линии сформированы в разных слоях. Таким образом, магистральная соединительная линия управляющего сигнала и ответвленная соединительная линия соединены друг с другом через контакт.

Следует отметить, что в связи с изобретением, относящимся к этому вопросу, известны следующие документы предшествующего уровня техники. Опубликованная заявка на патент Японии № 2006-79041, опубликованная заявка на патент Японии № 2007-316642 и опубликованный японский перевод заявки PCT № 2005-527856 раскрывают примеры схемы расположения компонентов двух каскадов сдвигового регистра в драйвере затвора. В частности, Фиг.2 опубликованной заявки на патент Японии № 2006-79041 и Фиг.6 опубликованного японского перевода заявки PCT № 2005-527856 раскрывают примеры схемы расположения компонентов, в которых магистральные соединительные линии выполнены таким образом, что они становятся более узкими, когда они приближаются к области сдвигового регистра от края панели.

ДОКУМЕНТЫ ПРЕДШЕСТВУЮЩЕГО УРОВНЯ ТЕХНИКИ

ПАТЕНТНЫЕ ДОКУМЕНТЫ

[Патентный документ 1] Опубликованная заявка на патент Японии № 2006-79041

[Патентный документ 2] Опубликованная заявка на патент Японии № 2007-316642

[Патентный документ 3] Опубликованный японский перевод заявки PCT № 2005-527856

СУЩНОСТЬ ИЗОБРЕТЕНИЯ

ПРОБЛЕМЫ, КОТОРЫЕ ДОЛЖНЫ БЫТЬ РЕШЕНЫ ПОСРЕДСТВОМ ИЗОБРЕТЕНИЯ

Однако в соответствии с традиционной конфигурацией между ответвленной соединительной линией для подачи потенциала электропитания постоянного тока VSS на бистабильную схему от магистральной соединительной линии VSS и магистральными соединительными линиями управляющих сигналов имеется участок наложения как секция, обозначенная номером 91 на Фиг.21. Поскольку участок наложения становится емкостью нагрузки, могут возникнуть показанные ниже явления. Во-первых, хотя потенциал VSS, который является постоянным потенциалом, должен быть существенно подан на бистабильную схему от магистральной соединительной линии VSS, потенциал VSS изменяется вследствие изменений форм тактовых сигналов. Кроме того, вследствие емкости нагрузки участка наложения происходит искажение формы тактовых сигналов и т.д., которое передается через магистральные соединительные линии управляющего сигнала. В соответствии с традиционной конфигурацией могут произойти описанные выше явления, и, таким образом, имеется проблема ухудшения качества отображения. Кроме того, когда обеспечены те же самые магистральные соединительные линии управляющего сигнала, которые показаны в конфигурации Фиг.21, если магистральная соединительная линия VSS расположена между магистральной соединительной линией для сигнала очистки CLR и областью сдвигового регистра, то между ответвленной соединительной линией управляющего сигнала и магистральной соединительной линией VSS имеется участок наложения. Таким образом, потенциал VSS изменяется вследствие изменений форм тактовых сигналов. Поэтому в конфигурации, показанной на Фиг.21, имеется проблема ухудшения качества отображения. Кроме того, традиционно имеется высокий спрос на сокращение расхода энергии питания и миниатюризацию устройства отображения.

Задача настоящего изобретения состоит в том, чтобы достигнуть миниатюризации при уменьшении расхода энергии питания без ухудшения качества отображения в устройстве отображения, включающем в себя драйвер затвора.

СРЕДСТВО ДЛЯ РЕШЕНИЯ ПРОБЛЕМ

Первый аспект настоящего изобретения направлен на

устройство отображения, содержащее:

подложку;

схему пикселей, сформированную в области отображения, для отображения изображения, область отображения является частью всей области на подложке;

множество линий сигналов сканирования, сформированных в области отображения и образующих часть схемы пикселей;

сдвиговый регистр, который сформирован в части всей области на подложке, кроме области отображения, и который включает в себя множество бистабильных схем, имеющих первое состояние и второе состояние, и который последовательно управляет множеством линий сигналов сканирования посредством множества бистабильных схем, последовательно помещаемых в первое состояние на основе множества тактовых сигналов, множество бистабильных схем последовательно соединены друг с другом и обеспечены таким образом, что они имеют взаимно однозначное соответствие с множеством линий сигналов сканирования;

магистральные соединительные линии управляющих сигналов, сформированные в области на противоположной стороне области отображения относительно области сдвигового регистра, и передающие управляющие сигналы сдвигового регистра, включающие в себя множество тактовых сигналов, область сдвигового регистра является областью, в которой сформирован сдвиговый регистр, и управляющие сигналы сдвигового регистра являются сигналами для управления работой множества бистабильных схем;

ответвленные соединительные линии управляющих сигналов, которые соединяют магистральные соединительные линии управляющих сигналов с каждой бистабильной схемой;

магистральную соединительную линию потенциала электропитания постоянного тока, которая передает потенциал электропитания постоянного тока, который должен быть подан на множество бистабильных схем; и

ответвленная соединительная линия потенциала электропитания постоянного тока, которая соединяет магистральную соединительную линию потенциала электропитания постоянного тока с каждой бистабильной схемой, причем

магистральная соединительная линия потенциала электропитания постоянного тока сформирована в области между областью сдвигового регистра и областью отображения.

В соответствии со вторым аспектом настоящего изобретения в первом аспекте настоящего изобретения

подложка имеет многоуровневую структуру, включающую в себя первую металлическую пленку и вторую металлическую пленку, причем первая металлическая пленка формирует схемы соединительных линий, включающие в себя электроды истока тонкопленочных транзисторов, обеспеченных во множестве бистабильных схем, и вторая металлическая пленка формирует схемы соединительных линий, включающие в себя электроды затвора тонкопленочных транзисторов, и

магистральная соединительная линия потенциала электропитания постоянного тока и ответвленная соединительная линия потенциала электропитания постоянного тока сформированы из одной и той же металлической пленки, одна и та же металлическая пленка является либо первой металлической пленкой, либо второй металлической пленкой.

В соответствии с третьим аспектом настоящего изобретения во втором аспекте настоящего изобретения

магистральная соединительная линия потенциала электропитания постоянного тока включает в себя первую магистральную соединительную линию потенциала электропитания постоянного тока, которая передает низкоуровневый потенциал электропитания постоянного тока, который должен быть подан на множество бистабильных схем.

В соответствии с четвертым аспектом настоящего изобретения в третьем аспекте настоящего изобретения

первая магистральная соединительная линия потенциала электропитания постоянного тока сформирована из первой металлической пленки.

В соответствии с пятым аспектом настоящего изобретения в третьем аспекте настоящего изобретения

магистральная соединительная линия потенциала электропитания постоянного тока дополнительно включает в себя вторую магистральную соединительную линию потенциала электропитания постоянного тока, которая передает высокоуровневый потенциал электропитания постоянного тока, который должен быть подан на множество бистабильных схем.

В соответствии с шестым аспектом настоящего изобретения в пятом аспекте настоящего изобретения

ответвленная соединительная линия потенциала электропитания постоянного тока дополнительно включает в себя: первую ответвленную соединительную линию потенциала электропитания постоянного тока, которая соединяет первую магистральную соединительную линию потенциала электропитания постоянного тока с каждой бистабильной схемой; и вторая ответвленная соединительная линия потенциала электропитания постоянного тока, которая соединяет вторую магистральную соединительную линию потенциала электропитания постоянного тока с каждой бистабильной схемой,

первая магистральная соединительная линия потенциала электропитания постоянного тока и первая ответвленная соединительная линия потенциала электропитания постоянного тока сформированы из одной и той же металлической пленки, которая является либо первой металлической пленкой, либо второй металлической пленкой,

вторая магистральная соединительная линия потенциала электропитания постоянного тока и вторая ответвленная соединительная линия потенциала электропитания постоянного тока сформированы из одной и той же металлической пленки, которая является либо первой металлической пленкой, либо второй металлической пленкой, и

первая магистральная соединительная линия потенциала электропитания постоянного тока и вторая магистральная соединительная линия потенциала электропитания постоянного тока сформированы из разных металлических пленок.

В соответствии с седьмым аспектом настоящего изобретения во втором аспекте настоящего изобретения

магистральные соединительные линии управляющего сигнала сформированы из первой металлической пленки.

В соответствии с восьмым аспектом настоящего изобретения в первом аспекте настоящего изобретения

соединительные линии, которые формируют магистральную соединительную линию потенциала электропитания постоянного тока и магистральные соединительные линии управляющего сигнала все равны друг другу по ширине соединительной линии.

В соответствии с девятым аспектом настоящего изобретения в первом аспекте настоящего изобретения

магистральная соединительная линия для передачи сигнала, который является одним из управляющих сигналов сдвигового регистра, кроме множества тактовых сигналов, и формирует пять или менее импульсов в течение одного периода кадра, сформирована в области между областью сдвигового регистра и областью отображения.

ЭФФЕКТЫ ИЗОБРЕТЕНИЯ

В соответствии с первым аспектом настоящего изобретения магистральная соединительная линия потенциала электропитания постоянного тока сформирована в области между областью сдвигового регистра и областью отображения и магистральные соединительные линии управляющих сигналов сформированы в области на противоположной стороне области отображения относительно области сдвигового регистра. Таким образом, в отличие от традиционной конфигурации нет участка наложения между ответвленной соединительной линией потенциала электропитания постоянного тока для подачи потенциала электропитания постоянного тока на бистабильные схемы от магистральной соединительной линии потенциала электропитания постоянного тока и магистральных соединительных линий управляющего сигнала. Поэтому не возникает емкость нагрузки, получающаяся в результате такого участка наложения, что подавляет изменение потенциала электропитания постоянного тока в результате изменения в формах управляющих сигналов, таких как тактовые сигналы. Посредством этого магистральная соединительная линия потенциала электропитания постоянного тока может быть сделана более узкой, чем в традиционной конфигурации. Кроме того, поскольку не возникает емкость нагрузки, получающаяся в результате участка наложения между ответвленной соединительной линией потенциала электропитания постоянного тока и магистральными соединительными линиями управляющего сигнала, подавляется возникновение искажения формы управляющих сигналов, таких как тактовые сигналы, которые передаются через магистральные соединительные линии управляющих сигналов. Посредством этого магистральные соединительные линии управляющих сигналов могут быть сделаны более узкими, чем в традиционной конфигурации. Кроме того, поскольку емкость нагрузки уменьшена по сравнению с традиционной конфигурацией, может быть достигнуто сокращение расхода энергии питания. Кроме того, поскольку, как описано выше, магистральная соединительная линия потенциала электропитания постоянного тока и магистральная соединительная линия управляющего сигнала могут быть сделаны более узкими, чем в традиционной конфигурации, рамка панели может быть сужена.

В соответствии со вторым аспектом настоящего изобретения, поскольку нет необходимости контакта для соединения магистральной соединительной линии потенциала электропитания постоянного тока с ответвленной соединительной линией потенциала электропитания постоянного тока, подавляется увеличение сопротивления в результате того, что соединительная линия становится узкой на участке контакта.

В соответствии с третьим аспектом настоящего изобретения в устройстве отображения, включающем в себя сдвиговый регистр, на который подается низкоуровневый потенциал электропитания постоянного тока, могут быть получены те же самые полезные эффекты, которые получены в первом аспекте настоящего изобретения, и те же самые полезные эффекты, которые получены во втором аспекте настоящего изобретения.

В соответствии с четвертым аспектом настоящего изобретения магистральная соединительная линия, которая передает низкоуровневый потенциал электропитания постоянного тока, сформирована из той же самой металлической пленки, как и электроды истока тонкопленочных транзисторов в бистабильных схемах, составляющих сдвиговый регистр. При этом в общем случае в бистабильной схеме низкоуровневый потенциал электропитания постоянного тока подается на электроды истока тонкопленочных транзисторов. Вследствие упомянутого выше низкоуровневый потенциал электропитания постоянного тока может быть подан на электроды истока тонкопленочных транзисторов в бистабильной схеме без обеспечения контакта в области сдвигового регистра.

В соответствии с пятым аспектом настоящего изобретения в устройстве отображения, включающем в себя сдвиговый регистр, на который подается низкоуровневый потенциал электропитания постоянного тока и высокоуровневый потенциал электропитания постоянного тока, могут быть получены те же самые полезные эффекты, которые получены в первом аспекте настоящего изобретения, и те же самые полезные эффекты, которые получены во втором аспекте настоящего изобретения.

В соответствии с шестым аспектом настоящего изобретения в устройстве отображения, включающем в себя сдвиговый регистр, на который подается низкоуровневый потенциал электропитания постоянного тока и высокоуровневый потенциал электропитания постоянного тока, поскольку нет необходимости контакта для соединения магистральной соединительной линии с ответвленной соединительной линией для низкоуровневой соединительной линии потенциала электропитания постоянного тока и высокоуровневой соединительной линии потенциала электропитания постоянного тока, подавляется увеличение сопротивления в результате того, что соединительная линия становится узкой на участке контакта.

В соответствии с седьмым аспектом настоящего изобретения управляющие сигналы, такие как тактовые сигналы, могут быть поданы на тонкопленочные транзисторы в бистабильной схеме без обеспечения контакта в области сдвигового регистра.

В соответствии с восьмым аспектом настоящего изобретения в конфигурации, в которой ширина магистральной соединительной линии потенциала электропитания постоянного тока сделана равной ширине магистральных соединительных линий управляющего сигнала, могут быть получены те же самые полезные эффекты, которые получены в первом аспекте настоящего изобретения.

В соответствии с девятым аспектом настоящего изобретения в конфигурации, в которой в области между областью сдвигового регистра и областью отображения сформирована не только магистральная соединительная линия потенциала электропитания постоянного тока, но также магистральная соединительная линия, которая передает редкий сигнал, могут быть получены те же самые полезные эффекты, которые получены в первом аспекте настоящего изобретения.

КРАТКОЕ ОПИСАНИЕ ЧЕРТЕЖЕЙ

Фиг.1 - схема расположения компонентов драйвера затвора и области вблизи него в жидкокристаллическом устройстве отображения с активной матрицей в соответствии с первым вариантом осуществления настоящего изобретения.

Фиг.2 - блок-схема, показывающая общую конфигурацию жидкокристаллического устройства отображения в первом варианте осуществления.

Фиг.3 - частичный поперечный разрез матричной подложки в первом варианте осуществления.

Фиг.4 - блок-схема для описания конфигурации драйвера затвора в первом варианте осуществления.

Фиг.5 - блок-схема, показывающая конфигурацию сдвигового регистра в драйвере затвора в первом варианте осуществления.

Фиг.6 - схема формы сигнала для описания работы драйвера затвора в первом варианте осуществления.

Фиг.7 - схема формы сигнала для описания работы драйвера затвора в первом варианте осуществления.

Фиг.8 - схема, показывающая иллюстративную конфигурацию одного каскада (бистабильной схемы) сдвигового регистра в первом варианте осуществления.

Фиг.9 - схема формы сигнала для описания работы сдвигового регистра в первом варианте осуществления.

Фиг.10 - схема расположения компонентов драйвера затвора и области вблизи него в модификации первого варианта осуществления.

Фиг.11 - блок-схема, показывающая конфигурацию сдвигового регистра в драйвере затвора в модификации первого варианта осуществления.

Фиг.12 - схема, показывающая иллюстративную конфигурацию одного каскада (бистабильной схемы) сдвигового регистра в жидкокристаллическом устройстве отображения с активной матрицей в соответствии со вторым вариантом осуществления настоящего изобретения.

Фиг.13 - схема расположения компонентов драйвера затвора и области вблизи него во втором варианте осуществления.

Фиг.14 - схема расположения компонентов драйвера затвора и области вблизи него в первой модификации второго варианта осуществления.

Фиг.15 - схема расположения компонентов драйвера затвора и области вблизи него во второй модификации второго варианта осуществления.

Фиг.16 - схема расположения компонентов драйвера затвора и области вблизи него в третьей модификации второго варианта осуществления.

Фиг.17 - схема расположения компонентов драйвера затвора и области вблизи него в четвертой модификации второго варианта осуществления.

Фиг.18 - схема расположения компонентов драйвера затвора и области вблизи него в жидкокристаллическом устройстве отображения с активной матрицей в соответствии с третьим вариантом осуществления настоящего изобретения.

Фиг.19 - схема расположения компонентов драйвера затвора и области вблизи него в первой модификации третьего варианта осуществления.

Фиг.20 - схема расположения компонентов драйвера затвора и области вблизи него во второй модификации третьего варианта осуществления.

Фиг.21 - схема, показывающая иллюстративную схему расположения компонентов драйвера затвора в традиционном жидкокристаллическом устройстве отображения, использующем монолитную панель драйвера затвора.

ВАРИАНТЫ ОСУЩЕСТВЛЕНИЯ ИЗОБРЕТЕНИЯ

Варианты осуществления настоящего изобретения будут описаны ниже со ссылкой на сопроводительные чертежи.

<1. Первый вариант осуществления>

<1.1 Общая конфигурации и обзор работы>

Фиг.2 является блок-схемой, показывающей общую конфигурацию жидкокристаллического устройства отображения с активной матрицей в соответствии с первым вариантом осуществления настоящего изобретения. Как показано на Фиг.2, жидкокристаллическое устройство отображения включает в себя источник 100 питания, преобразователь 110 DC/DC, схему 200 управления отображением, драйвер 300 истока (схему драйвера линии видеосигнала), драйвер 400 затвора (схему драйвера линии сигнала сканирования), схему 500 драйвера общего электрода и блок 600 отображения. Следует отметить, что в настоящем варианте осуществления драйвер 400 затвора и блок 600 отображения сформированы на одной подложке 7 (матричной подложке, которая является одной из двух подложек, составляющих жидкокристаллическую панель). А именно, драйвер 400 затвора в настоящем варианте осуществления является "монолитным драйвером затвора".

В блоке 600 отображения сформирована схема пикселей, включающая в себя множество (j) линий SL1-SLj шин истока (линий видеосигнала); множество (i) линий GL1-GLi шин затвора (линий сигнала сканирования); и множество (ixj) секций формирования пикселей, обеспеченных на соответствующих пересечениях линий SL1-SLj шин истока и линий GL1-GLi шин затвора.

Множество секций формирования пикселей размещены в матрице и тем самым формируют матрицу пикселей. Каждая секция формирования пикселя составлена из тонкопленочного транзистора (TFT) 60, который представляет собой переключающийся элемент, соединенный своим выводом затвора с линией шины затвора, проходящей через соответствующее пересечение, и соединенный своим выводом истока с линией шины истока, проходящей через пересечение; электрод пикселя, соединенный с выводом стока тонкопленочного транзистора 60; общего электрода Ec, который представляет собой интегрирующий электрод, обеспеченный таким образом, что он совместно используется множеством секций формирования пикселей; и жидкокристаллического слоя, который обеспечен таким образом, что он совместно используется множеством секций формирования пикселей, и который размещен между электродом пикселя и общим электродом Ec. Посредством жидкокристаллической емкости, сформированной электродом пикселя и общим электродом Ec, формируется емкость Cp пикселя. Следует заметить, что, хотя обычно параллельно с жидкокристаллической емкостью обеспечивается вспомогательная емкость, чтобы надежно удерживать напряжение в емкости Cp пикселя, вспомогательная емкость непосредственно не относится к настоящему изобретению, и, таким образом, ее описание и изображение опущены.

Источник 100 питания подает предопределенное напряжение электропитания на преобразователь 110 DC/DC, схему 200 управления отображением и схему 500 драйвера общего электрода. Преобразователь 100 DC/DC из напряжения электропитания формирует предопределенные напряжения постоянного тока, чтобы дать возможность работать драйверу 300 истока и драйверу 400 затвора, и подает предопределенные напряжения постоянного тока на драйвер 300 истока и драйвер 400 затвора. Схема 500 драйвера общего электрода подает предопределенный потенциал Vcom на общий электрод Ec.

Схема 200 управления отображением принимает сигнал изображения DAT и группу сигналов синхронизации TG, такую как сигнал горизонтальной синхронизации и сигнал вертикальной синхронизации, которые отправляются от внешнего источника и выдают цифровой видеосигнал DV и сигнал начального импульса истока SSP, тактовый сигнал истока SCK, запирающий сигнал LS, сигнал начального импульса затвора GSP, сигнал конечного импульса затвора GEP и тактовый сигнал затвора GCK, которые являются сигналами для управления отображением изображения на блоке 600 отображения. Следует заметить, что в настоящем варианте осуществления тактовый сигнал затвора GCK выполнен посредством 4-фазовых тактовых сигналов CK1 (в дальнейшем называется "первым тактовым сигналом затвора"), CK1B (в дальнейшем называется "вторым тактовым сигналом затвора"), CK2 (в дальнейшем называется "третьим тактовым сигналом затвора") и CK2B (в дальнейшем называется "четвертым тактовым сигналом затвора").

Драйвер 300 истока принимает цифровой видеосигнал DV, сигнал начального импульса истока SSP, тактовый сигнал истока SCK и запирающий сигнал LS, которые выдаются из схемы 200 управления изображением, и подает управляющие видеосигналы S(1)-S(j) на линию SL1-SLj шины истока соответственно.

Драйвер 400 затвора повторяет подачу сигналов активного сканирования Gout(1)-Gout(i) на соответствующие линии GL1-GLi шин затвора в циклах одного периода вертикального сканирования на основе сигнала начального импульса затвора GSP, сигнала конечного импульса затвора GEP и тактового сигнала затвора GCK, которые выдаются из схемы 200 управления отображением. Следует заметить, что подробное описание драйвера 400 затвора будет сделано позже.

Описанным выше образом управляющие видеосигналы S(1)-S(j) подаются на линии SL1-SLj шин истока соответственно и сканирующие сигналы Gout(1)-Gout(i) подаются на линии GL1-GLi шин затвора соответственно, посредством чего на блоке 600 отображения отображается изображение, основанное на сигнале изображения DAT, который отправлен из внешнего источника.

<1.2 Структура матричной подложки>

Фиг.3 является частичным поперечным сечением матричной подложки 7. Матричная подложка 7 имеет многослойную структуру, с тем чтобы могли быть сформированы драйвер 400 затвора, схема пикселей и т.д., и многослойная структура включает в себя две металлические пленки (металлических слоя). В частности, как показано на Фиг.3, металлическая пленка 702, защитная пленка 712, металлическая пленка 701 и защитная пленка 711 сложены поверх друг друга на стеклянной подложке 700. Металлическая пленка 701 используется для формирования электродов истока (и электродов стока) тонкопленочных транзисторов, которые обеспечены в драйвере 400 затвора и в схеме пикселей. Таким образом, такая металлическая пленка 701 в дальнейшем называется "металлической пленкой 701 истока". Металлическая пленка 702 используется для формирования электродов затвора тонкопленочных транзисторов. Таким образом, такая металлическая пленка 702 в дальнейшем называется "металлической пленкой 702 затвора". Следует отметить, что металлическая пленка 701 истока и металлическая пленка 702 затвора используются не только в качестве электродов тонкопленочных транзисторов, но также используются в качестве схем соединительных линий, сформированных в драйвере 400 затвора или в схеме пикселей. Кроме того, в настоящем варианте осуществления первая металлическая пленка реализована посредством металлической пленки 701 истока и вторая металлическая пленка реализована посредством металлической пленки 702 затвора.

<1.3 Драйвер затвора>

<1.3.1 Конфигурации и работа драйвера затвора>

Далее будет описана конфигурация драйвера 400 затвора в настоящем варианте осуществления. Как показано на Фиг.4, драйвер 400 затвора составлен из сдвигового регистра 410, сформированного множеством каскадов. Матрица пикселей с i строками и j столбцами сформирована в блоке 600 отображения, и каскады сдвигового регистра 410 обеспечены таким образом, что они имеют взаимно однозначное соответствие со строками матрицы пикселей. Кроме того, каждый каскад сдвигового регистра 410 представляет собой бистабильную схему, которая находится в любом из двух состояний (первое состояние и второе состояние) в каждый момент времени, и выдает сигнал, указывающий состояние (в дальнейшем называется "сигналом состояния"). Таким образом, сдвиговый регистр 410 выполнен посредством i бистабильных схем. Следует отметить, что схема размещения компонентов драйвера 400 затвора будет описана позже.

Фиг.5 является блок-схемой, показывающей конфигурацию сдвигового регистра 410 в драйвере 400 затвора. Как описано выше, сдвиговый регистр 410 выполнен посредством i бистабильных схем. Каждая бистабильная схема снабжена входными выводами для приема 4-фазовых тактовых сигналов CKA (в дальнейшем называется "первым тактовым импульсом "), CKB (в дальнейшем называется "вторым тактовым импульсом "), CKC (в дальнейшем называется "третьим тактовым импульсом") и CKD (в дальнейшем называется "четвертым тактовый импульсом"); входным выводом для приема сигнала установки S; входным выводом для приема сигнала сброса R; входным выводом для приема сигнала очистки CLR; входным выводом для приема низкоуровневого потенциала электропитания постоянного тока VSS; и выходным выводом для вывода сигнала состояния Q.

Сигналы, которые должны быть поданы на входные выводы каждого каскада (каждой бистабильной схемы) сдвигового регистра 410, являются следующими. Для первой стадии первый тактовый сигнал затвора CK1 подается как первый тактовый импульс CKA, второй тактовый сигнал затвора CK1B подается как второй тактовый импульс CKB, четвертый тактовый сигнал затвора CK2B подается как третий тактовый импульс CKC, и третий тактовый сигнал затвора CK2 подается как четвертый тактовый импульс CKD. Для второго каскада второй тактовый сигнал затвора CK1B подается как первый тактовый импульс CKA, первый тактовый сигнал затвора CK1 подается как второй тактовый импульс CKB, третий тактовый сигнал затвора CK2 подается как третий тактовый импульс CKC, и четвертый тактовый сигнал затвора CK2B подается как четвертый тактовый импульс CKD. Для третьего и последующих каскадов та конфигурация, которая имеется для описанных выше первого и второго каскадов, повторяется каждые два каскада. Кроме того, для первой стадии сигнал начального импульса затвора GSP подается как сигнал установки S. Для второго и последующих каскадов сигнал состояния Q, выданный из предыдущего каскада, подается как сигнал установки S. Кроме того, сигнал конечного импульса затвора GEP подается на i-й каскад как сигнал сброса R. Для каскадов с первого по (i-1)-й сигнал состояния Q, выданный из последующего каскада, подается как сигнал сброса R. Следует отметить, что низкоуровневый потенциал электропитания постоянного тока VSS и сигнал очистки CLR подается на все каскады одинаковым образом.

Далее со ссылкой на Фиг.5-7 будет описана работа драйвера 400 затвора в настоящем варианте осуществления. На сдвиговый регистр 410 подаются 4-фазовые тактовые сигналы (первый тактовый сигнал затвора CK1, второй тактовый сигнал затвора CK1B, третий тактовый сигнал затвора CK2 и четвертый тактовый сигнал затвора CK2B), сигнал начального импульса затвора GSP, сигнал конечного импульса затвора GEP, низкоуровневый потенциал электропитания постоянного тока VSS и сигнал очистки CLR.

Как показано на Фиг.6, первый тактовый сигнал затвора CK1 и второй тактовый сигнал затвора CK1B смещены по фазе на 180 градусов (период, соответствующий одному периоду горизонтального сканирования), и третий тактовый сигнал затвора CK2 и четвертый тактовый сигнал затвора CK2B смещены по фазе на 180 градусов. Третий тактовый сигнал затвора CK2 имеет задержку по фазе на 90 градусов от первого тактового сигнала затвора CK1. Все тактовые сигналы затвора CK1, CKB1, CK2 и CK2B помещаются в состояние высокого уровня (уровень H) в интервалах одного периода горизонтального сканирования.

Когда сигнал начального импульса затвора GSP, служащий в качестве сигнала установки S, подается на первый каскад сдвигового регистра 410, импульс, включенный в сигнал начального импульса затвора GSP (этот импульс включен в сигнал состояния Q, выданный из каждого каскада), последовательно передается с первого по i-й каскад на основе тактовых сигналов затвора CK1, CKB1, CK2 и CK2B. Затем согласно передаче импульса сигналы состояния Q, выданные из соответствующих каскадов сдвигового регистра 410, последовательно переходят на высокий уровень. Затем сигналы состояния Q, выданные из соответствующих каскадов, подаются на линии GL1-GLi шин затвора соответственно в качестве сканирующих сигналов Gout(1)-Gout(i). Посредством этого, как показано на Фиг.7, сканирующие сигналы, которые последовательно переходят на высокий уровень в каждый период горизонтального сканирования, подаются на линии шин затвора в блоке 600 отображения.

<1.3.2 Конфигурации и работа бистабильных схем>

Фиг.8 является схемой, показывающей конфигурацию бистабильной схемы, включенной в сдвиговый регистр 410 (конфигурацию одного каскада сдвигового регистра 410). Как показано на Фиг.8, бистабильная схема включает в себя 10 тонкопленочных транзисторов MA, MB, MI, MF, MJ, MK, ME, ML, MN и MD и конденсатор CAP1. Кроме того, бистабильная схема включает в себя входной вывод, который принимает первый тактовый импульс CKA; входной вывод, который принимает второй тактовый импульс CKB; входной вывод, который принимает третий тактовый импульс CKC; входной вывод, который принимает четвертый тактовый импульс CKD; входной вывод, который принимает сигнал установки S; входной вывод, который принимает сигнал сброса R; входной вывод, который принимает сигнал очистки CLR; и выходной вывод, который выдает сигнал состояния Q. Следует отметить, что полупроводниковые слои описанных выше тонкопленочных транзисторов сформированы на подложке с использованием аморфного кремния, микрокристаллического кремния, оксида металла (например, оксида, содержащего цинк, оксида, содержащего индий, оксида, содержащего галлий) и т.д.

Вывод истока тонкопленочного транзистора MB, вывод стока тонкопленочного транзистора MA, вывод затвора тонкопленочного транзистора MJ, вывод стока тонкопленочного транзистора ME, вывод стока тонкопленочного транзистора ML, вывод затвора тонкопленочного транзистора MI и один конец конденсатора CAP1 соединены друг с другом. Следует отметить, что область (соединительная линия), в которой они соединены друг с другом, для удобства называется "первым узлом" и обозначается N1.

Вывод стока тонкопленочного транзистора MJ, вывод стока тонкопленочного транзистора MK, вывод истока тонкопленочного транзистора MF и вывод затвора тонкопленочного транзистора ME соединены друг с другом. Следует отметить, что область (соединительная линия), в которой они соединены друг с другом, для удобства называется "вторым узлом" и обозначается N2.

Далее будут описаны функции соответствующих компонентов в бистабильной схеме. Тонкопленочный транзистор MA переводит потенциал первого узла N1 на низкий уровень, когда сигнал очистки находится на высоком уровне. Тонкопленочный транзистор MB переводит потенциал первого узла N1 на высокий уровень, когда сигнал установки S находится на высоком уровне. Тонкопленочный транзистор MI подает потенциал первого тактового импульса CKA на выходной вывод, когда потенциал первого узла N1 находится на высоком уровне. Тонкопленочный транзистор MF переводит потенциал второго узла N2 на высокий уровень, когда третий тактовый импульс CKC находится на высоком уровне.

Тонкопленочный транзистор MJ переводит потенциал второго узла N2 на низкий уровень, когда потенциал первого узла N1 находится на высоком уровне. Если в течение периода, во время которого линия шины затвора, соединенная с выходным выводом бистабильной схемы, является выбранной (в дальнейшем называется "выбранным периодом"), второй узел N2 переходит на высокий уровень и тем самым тонкопленочный транзистор ME помещается в открытое состояние, то потенциал первого узла N1 уменьшается и тем самым тонкопленочный транзистор MI помещается в закрытое состояние. Чтобы предотвратить такое явление, обеспечен тонкопленочный транзистор MJ.

Тонкопленочный транзистор MK переводит потенциал второго узла N2 на низкий уровень, когда четвертый тактовый импульс CKD находится на высоком уровне. Если тонкопленочный транзистор MK не обеспечен, то в течение периода, отличающегося от выбранного периода, потенциал второго узла N2 всегда находится на высоком уровне и тем самым напряжение смещения постоянно подается на тонкопленочный транзистор ME. Это увеличивает пороговое напряжение тонкопленочного транзистора ME, и в соответствии с этим тонкопленочный транзистор ME недостаточным образом функционирует как переключатель. Чтобы предотвратить такое явление, обеспечен тонкопленочный транзистор MK.

Тонкопленочный транзистор ME переводит потенциал первого узла N1 на низкий уровень, когда потенциал второго узла N2 находится на высоком уровне. Тонкопленочный транзистор ML переводит потенциал первого узла N1 на низкий уровень, когда сигнал сброса R находится на высоком уровне. Тонкопленочный транзистор MN переводит потенциал выходного вывода на низкий уровень, когда сигнал сброса R находится на высоком уровне. Тонкопленочный транзистор MD переводит потенциал выходного вывода на низкий уровень, когда второй тактовый импульс CKB находится на высоком уровне. Конденсатор CAP1 функционирует как компенсационная емкость для поддержания потенциала первого узла N1 на высоком уровне в течение периода, во время которого выбрана линия шины затвора, соединенная с выходным выводом бистабильной схемы.

Далее со ссылкой на Фиг.8 и 9 будет описана работа бистабильной схемы в настоящем варианте осуществления. Во время работы жидкокристаллического устройства отображения тактовые импульсы CKA-CKD, имеющие формы сигнала, показанные на Фиг.9, подаются на бистабильную схему. Когда достигается момент времени t0, на бистабильную схему подается импульс сигнала установки S. Поскольку тонкопленочный транзистор MB соединен с диодом, первый узел N1 предварительно заряжается импульсом сигнала установки S в течение периода от t0 до t1. В течение этого периода тонкопленочный транзистор MJ помещается в открытое состояние, и тем самым потенциал второго узла N2 переводится на низкий уровень. Кроме того, в течение этого периода сигнал сброса R находится на низком уровне. Посредством описанного выше тонкопленочный транзистор ME и тонкопленочный транзистор ML помещаются в закрытое состояние, и тем самым потенциал первого узла N1, увеличенный предварительным зарядом, не уменьшается в течение периода от момента времени t0 до момента времени t1.

Когда достигается момент времени t1, уровень первого тактового импульса CKA изменяется с низкого на высокий. При этом первый тактовый импульс CKA подается на вывод истока тонкопленочного транзистора MI и паразитная емкость (не показана) присутствует между затвором и истоком тонкопленочного транзистора MI. Таким образом, согласно увеличению потенциала истока тонкопленочного транзистора MI потенциал первого узла N1 также увеличивается (первый узел N1 загружается). В результате тонкопленочный транзистор MI помещается в открытое состояние. Поскольку состояние, в котором первый тактовый импульс CKA переведен на высокий уровень, сохраняется до момента времени t2, сигнал состояния Q находится на высоком уровне в течение периода от момента времени t1 до момента времени t2. Посредством этого линия шины затвора, соединенная с бистабильной схемой, которая выдает высокоуровневый сигнал состояния Q, помещается в выбранное состояние, и тем самым выполняется запись видеосигналов в емкости пикселей Cp в секциях формирования пикселей строки, соответствующей линии шины затвора. Следует отметить, что в течение периода от момента времени t1 до момента времени t2, как и в периоде от момента времени t0 до момента времени t1, тонкопленочный транзистор ME и тонкопленочный транзистор ML помещены в закрытое состояние. Таким образом, в течение периода от момента времени t1 до момента времени t2 потенциал первого узла N1 не уменьшается.

Когда достигается момент времени t2, уровень первого тактового импульса CKA изменяется с высокого на низкий. Кроме того, уровень второго тактового импульса CKB изменяется с низкого на высокий. Кроме того, уровень сигнала сброса R изменяется с низкого на высокий. Посредством этого тонкопленочные транзисторы MD, ML и MN помещаются в открытое состояние. Посредством того, что тонкопленочный транзистор MD и тонкопленочный транзистор MN помещаются в открытое состояние, потенциал сигнала состояния Q уменьшается до низкого уровня. Кроме того, посредством того, что тонкопленочный транзистор ML помещается в открытое состояние, потенциал первого узла N1 уменьшается до низкого уровня.

Описанным выше образом сигнал состояния Q, который сохраняется на высоком уровне только в течение одного периода горизонтального сканирования (периода, в значительной степени соответствующего периоду от момента времени t1 до момента времени t2), выдается из каждой бистабильной схемы, и сигнал состояния Q подается на соответствующую линию шины затвора как сканирующий сигнал Gout.

<1.3.3 Схема размещения компонентов драйвера затвора>

В настоящем варианте осуществления драйвер 400 затвора и область вблизи него имеют схему размещения компонентов, показанную на Фиг.1. Следует отметить, что Фиг.1 показывает только схему размещения компонентов двух каскадов сдвигового регистра 410. Магистральные соединительные линии 71 управляющих сигналов, которые передают сигналы (управляющие сигналы сдвигового регистра) для управления работой бистабильных схем, такие как первый тактовый сигнал затвора CK1, второй тактовый сигнал затвора CK1B, третий тактовый сигнал затвора CK2, четвертый тактовый сигнал затвора CK2B и сигнал очистки CLR, сформированы в области между областью сдвигового регистра и краем панели. Магистральная соединительная линия 73 VSS, которая передает низкоуровневый потенциал электропитания постоянного тока VSS, сформирована в области между областью сдвигового регистра и областью отображения. Как описано выше, магистральные соединительные линии 71 управляющих сигналов, магистральная соединительная линия 73 VSS и сдвиговый регистр 410 сформированы на матричной подложке монолитным образом. Следует отметить, что в дальнейшем область, в которой сформированы магистральные соединительные линии 71 управляющих сигналов, называется "областью магистральных соединительных линий управляющих сигналов".

Все магистральные соединительные линии 71 управляющих сигналов сформированы из металлической пленки 701 истока. Каждая бистабильная схема в сдвиговом регистре 410 и магистральные соединительные линии 71 управляющих сигналов соединены друг с другом схемами соединительных линий (в дальнейшем называемыми "ответвленными соединительными линиями управляющих сигналов") 72, сформированными из металлической пленки 702 затвора. Следует отметить, что магистральная соединительная линия 71 управляющих сигналов и ответвленная соединительная линия 72 управляющих сигналов соединены друг с другом через контакт CT. Магистральная соединительная линия 73 VSS сформирована из металлической пленки 701 истока. Каждая бистабильная схема в сдвиговом регистре 410 и магистральная соединительная линия 73 VSS соединены друг с другом схемой соединительной линии (в дальнейшем называемой "ответвленной соединительной линией VSS") 74, сформированной из металлической пленки 701 истока. Линия шины затвора выполнена посредством схемы соединительной линии, простирающейся от выходного транзистора 45 до стороны области отображения и сформированной из металлической пленки 701 истока, схемы соединительной линии, простирающейся из области отображения до стороны области сдвигового регистра и сформированной из металлической пленки 702 затвора, и контакта CT, который соединяет схему соединительной линии, сформированную из металлической пленки 701 истока, со схемой соединительной линии, сформированной из металлической пленки 702 затвора.

Как описано выше, в настоящем варианте осуществления, как и в традиционной конфигурации (см. Фиг.21), магистральные соединительные линии 71 управляющих сигналов сформированы в области между областью сдвигового регистра и краем панели. А именно, магистральные соединительные линии 71 управляющих сигналов сформированы в области на противоположной стороне области отображения относительно области сдвигового регистра. С другой стороны, магистральная соединительная линия 73 VSS в отличие от традиционной конфигурации сформирована в области между областью сдвигового регистра и областью отображения.

Следует отметить, что в настоящем варианте осуществления первая магистральная соединительная линия потенциала электропитания постоянного тока реализована посредством магистральной соединительной линией 73 VSS и первая ответвленная соединительная линия потенциала электропитания постоянного тока реализована посредством ответвленной соединительной линии 74 VSS.

<1.4 Полезные эффекты>

В соответствии с настоящим вариантом осуществления в отличие от традиционной конфигурации (см. Фиг.21) между ответвленной соединительной линией 74 VSS для обеспечения потенциала электропитания постоянного тока VSS для бистабильной схемы от магистральной соединительной линии 73 VSS и магистральными соединительными линиями 71 управляющих сигналов нет участка наложения. Таким образом, не возникает емкость нагрузки, получающаяся в результате такого участка наложения. Поэтому изменение потенциала VSS в результате изменений форм тактовых сигналов (см. Фиг.6) подавляется. Посредством этого магистральная соединительная линия 73 VSS может быть сделана более узкой, чем в традиционной конфигурации. Например, ширина магистральной соединительной линии 73 VSS может быть сделана равной ширине магистральных соединительных линий 71 управляющих сигналов, которые передают тактовые сигналы и т.д. Кроме того, поскольку емкость нагрузки, получающаяся в результате участка наложения между ответвленной соединительной линией 74 VSS и магистральными соединительными линиями 71 управляющих сигналов, не возникает, подавляется возникновение искажения формы тактовых сигналов и т.д., которые передаются через магистральные соединительные линии 71 управляющих сигналов. Посредством этого магистральная соединительная линия 71 управляющих сигналов может быть сделана более узкой, чем в традиционной конфигурации. Кроме того, поскольку емкость нагрузки уменьшена по сравнению с традиционной конфигурацией, может быть достигнуто сокращение расхода энергии питания. Кроме того, поскольку, как описано выше, магистральная соединительная линия 73 VSS и магистральная соединительная линия 71 управляющих сигналов могут быть сделаны более узкими, чем в традиционной конфигурации, рамка панели может быть сужена. Как объяснено выше, в жидкокристаллическом устройстве отображения, включающем в себя монолитный драйвер затвора, может быть достигнута миниатюризация при уменьшении расхода энергии питания без ухудшения качества изображения.

Между тем, как понятно из Фиг.8, в каждой бистабильной схеме в сдвиговом регистре 410 низкоуровневый потенциал электропитания постоянного тока VSS подается на выводы истока тонкопленочных транзисторов MA, MD, ME, MJ, MK, ML и MN. В настоящем варианте осуществления, поскольку магистральная соединительная линия 73 VSS и каждая ответвленная соединительная линия 74 VSS сформированы из металлической пленки 701 истока, потенциал VSS может быть подан на выводы истока тонкопленочных транзисторов MA, MD, ME, MJ, MK, ML и MN без обеспечения контакта в области сдвигового регистра. Кроме того, как понятно из Фиг.8, тактовые сигналы главным образом подаются на выводы затвора тонкопленочных транзисторов. В настоящем варианте осуществления, поскольку ответвленные соединительные линии для тактовых сигналов (ответвленные соединительные линии 72 управляющих сигналов) сформированы из металлической пленки 702 затвора, тактовые сигналы могут быть поданы на тонкопленочные транзисторы без обеспечения контакта в области сдвигового регистра. Следует отметить, что в это время магистральные соединительные линии для тактовых сигналов (магистральные соединительные линии 71 управляющих сигналов) сформированы из металлической пленки 701 истока.

<1.5 Модификации>

Хотя в первом варианте осуществления магистральная соединительная линия 73 VSS и магистральные соединительные линии 71 управляющих сигналов сформированы в одном и том же слое, настоящее изобретение не ограничено этим, и, как показано на Фиг.10, магистральная соединительная линия 73 VSS и магистральные соединительные линии 71 управляющих сигналов могут быть сформированы в разных слоях. В частности, в конфигурации, показанной на Фиг.10, магистральная соединительная линия 73 VSS сформирована из металлической пленки 702 затвора и магистральные соединительные линии 71 управляющих сигналов сформированы из металлической пленки 701 истока. Поскольку магистральная соединительная линия 73 VSS сформирована из металлической пленки 702 затвора, в отличие от первого варианта осуществления, ответвленные соединительные линии 74 VSS сформированы из металлической пленки 702 затвора и контакты CT, обеспеченные для линий шин затвора, расположены ближе к стороне области отображения, чем магистральная соединительная линия 73 VSS.

Кроме того, хотя в первом варианте осуществления в драйвер 400 затвора включен единственный сдвиговый регистр 410, настоящее изобретение не ограничено этим и в драйвер 400 затвора может быть включено множество сдвиговых регистров. Например, как показано на Фиг.11, конфигурация может быть такова, что два сдвиговых регистра (сдвиговый регистр 411, составленный из бистабильных схем каскадов с нечетными номерами, и сдвиговый регистр 412, составленный из бистабильных схем каскадов с четными номерами) включены в драйвер 400 затвора. Следует отметить, что в случае конфигурации, показанной на Фиг.11, для сдвигового регистра 411 первый тактовый сигнал затвора CK1 или второй тактовый сигнал затвора CK1B подаются на бистабильные схемы как первый тактовый импульс CKA и для сдвигового регистра 412 третий тактовый сигнал затвора CK2 или четвертый тактовый сигнал затвора CK2B подаются на бистабильные схемы как первый тактовый импульс CKA. Также следует отметить, что в случае конфигурации, показанной на Фиг.11, в качестве сигнала начального импульса затвора используются сигнал начального импульса затвора GSP_O для сдвигового регистра 411 и сигнал начального импульса затвора GSP_E для сдвигового регистра 412 и в качестве сигнала конечного импульса затвора используются сигнал конечного импульса затвора GEP_O для сдвигового регистра 411 и сигнал конечного импульса затвора GEP_E для сдвигового регистра 412.

Кроме того, хотя в первом варианте осуществления драйвер 400 затвора обеспечен только на одном краю блока 600 отображения в направлении, в котором расположены линии шин затвора, настоящее изобретение не ограничено этим и конфигурация может быть такова, что драйверы затвора обеспечены на обоих краях блока 600 отображения. В частности, когда использована панель с большой емкостью нагрузки, например большая панель, посредством обеспечения драйверов затвора на обоих краях блока 600 отображения, недостаточная зарядка емкостей пикселей может быть подавлена.

Кроме того, конкретная конфигурация бистабильной схемы не ограничена показанной на Фиг.8. Например, конфигурация может быть такова, что между входным выводом, который принимает третий тактовый импульс CKC, и вторым узлом N2 вместо тонкопленочного транзистора MF обеспечен конденсатор. Кроме того, например, для подавления утечки тока в первом узле N1 тонкопленочные транзисторы ME и ML могут иметь конфигурацию с несколькими затворами или тонкопленочные транзисторы ME, ML и MB могут иметь конфигурацию с несколькими затворами.

<2. Второй вариант осуществления>

<2.1 Общая конфигурация и т.д.>

Далее будет описан второй вариант осуществления настоящего изобретения. Общая конфигурация и конфигурация драйвера затвора являются таким же, как в первом варианте осуществления, и поэтому их описание опущено (см. Фиг.2-5). Однако следует отметить, что в отличие от первого варианта осуществления на каждую бистабильную схему подается не только низкоуровневый потенциал электропитания постоянного тока VSS, но также и высокоуровневый потенциал электропитания постоянного тока VDD. В каждой бистабильной схеме высокоуровневый потенциал электропитания постоянного тока VDD подается, например, на выводы стока тонкопленочных транзисторов. Таким образом, в настоящем варианте осуществления на бистабильные схемы, составляющие сдвиговый регистр 410, подается два типа потенциалов электропитания постоянного тока. Фиг.12 является схемой, показывающей иллюстративную конфигурацию бистабильной схемы, которая работает с использованием двух типов потенциалов электропитания постоянного тока.

<2.2 Схема размещения компонентов>

Фиг.13 является схемой расположения компонентов драйвера 400 затвора и области вблизи него в настоящем варианте осуществления. В первом варианте осуществления в качестве магистральной соединительной линии для передачи потенциала электропитания постоянного тока, который должен быть подан на бистабильные схемы, на подложке сформирована магистральная соединительная линия 73 VSS, которая передает низкоуровневый потенциал электропитания постоянного тока VSS. С другой стороны, в настоящем варианте осуществления, как показано на Фиг.13, в дополнение к магистральной соединительной линии 73 VSS, которая передает низкоуровневый потенциал электропитания постоянного тока VSS, на подложке сформирована магистральная соединительная линия 75 VDD, которая передает высокоуровневый потенциал электропитания постоянного тока VDD. И магистральная соединительная линия 73 VSS, и магистральная соединительная линия 75 VDD сформированы в области между областью сдвигового регистра и областью отображения. Что касается позиционного отношения между магистральной соединительной линией 73 VSS и магистральной соединительной линией 75 VDD в настоящем варианте осуществления, область, в которой сформирована магистральная соединительная линия 73 VSS, находится ближе к области сдвигового регистра, чем область, в которой сформирована магистральная соединительная линия 75 VDD.

Как и в первом варианте осуществления, все магистральные соединительные линии 71 управляющих сигналов сформированы из металлической пленки 701 истока и каждая бистабильная схема и магистральные соединительные линии 71 управляющих сигналов соединены друг с другом ответвленными соединительными линиями 72 управляющих сигналов, сформированными из металлической пленки 702 затвора. Следует отметить, что магистральная соединительная линия 71 управляющих сигналов и ответвленная соединительная линия 72 управляющих сигналов соединены друг с другом через контакт CT.

Магистральная соединительная линия 73 VSS и магистральная соединительная линия 75 VDD сформированы из металлической пленки 701 истока. Каждая бистабильная схема и магистральная соединительная линия 73 VSS соединены друг с другом ответвленной соединительной линией 74 VSS, сформированной из металлической пленки 701 истока. Каждая бистабильная схема и магистральная соединительная линия 75 VDD соединены друг с другом ответвленной соединительной линией 76 VDD, сформированной из металлической пленки 702 затвора. Магистральная соединительная линия 75 VDD и ответвленная соединительная линия 76 VDD соединены друг с другом через контакт CT.

Следует отметить, что в настоящем варианте осуществления первая магистральная соединительная линия потенциала электропитания постоянного тока реализована посредством магистральной соединительной линии 73 VSS, вторая магистральная соединительная линия потенциала электропитания постоянного тока реализована посредством магистральной соединительной линии 75 VDD, первая ответвленная соединительная линия потенциала электропитания постоянного тока реализована посредством ответвленной соединительной линии 74 VSS и вторая ответвленная соединительная линия потенциала электропитания постоянного тока реализована посредством ответвленной соединительной линии 76 VDD.

<2.3 Полезные эффекты>

В соответствии с настоящим вариантом осуществления в жидкокристаллическом устройстве отображения, включающем в себя монолитный драйвер затвора, имеющий сдвиговый регистр 410, на который должны быть поданы два типа потенциалов электропитания постоянного тока, нет участка наложения между ответвленной соединительной линией 74 или 76 потенциала электропитания постоянного тока и магистральными соединительными линиями 71 управляющих сигналов. Таким образом, как и в первом варианте осуществления, магистральная соединительная линия 73 и 75 потенциала электропитания постоянного тока и магистральная соединительная линия 71 управляющих сигналов могут быть сделаны более узкими, чем в традиционной конфигурации. Кроме того, поскольку емкость нагрузки уменьшена по сравнению с традиционной конфигурацией, может быть достигнуто сокращение расхода энергии питания. Кроме того, поскольку, как описано выше, магистральная соединительная линия 73 и 75 потенциала электропитания постоянного тока и магистральная соединительная линия 71 управляющих сигналов могут быть сделаны более узкими, чем в традиционной конфигурации, рамка панели может быть сужена.

Между тем, в настоящем варианте осуществления имеется участок наложения между магистральной соединительной линией 73 VSS и ответвленной соединительной линией 76 VDD, как участок, обозначенный номером 79 на Фиг.13. Таким образом, возникает емкость нагрузки, получающаяся в результате участка наложения. Однако в отличие от традиционной конфигурации, показанной на Фиг.21, две соединительные линии, которые присутствуют в участке наложения, обе являются соединительными линиями для передачи потенциала электропитания постоянного тока, то есть постоянного потенциала. Таким образом, изменение потенциалов электропитания постоянного тока (потенциала VSS и потенциала VDD) в результате емкостной связи не происходит.

Как описано выше, в жидкокристаллическом устройстве отображения, включающем в себя монолитный драйвер затвора, имеющий сдвиговый регистр 410, на который должны быть поданы два типа потенциалов электропитания постоянного тока, может быть достигнута миниатюризация при уменьшении расхода энергии питания без ухудшения качества изображения.

<2.4 Модификации>

Ниже будут описаны модификации второго варианта осуществления. Следует отметить, что в описанном выше втором варианте осуществления и следующих модификациях позицию магистральной соединительной линии 73 VSS и позицию магистральной соединительной линии 75 VDD можно поменять местами.

<2.4.1 Первая модификация>

Фиг.14 является схемой расположения компонентов драйвера 400 затвора и области вблизи него в первой модификации второго варианта осуществления. В настоящей модификации в отличие от второго варианта осуществления магистральная соединительная линия 73 VSS и магистральная соединительная линия 75 VDD обе сформированы из металлической пленки 702 затвора. Каждая бистабильная схема и магистральная соединительная линия 73 VSS соединены друг с другом ответвленной соединительной линией 74 VSS, сформированной из металлической пленки 702 затвора. Каждая бистабильная схема и магистральная соединительная линия 75 VDD соединены друг с другом ответвленной соединительной линией 76 VDD, сформированной из металлической пленки 701 истока. Следует отметить, что магистральная соединительная линия 75 VDD и ответвленная соединительная линия 76 VDD соединены друг с другом через контакт CT.

<2.4.2 Вторая модификация>

Фиг.15 является схемой расположения компонентов драйвера 400 затвора и области вблизи него во второй модификации второго варианта осуществления. В настоящей модификации магистральная соединительная линия 75 VDD сформирована в области между контактами CT, обеспеченными для линий шин затвора, и областью сдвигового регистра и магистральная соединительная линия 73 VSS сформирована в области между контактами CT, обеспеченными для линий шин затвора, и областью отображения. Магистральная соединительная линия 75 VDD сформирована из металлической пленки 702 затвора, и магистральная соединительная линия 73 VSS сформирована из металлической пленки 701 истока. Каждая бистабильная схема и магистральная соединительная линия 75 VDD соединены друг с другом ответвленной соединительной линией 76 VDD, сформированной из металлической пленки 702 затвора. Каждая бистабильная схема и магистральная соединительная линия 73 VSS соединены друг с другом ответвленной соединительной линией 74VSS, сформированной из металлической пленки 701 истока.

<2.4.3 Третья модификация>

Фиг.16 является схемой расположения компонентов драйвера 400 затвора и области вблизи него в третьей модификации второго варианта осуществления. В настоящей модификации магистральная соединительная линия 75 VDD сформирована из металлической пленки 701 истока и магистральная соединительная линия 73 VSS сформирована из металлической пленки 702 затвора. При рассмотрении позиционного отношения между магистральной соединительной линией 73 VSS и магистральной соединительной линией 75 VDD область, в которой сформирована магистральная соединительная линия 75 VDD, находится ближе к области сдвигового регистра панели, чем область, в которой сформирована магистральная соединительная линия 73 VSS. Каждая бистабильная схема и магистральная соединительная линия 75 VDD соединены друг с другом ответвленной соединительной линией 76 VDD, сформированной из металлической пленки 701 истока. Каждая бистабильная схема и магистральная соединительная линия 73 VSS соединены друг с другом ответвленной соединительной линией 74 VSS, сформированной из металлической пленки 702 затвора. Как показано на Фиг.16, линия шины затвора выполнена посредством схемы соединительной линии (в дальнейшем называемых "участком металлической пленки затвора"), сформированной из металлической пленки 702 затвора таким образом, чтобы сформировать участок наложения с магистральной соединительной линией 75 VDD, схемы соединительной линии, соединенной с выходным транзистором 45 и соединенной с одним концом участка металлической пленки затвора через контакт CT и сформированной из металлической пленки 701 истока, и схемы соединительной линии, соединенной с другим концом участка металлической пленки затвора через контакт CT и сформированной из металлической пленки 701 истока таким образом, чтобы сформировать участок наложения с магистральной соединительной линией 73 VSS.

<2.4.4 Четвертая модификация>

Фиг.17 является схемой расположения компонентов драйвера 400 затвора и области вблизи него в четвертой модификации второго варианта осуществления. В настоящей модификации из магистральных соединительных линий (магистральной соединительной линии 73 VSS и магистральной соединительной линии 75 VDD), которые передают потенциалы электропитания постоянного тока, только магистральная соединительная линия 73 VSS сформирована в области между областью сдвигового регистра и областью отображения. Магистральная соединительная линия 75 VDD сформирована в области между областью магистральной соединительной линии управляющих сигналов и краем панели.

<2.4.5 Полезные эффекты модификаций>

В модификациях с первой по четвертую, как и во втором варианте осуществления, в жидкокристаллическом устройстве отображения, включающем в себя монолитный драйвер затвора, имеющий сдвиговый регистр 410, на который должны быть поданы два типа потенциалов электропитания постоянного тока, может быть достигнута миниатюризация при уменьшении расхода энергии питания без ухудшения качества изображения.

Во второй и третьей модификациях для обеих из соединительной линии VSS и соединительной линии VDD магистральная соединительная линия и ее ответвленная соединительная линия сформированы из одной и той же металлической пленки, и тем самым нет необходимости в контакте CT для соединения магистральной соединительной линии с ответвленной соединительной линией, что подавляет увеличение сопротивления в результате того, что соединительная линия становится узкой на участке контакта.

<3. Третий вариант осуществления>

<3.1 Схемы расположения компонентов>

Далее будет описан третий вариант осуществления настоящего изобретения. Общая конфигурация и конфигурация драйвера затвора являются таким же, как в первом варианте осуществления, и, таким образом, их описание опущено (см. Фиг.2-5).

Фиг.18 является схемой расположения компонентов драйвера 400 затвора и области вблизи него в настоящем варианте осуществления. В первом варианте осуществления в области между областью сдвигового регистра и областью отображения на подложке сформирована только магистральная соединительная линия 73 VSS, которая передает низкоуровневый потенциал электропитания постоянного тока VSS. С другой стороны, в настоящем варианте осуществления, как показано на Фиг.18, в области между областью сдвигового регистра и областью отображения в дополнение к магистральной соединительной линии 73 VSS, которая передает низкоуровневый потенциал электропитания постоянного тока VSS, на подложке сформирована магистральная соединительная линия 77 сигнала очистки, которая передает сигнал очистки CLR для инициализации состояния каждой бистабильной схемы. Что касается позиционного отношения между магистральной соединительной линией 73 VSS и магистральной соединительной линией 77 сигнала очистки в настоящем варианте осуществления, область, в которой сформирована магистральная соединительная линия 73 VSS, находится ближе к области сдвигового регистра, чем область, в которой сформирована магистральная соединительная линия 77 сигнала очистки.

Как и в первом варианте осуществления, все магистральные соединительные линии 71 управляющих сигналов сформированы из металлической пленки 701 истока и каждая бистабильная схема и магистральные соединительные линии 71 управляющих сигналов соединены друг с другом ответвленными соединительными линиями 72 управляющих сигналов, сформированными из металлической пленки 702 затвора. Следует отметить, что магистральная соединительная линия 71 управляющих сигналов и ответвленная соединительная линия 72 управляющих сигналов соединены друг с другом через контакт CT.

Магистральная соединительная линия 73 VSS и магистральная соединительная линия 77 сигнала очистки сформированы из металлической пленки 701 истока. Каждая бистабильная схема и магистральная соединительная линия 73 VSS соединены друг с другом ответвленной соединительной линией 74 VSS, сформированной из металлической пленки 701 истока. Каждая бистабильная схема и магистральная соединительная линия 77 сигнала очистки соединены друг с другом ответвленной соединительной линией 78 сигнала очистки, сформированной из металлической пленки 702 затвора. Магистральная соединительная линия 77 сигнала очистки и ответвленная соединительная линия 78 сигнала очистки соединены друг с другом через контакт CT.

Линия шины затвора выполнена посредством схемы соединительной линии, простирающейся от выходного транзистора 45 до стороны области отображения и сформированной из металлической пленки 701 истока, схемы соединительной линии, простирающейся из области отображения до стороны области сдвигового регистра и сформированной из металлической пленки 702 затвора, и контакта CT, который соединяет схему соединительной линии, сформированную из металлической пленки 701 истока, со схемой соединительной линии, сформированной из металлической пленки 702 затвора.

Следует отметить, что позицию магистральной соединительной линии 73 VSS и позицию магистральной соединительной линии 77 сигнала очистки можно поменять местами. Однако следует отметить, что предпочтительно, чтобы магистральная соединительная линия 73 VSS была выполнена таким образом, чтобы не иметь контактов CT. Причина этого состоит в том, что если магистральная соединительная линия 73 VSS и ответвленная соединительная линия 74 VSS соединены друг с другом посредством контакта CT, то магистральная соединительная линия становится в значительной степени узкой на участке контакта CT, что увеличивает сопротивление соединительной линии.

Также следует отметить, что, хотя в области между областью сдвигового регистра и областью отображения в дополнение к магистральной соединительной линии 73 VSS сформирована магистральная соединительная линия 77 сигнала очистки, настоящее изобретение не ограничено этим. Конфигурация может быть такова, что вместо магистральной соединительной линии 77 сигнала очистки в области между областью сдвигового регистра и областью отображения сформирована магистральная соединительная линия, которая передает редкий сигнал для управления сдвиговым регистром 410, обычно такой, который формирует импульс только один раз в течение одного периода кадра. В качестве альтернативы конфигурация может быть такова, что в дополнение к магистральной соединительной линии 73 VSS в области между областью сдвигового регистра и областью отображения сформировано множество магистральных соединительных линий, которые передают редкие сигналы.

<3.2 Полезные эффекты>

В соответствии с настоящим вариантом осуществления, как и в первом варианте осуществления, в жидкокристаллическом устройстве отображения, включающем в себя монолитный драйвер затвора, может быть достигнута миниатюризация при уменьшении расхода энергии питания без ухудшения качества изображения.

Между тем в настоящем варианте осуществления имеется участок наложения между магистральной соединительной линией 73 VSS и ответвленной соединительной линией 78 сигнала очистки. Таким образом, возникает емкость нагрузки, получающаяся в результате участка наложения. Однако, поскольку сигнал очистки CLR, который передается через ответвленную соединительную линию 78 сигнала очистки, является очень редким (сигнал переходит на высокий уровень только один раз в течение одного периода кадра), ухудшение качества отображения вследствие изменения потенциала электропитания постоянного тока в результате емкостной связи не возникает.

<3.3 Модификации>

Ниже будут описаны модификации третьего варианта осуществления.

<3.3.1 Первая модификация>

Фиг.19 является схемой расположения компонентов драйвера 400 затвора и области вблизи него в первой модификации третьего варианта осуществления. В настоящей модификации в отличие от третьего варианта осуществления магистральная соединительная линия 73 VSS и магистральная соединительная линия 77 сигнала очистки сформированы из металлической пленки 702 затвора. Каждая бистабильная схема и магистральная соединительная линия 73 VSS соединены друг с другом ответвленной соединительной линией 74 VSS, сформированной из металлической пленки 702 затвора. Каждая бистабильная схема и магистральная соединительная линия 77 сигнала очистки соединены друг с другом ответвленной соединительной линией 78 сигнала очистки, сформированной из металлической пленки 701 истока. Магистральная соединительная линия 77 сигнала очистки и ответвленная соединительная линия 78 сигнала очистки соединены друг с другом через контакт CT. Поскольку магистральная соединительная линия 73 VSS и магистральная соединительная линия 77 сигнала очистки сформированы из металлической пленки 702 затвора, контакты CT, обеспеченные для линий шин затвора, в отличие от третьего варианта осуществления расположены ближе к стороне области отображения, чем магистральная соединительная линия 73 VSS и магистральная соединительная линия 77 сигнала очистки.

<3.3.2 Вторая модификация>

Фиг.20 является схемой расположения компонентов драйвера 400 затвора и области вблизи него во второй модификации третьего варианта осуществления. В настоящей модификации магистральная соединительная линия 77 сигнала очистки сформирована в области между контактами CT, обеспеченными для линий шин затвора и областью сдвигового регистра, и магистральная соединительная линия 73 VSS сформирована в области между контактами CT, обеспеченными для линий шин затвора, и областью отображения. Магистральная соединительная линия 77 сигнала очистки сформирована из металлической пленки 702 затвора, и магистральная соединительная линия 73 VSS сформирована из металлической пленки 701 истока. Каждая бистабильная схема и магистральная соединительная линия 77 сигнала очистки соединены друг с другом ответвленной соединительной линией 78 сигнала очистки, сформированной из металлической пленки 702 затвора. Каждая бистабильная схема и магистральная соединительная линия 73 VSS соединены друг с другом ответвленной соединительной линией 74 VSS, сформированной из металлической пленки 701 истока.

<3.3.3 Полезные эффекты модификаций>

В первой и второй модификациях, как и в третьем варианте осуществления, в жидкокристаллическом устройстве отображения, включающем в себя монолитный драйвер затвора, может быть достигнута миниатюризация при уменьшении расхода энергии питания без ухудшения качества изображения.

<4. Другое>

Хотя в описанных выше вариантах осуществления описание сделано с использованием в качестве примера жидкокристаллического устройства отображения, настоящее изобретение не ограничено этим. Настоящее изобретение также может быть применено к другим устройствам отображения, таким как органические электролюминесцентные (EL).

ОПИСАНИЕ ОБОЗНАЧЕНИЙ

7: Матричная подложка

71: {{}}МАГИСТРАЛЬНАЯ СОЕДИНИТЕЛЬНАЯ ЛИНИЯ УПРАВЛЯЮЩИХ СИГНАЛОВ

72: ОТВЕТВЛЕННАЯ СОЕДИНИТЕЛЬНАЯ ЛИНИЯ УПРАВЛЯЮЩИХ СИГНАЛОВ

73: МАГИСТРАЛЬНАЯ СОЕДИНИТЕЛЬНАЯ ЛИНИЯ VSS

74: ОТВЕТВЛЕННАЯ СОЕДИНИТЕЛЬНАЯ ЛИНИЯ VSS

75: МАГИСТРАЛЬНАЯ СОЕДИНИТЕЛЬНАЯ ЛИНИЯ VDD

76: ОТВЕТВЛЕННАЯ СОЕДИНИТЕЛЬНАЯ ЛИНИЯ VDD

400: ДРАЙВЕР ЗАТВОРА (управляющая схема линии сигналов сканирования)

410: СДВИГОВЫЙ РЕГИСТР

600: БЛОК ОТОБРАЖЕНИЯ

701: Металлическая пленка истока

702: Металлическая пленка затвора

CK1: ПЕРВЫЙ ТАКТОВЫЙ СИГНАЛ ЗАТВОРА

CK1B: ВТОРОЙ ТАКТОВЫЙ СИГНАЛ ЗАТВОРА

CK2: ТРЕТИЙ ТАКТОВЫЙ СИГНАЛ ЗАТВОРА

CK2B: ЧЕТВЕРТЫЙ ТАКТОВЫЙ СИГНАЛ ЗАТВОРА

CLR: СИГНАЛ ОЧИСТКИ

CT: Контакт

GL: ЛИНИЯ ШИНЫ ЗАТВОРА

VDD: ВЫСОКОУРОВНЕВЫЙ ПОТЕНЦИАЛ ЭЛЕКТРОПИТАНИЯ ПОСТОЯННОГО ТОКА

VSS: НИЗКОУРОВНЕВЫЙ ПОТЕНЦИАЛ ЭЛЕКТРОПИТАНИЯ ПОСТОЯННОГО ТОКА

Класс G09F9/30 в которых нужный символ или символы получаются комбинацией отдельных элементов

устройство отображения -  патент 2479045 (10.04.2013)
подложка активной матрицы, дисплейное устройство, способ проверки подложки активной матрицы и способ проверки дисплейного устройства -  патент 2475866 (20.02.2013)
подложка панели отображения и панель отображения -  патент 2474006 (27.01.2013)
органическое светоизлучающее устройство с регулируемой инжекцией носителей заряда -  патент 2472255 (10.01.2013)
тонкопленочный транзистор, сдвиговый регистр, схема управления шиной сигналов развертки, дисплейное устройство и способ подстройки тонкопленочного транзистора -  патент 2471266 (27.12.2012)
подложка для устройства отображения и устройство отображения -  патент 2465656 (27.10.2012)
устройство отображения -  патент 2459277 (20.08.2012)
дисплейное устройство -  патент 2457550 (27.07.2012)
индикатор разности потенциалов -  патент 2449382 (27.04.2012)
устройство отображения и способ производства для него, и подложка активной матрицы -  патент 2445715 (20.03.2012)
Наверх