способ логико-динамического процесса формирования информационных аналоговых сигналов частичных произведений аргументов сомножителей ±[ni] и ±[mj] - "дополнительный код" усеченной пирамидальной структуры умножителя f ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики)

Классы МПК:G06F7/527 в последовательно-параллельном режиме, те один операнд вводится последовательно, а другой параллельно
Патентообладатель(и):Петренко Лев Петрович (UA)
Приоритеты:
подача заявки:
2011-04-01
публикация патента:

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических операций умножения аргументов сомножителей. Техническим результатом является повышение быстродействия процесса преобразования аргументов при формировании результирующей суммы частичных произведений. В одном из вариантов структура реализована с использованием логических элементов И. 8 н.п. ф-лы.

Формула изобретения

1. Способ логико-динамического процесса формирования информационных аналоговых сигналов частичных произведений аргументов сомножителей ±[ni] и ±[ mj] - «Дополнительный код» усеченной пирамидальной структуры умножителя fспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> (способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) для последующего накапливающего суммирования в сумматоре f1(±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ), в котором одновременно выполняют дискретный сдвиг аргументов аналоговых сигналов сомножителей ± [ni] и ±[mj ], при этом посредством функциональной структуры сдвига f 2(jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1)[mj] дискретный сдвиг f2 (jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1) структуры аргументов ±[m j] выполняют в позиционное положение старшего разряда, а посредством функциональной структуры убывающего сдвига f 1(iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1)[ni] дискретный сдвиг f1 (iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1) структуры аргументов ±[n i] выполняют в позиционное положение первого младшего «i min» разряда, а его текущим аргументом аналогового сигнала множителя ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw после выполненных сдвигов f2(jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и f1(iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw структур аргументов сомножителей ± [ni] и ±[mj ] посредством функциональной логической структуры f2 (&j-1)-И реализуют логическое умножение n i(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw(&j-1)±[ mj-1] способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 2[Sj-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw текущего аргумента аналогового сигнала множителя ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw на структуру аргументов аналоговых сигналов множимого ±[mj-1] и формируют аргументы аналоговых сигналов второй половины частичного произведения 2[Sj-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw, которые через функциональную структуру сумматора f1(±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) и функциональную структуру памяти f1(RS способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) подают на вторые функциональные связи (=[S способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]2) того же сумматора f1( ±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) в виде структуры аргументов способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475221/8595.gif" BORDER="0" ALIGN="absmiddle"> [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и посредством их общей функциональной структуры, эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-59-s.jpg" BORDER="0">

выполняют логическое суммирование аргументов частичных произведений [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1, которые подают на вторые и первые функциональные входные связи (=[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]2) и (=[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]1) функциональной структуры сумматора f1(±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ), и формируют как структуру позиционных аргументов результирующей суммы [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ] результата умножения, так и структуру промежуточной суммы аргументов [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> twспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> , отличающийся тем, что в функциональной структуре сдвига f2(jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1)[mj] дискретный сдвиг структуры аргументов ±[mj] выполняют с убыванием ее старшего «jmax» разряда, формируют в «jmax» разряде текущий аргумент аналоговый сигнал аргумента множителя mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и посредством функциональной логической структуры f1(&i-1)-И реализуют логическое умножение mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw(&i-1)±[ ni-1] способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1[Si-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw текущего аргумента аналогового сигнала множителя mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw на структуру аргументов аналоговых сигналов множимого ±[ni-1] и формируют структуру аргументов аналоговых сигналов первой половины частичного произведения 1[Si-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw, а посредством функциональной логической структуры f1(&1)-И реализуют логическое умножение mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw(&i)ni(min) способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> (S(i+j)/2)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1 текущего аргумента аналогового сигнала множителя mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw на текущий аргумент аналогового сигнала множителя ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и формируют аргумент аналогового сигнала (S(i+j)/2)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw среднего частичного произведения, который включают в структуру аргументов [S i-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и [Sj-1 ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw в соответствии с аналитическим выражением вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-60-s.jpg" BORDER="0">

и формируют структуру аргументов аналоговых сигналов предыдущего частичного произведения [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw, при этом формирование последующих аргументов частичных произведений [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1 выполняют также в соответствии с аналитическим выражением вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-61-s.jpg" BORDER="0">

и в соответствии с логико-динамическим процессом вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-62-s.jpg" BORDER="0">

где способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-63-s.jpg" BORDER="0"> и способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-64-s.jpg" BORDER="0"> - положительный активный и неактивный формализованный позиционный аргумент аналогового сигнала, соответствующий логическому аргументу «1» и логическому аргументу «0», формируют последующую структуру аргументов частичных произведений [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1.

2. Способ логико-динамического процесса формирования информационных аналоговых сигналов частичных произведений аргументов сомножителей ±[ni ] и ±[mj] - «Дополнительный код» усеченной пирамидальной структуры умножителя f способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> (способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) для последующего накапливающего суммирования в сумматоре f1(±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ), в котором одновременно выполняют дискретный сдвиг аргументов аналоговых сигналов сомножителей ± [ni] и ±[mj ], при этом посредством функциональной структуры сдвига f 2(jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1)[mj] дискретный сдвиг f2 (jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1) структуры аргументов ±[m j] выполняют в позиционное положение старшего (± jmax) разряда, а посредством функциональной структуры убывающего сдвига f1(iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1)[ni] дискретный сдвиг f1 (iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1) структуры аргументов ±[n i] выполняют в позиционное положение первого младшего «i min» разряда, а его текущим аргументом аналогового сигнала множителя ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw после выполненных сдвигов f2(jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и f1(iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw структур аргументов сомножителей ± [ni] и ±[mj ] функциональной логической структуры f2(& j-1)-И реализуют логическое умножение ni(min) способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw(&j-1)±[ mj-1] способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 2[Sj-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw текущего аргумента аналогового сигнала множителя ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw на структуру аргументов аналоговых сигналов множимого ±[mj-1] и формируют аргументы аналоговых сигналов второй половины частичного произведения 2[Sj-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw, которые через функциональную структуру сумматора f1(±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) и функциональную структуру памяти f1(RS способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) подают на вторые функциональные связи (=[S способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]2) того же сумматора f1( ±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) в виде структуры аргументов способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475221/8595.gif" BORDER="0" ALIGN="absmiddle"> [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и посредством их общей функциональной структуры, эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-65-s.jpg" BORDER="0">

выполняют логическое суммирование аргументов частичных произведений [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1, которые подают на вторые и первые функциональные входные связи (=[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]2) и (=[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]1) функциональной структуры сумматора f1(±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) и формируют как структуру аргументов результирующей суммы ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ] результата умножения, так и структуру промежуточной суммы аргументов ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> twспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> , отличающийся тем, что в функциональной структуре сдвига f2(jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1)[mj] дискретный сдвиг структуры аргументов ±[mj] выполняют с убыванием ее старшего «jmax» разряда и формируют в «jmax» разряде текущий аргумент аналоговый сигнал аргумента множителя mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и посредством логических функций f2 (&i-1)-И реализуют логическое умножение m j(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw(&i-1)±[ ni-1] способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1[Si-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw текущего аргумента аналогового сигнала множителя mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw на структуру аргументов аналоговых сигналов множимого ±[ni-1] и формируют структуру аргументов аналоговых сигналов первой половины частичного произведения 1[Si-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw, а посредством функциональной логической структуры f1(&1)-И реализуют логическое умножение mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw(&i)ni(min) способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> (S(i+j)/2)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1 текущего аргумента аналогового сигнала множителя mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw на текущий аргумент аналогового сигнала множителя ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и формируют аргумент аналогового сигнала (S(i+j)/2)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw среднего частичного произведения, который включают в последовательную структуру аргументов 1 [Si-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и 2[Sj-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw в соответствии с аналитическим выражением вида



способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-66-s.jpg" BORDER="0">

аргументов аналоговых сигналов частичного произведения [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и посредством функциональной структуры избирательного логического дифференцирования f1(d/dn*) позиционную структуру предыдущего частичного произведения [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw преобразуют в позиционно-знаковую структуру аргументов ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw, при этом формирование последующих аргументов частичных произведений [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1 выполняют также в соответствии с аналитическим выражением вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-67-s.jpg" BORDER="0">

и в соответствии с логико-динамическим процессом вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-68-s.jpg" BORDER="0">

где способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-69-s.jpg" BORDER="0"> и способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-70-s.jpg" BORDER="0"> - положительный и условно отрицательный формализованный позиционно-знаковый аргумент аналогового сигнала, соответствующий положительному аргументу «+1» и условно отрицательному аргументу «-1» соответственно, при этом накапливающее суммирование скорректированных предыдущих и последующих аргументов частичных произведений ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1 выполняют посредством функциональной позиционно-знаковой структуры, эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-71-s.jpg" BORDER="0">

где ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> twспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> и способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475221/8595.gif" BORDER="0" ALIGN="absmiddle"> ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw - аргументы обратной связи;

в которой первые и вторые функциональные входные связи (=[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]) и (=[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]±2) выполняют в виде положительного канала суммирования и условно отрицательного канала суммирования.

3. Способ логико-динамического процесса формирования информационных аналоговых сигналов частичных произведений аргументов сомножителей ±[ni] и ±[ mj] - «Дополнительный код» усеченной пирамидальной структуры умножителя fспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> (способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) для последующего накапливающего суммирования в сумматоре f1(±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ), в котором одновременно выполняют дискретный сдвиг аргументов аналоговых сигналов сомножителей ± [ni] и ±[mj ], при этом посредством функциональной структуры сдвига f 2(±jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1)[mj] дискретный сдвиг f2 (±jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1) структуры аргументов ±[m j] выполняют в позиционное положение старшего «j max» разряда, а посредством функциональной структуры убывающего сдвига f1(±iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1)[ni] дискретный сдвиг f1 (±iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1) структуры аргументов ±[n i] выполняют в позиционное положение младшего «i min» разряда и текущими аргументами аналогового сигнала множителя ±ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw после выполненных сдвигов f2( ±jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и f1(±iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw структур аргументов сомножителей ± [ni] и ±[mj ] посредством функциональной логической структуры f2 (±&j-1)-И реализуют логическое умножение ±ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw(&j-1)±[ mj-1] способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> [Sj-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw текущего аргумента аналогового сигнала множителя ±ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw на структуру аргументов аналоговых сигналов множимого ±[mj-1] и формируют аргументы аналоговых сигналов второй половины частичного произведения [Sj-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw, а посредством функциональной структуры памяти f1(±RSспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) и функциональной структуры сумматора f1 (±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) выполняют накапливающее логическое суммирование промежуточной структуры аргументов суммы ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> twспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> с последующей структурой аргументов аналоговых сигналов частичного произведения ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1, отличающийся тем, что в функциональной структуре сдвига f2(±jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1)[±mj] дискретный сдвиг структуры аргументов ±[mj] выполняют с убыванием ее старшего «jmax» разряда и формируют текущий аргумент аналогового сигнала множителя ±mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и посредством функциональной логической структуры f1(&i-1)-И реализуют логическое умножение ±mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw(±&i)± [ni-1] способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> [Si-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw текущего аргумента аналогового сигнала множителя ±mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw на структуру аргументов аналоговых сигналов множимого ±[ni-1] и формируют структуру аргументов аналоговых сигналов первой половины частичного произведения [Si-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw, а посредством функциональной логической структуры f1(±&1)-И реализуют логическое умножение ±m j(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw(&1)±n i(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> ±(S(i+j)/2)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw текущего аргумента аналогового сигнала множителя ±mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw на текущий аргумент аналогового сигнала множителя ±ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и формируют аргумент аналогового сигнала среднего частичного произведения ±(S (i+j)/2)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw, который включают в позиционно-знаковую структуру аргументов аналоговых сигналов [S i-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и [Sj-1 ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw в соответствии с аналитическим выражением вида



способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-72-s.jpg" BORDER="0">

предыдущего позиционно-знакового частичного произведения ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и аналогичным образом формируют позиционно-знаковую структуру последующих аргументов частичного произведения ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1 в соответствии с аналитическим выражением вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-73-s.jpg" BORDER="0">

при этом логико-динамический процесс формирования информационных аналоговых сигналов частичных произведений позиционно-знаковых аргументов сомножителей ±[ni ] и ±[mj] - «Дополнительный код» усеченной пирамидальной структуры умножителя f способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> (способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) выполняют в соответствии с векторной структурой графоаналитического выражения вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-74-s.jpg" BORDER="0">

при этом накапливающее суммирование позиционно-знаковых аргументов частичных произведений ±[S способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1 выполняют посредством функциональной структуры, эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-75-s.jpg" BORDER="0">

где ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> twспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> и способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475221/8595.gif" BORDER="0" ALIGN="absmiddle"> ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw - аргументы обратной связи; (± [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]RS)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw - аргументы промежуточной суммы частичных произведений функциональной структуры памяти f1( ±RSспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ), которую реализуют в виде положительного и условно отрицательного канала.

4. Способ логико-динамического процесса формирования информационных аналоговых сигналов частичных произведений аргументов сомножителей ±[ni ] и ±[mj] - «Дополнительный код» усеченной пирамидальной структуры умножителя f способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> (способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) для последующего накапливающего суммирования в сумматоре f1(±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ), в котором одновременно выполняют дискретный сдвиг аргументов аналоговых сигналов сомножителей ± [ni] и ±[mj ], при этом посредством функциональной структуры сдвига f(jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1)[mj], эквивалентной математической модели вида



способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-76-s.jpg" BORDER="0">

предварительно посредством переднего фронта входного аргумента w(способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> t0), подаваемого на функциональную входную связь (=C0), выполняют сброс структуры аргументов сомножителя ±[mj] предыдущей процедуры умножения, и по переднему фронту входного аргумента w(способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw), который подают на функциональную входную связь (=C), выполняют ввод очередной структуры аргументов сомножителя ±[mj], подаваемую на функциональные связи (=Dj), и выполняют дискретный сдвиг f2 (jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1) этой структуры в позиционное положение старшего разряда «jmax» для формирования текущего аргумента mj(max) и структуры аргументов множимого [ mj-1]f2(jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1), а посредством функциональной структуры убывающего сдвига f1(iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1)[ni], эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-77-s.jpg" BORDER="0">

выполняют аналогичные действия, но сдвиг f 1(iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1) структуры аргументов сомножителя ±[ ni] выполняют в позиционное положение первого младшего разряда (imin), а его текущим аргументом аналогового сигнала ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw после выполненных сдвигов f2(jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и f1(iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw структур аргументов сомножителей ± [ni] и ±[mj ] посредством функциональной структуры f2(& j-1)-И, эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-78-s.jpg" BORDER="0">

реализуют логическое умножение n i(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw(&j-1)±[ mj-1] способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 2[Sj-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw текущего аргумента аналогового сигнала множителя ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw на структуру аргументов аналоговых сигналов множимого ±[mj-1] и формируют аргументы аналоговых сигналов частичного произведения 2 [Sj-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw, которые подают через функциональную структуру сумматора f1(±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) и функциональную структуру памяти f1(RS способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ), эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-79-s.jpg" BORDER="0">

на вторые функциональные связи (=[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]2) того же сумматора f1( ±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) в виде структуры аргументов способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475221/8595.gif" BORDER="0" ALIGN="absmiddle"> [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и посредством их общей функциональной структуры, эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-80-s.jpg" BORDER="0">

выполняют логическое суммирование аргументов частичных произведений [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1, которые подают на первых и вторых функциональных входных связях (=[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]2) и (=[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]1) сумматора f1(± способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) и формируют как структуру позиционных аргументов результирующей суммы [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ] результата умножения структур аргументов сомножителей ±[ni] и ±[ mj] - «Дополнительный код», так и структуру промежуточной суммы аргументов [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> twспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> , отличающийся тем, что в функциональной структуре сдвига f2(jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1)[mj] дискретный сдвиг структуры аргументов множимого ±[mj] выполняют с убыванием старших разрядов, а его текущими аргументом аналогового сигнала mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и посредством функциональной логической структуры f1(&i-1)-И, эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-81-s.jpg" BORDER="0">

реализуют логическое умножение m j(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw(&i-1)±[ ni-1] способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1[Si-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw текущего аргумента аналогового сигнала mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw на структуру аргументов аналоговых сигналов множимого ±[ni-1] и формируют структуру аргументов аналоговых сигналов частичного произведения 1[Si-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw, а посредством функциональной логической структуры f1(&1)-И, эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-82-s.jpg" BORDER="0">

реализуют логическое умножение m j(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw(&i)ni(min) способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> (S(i+j)/2)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw текущего аргумента аналогового сигнала множителя mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw на текущий аргумент аналогового сигнала множителя ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и формируют аргумент аналогового сигнала частичного произведения (S(i+j)/2)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw, который включают в позиционную структуру аргументов 1[Si-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и 2[Sj-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw в соответствии с аналитическим выражением вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-83-s.jpg" BORDER="0">

аргументов аналоговых сигналов частичного произведения [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw, при этом формирование последующих аргументов частичных произведений [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1 выполняют также в соответствии с аналитическим выражением вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-84-s.jpg" BORDER="0">

и в соответствии с логико-динамическим процессом вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-85-s.jpg" BORDER="0">

где способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-86-s.jpg" BORDER="0"> и способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-87-s.jpg" BORDER="0"> - положительный активный и неактивный формализованный позиционный аргумент аналогового сигнала, соответствующий логическому аргументу «1» и логическому аргументу «0», формируют последующие аргументы частичных произведений [S способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1, которые в функциональной структуре пирамидального умножителя fспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> (способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ), эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-88-s.jpg" BORDER="0">

выполняют накапливающее суммирование.

5. Способ логико-динамического процесса формирования информационных аналоговых сигналов частичных произведений аргументов сомножителей ±[ni] и ±[ mj] - «Дополнительный код» усеченной пирамидальной структуры умножителя fспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> (способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) для последующего накапливающего суммирования в сумматоре f1(±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ), в котором одновременно выполняют дискретный сдвиг аргументов аналоговых сигналов сомножителей ± [ni] и ±[mj ], при этом посредством функциональной структуры сдвига f 2(jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1)[mj] эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-89-s.jpg" BORDER="0">

предварительно посредством переднего фронта входного аргумента w(способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> t0), подаваемого на функциональную входную связь (=C0), выполняют сброс структуры аргументов сомножителя ±[mj] предыдущей процедуры умножения и по переднему фронту входного аргумента w(способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw), который подают на функциональную входную связь (=C), выполняют ввод очередной структуры аргументов сомножителя ±[mj], которую подают на функциональные связи (=Dj) и выполняют дискретный сдвиг f2 (jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1) этой структуры в позиционное положение старшего разряда «jmax» для формирования текущего аргумента mj(max) и структуры аргументов сомножителя [mj-1]f2(jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1), а посредством функциональной структуры убывающего сдвига f1(iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1)[ni] эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-90-s.jpg" BORDER="0">

выполняют аналогичные действия, но сдвиг f 1(iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1) структуры аргументов сомножителя ±[ ni] выполняют в позиционное положение первого младшего разряда (imin), а его текущим аргументом аналогового сигнала ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw после выполненных сдвигов f2(jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и f1(iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw структур аргументов сомножителей ± [ni] и ±[mj ] реализуют посредством функциональной логической структуры f 2(&j-1)-И, эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-91-s.jpg" BORDER="0">

логическое умножение ni(min) способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw(&j-1)±[ mj-1] способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 2[Sj-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw текущего аргумента аналогового сигнала множителя ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw на структуру аргументов аналоговых сигналов множимого ±[mj-1] и формируют аргументы аналоговых сигналов второй половины частичного произведения 2[Sj-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw, которые через функциональную структуру сумматора f1(±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) и функциональную структуру памяти f1(RS способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ), эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-79-s.jpg" BORDER="0">

подают на вторые функциональные связи (=[S способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]2) того же сумматора f1( ±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) в виде структуры аргументов способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475221/8595.gif" BORDER="0" ALIGN="absmiddle"> [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и посредством их общей функциональной структуры, эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-92-s.jpg" BORDER="0">

выполняют логическое суммирование аргументов частичных произведений [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1, которые подают на первых и вторых функциональных входных связях (=[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]2) и (=[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]1) сумматора f1(± способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) и формируют как структуру позиционных аргументов результирующей суммы [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ] результата умножения структур аргументов сомножителей ±[ni] и ±[ mj] - «Дополнительный код», так и структуру промежуточной суммы аргументов [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> twспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> , отличающийся тем, что в функциональной структуре сдвига f2(jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1)[mj] дискретный сдвиг структуры аргументов ±[mj] выполняют с убыванием ее старшего (±jmax) разряда, а его текущими аргументом аналогового сигнала формируют как аргумент множителя mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и посредством функциональной логической структуры f1(&i-1)-И, эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-93-s.jpg" BORDER="0">

реализуют логическое умножение m j(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw(&i-1)±[ ni-1] способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1[Si-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw текущего аргумента аналогового сигнала mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw на структуру аргументов аналоговых сигналов множимого ±[ni-1] и формируют аргументы аналоговых сигналов частичного произведения 1 [Si-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw, а посредством функциональной логической структуры f1(&)-И, эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-94-s.jpg" BORDER="0">

реализуют логическое умножение m j(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw(&1)ni(min) способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> (S(i+j)/2)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1 текущего аргумента аналогового сигнала mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw на текущий аргумент аналогового сигнала ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и формируют аргумент частичного произведения (S(i+j)/2)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw, который включают в последовательную позиционную структуру аргументов 1[Si-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и 2[Sj-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw в соответствии с аналитическим выражением вида



способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-95-s.jpg" BORDER="0">

аргументов аналоговых сигналов частичного произведения [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и посредством функциональной структуры избирательного логического дифференцирования f1(d/dn*) позиционную структуру как предыдущего частичного произведения [S способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw преобразуют в позиционно-знаковую структуру ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw, так и последующие аргументы частичного произведения [Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1 также преобразуют в позиционно-знаковую структуру частичного произведения ±[S способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1 в соответствии с аналитическим выражением вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-96-s.jpg" BORDER="0">

и в соответствии с логико-динамическим процессом вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-97-s.jpg" BORDER="0">

где способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-69-s.jpg" BORDER="0"> и способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-70-s.jpg" BORDER="0"> - положительный и условно отрицательный формализованный позиционно-знаковый аргумент аналогового сигнала, соответствующий положительному аргументу «+1» и условно отрицательному аргументу «-1» соответственно,

при этом накапливающее суммирование скорректированных предыдущих и последующих аргументов частичных произведений ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1 выполняют посредством функциональной позиционно-знаковой структуры эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-98-s.jpg" BORDER="0">

где ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> twспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> и способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475221/8595.gif" BORDER="0" ALIGN="absmiddle"> ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw - аргументы обратной связи;

в которой первые и вторые функциональные входные связи (=[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]) и (=[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]) выполняют в виде положительного канала суммирования и условно отрицательного канала суммирования в функциональной структуре пирамидального умножителя fспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> (способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ), эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-99-s.jpg" BORDER="0">

где ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]RSспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> и способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475221/8595.gif" BORDER="0" ALIGN="absmiddle"> ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]RS - аргументы обратной связи накапливающего сумматора (f1(±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) = f1[±RSспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]).

6. Способ логико-динамического процесса формирования информационных аналоговых сигналов частичных произведений аргументов сомножителей ±[ni ] и ±[mj] - «Дополнительный код» усеченной пирамидальной структуры умножителя f способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> (способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) для последующего накапливающего суммирования в сумматоре f1(±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ), в котором одновременно выполняют дискретный сдвиг аргументов аналоговых сигналов сомножителей ± [ni] и ±[mj ], при этом посредством функциональной структуры сдвига f 2(±jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1)[mj] дискретный сдвиг f2 (±jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1) структуры аргументов ±[m j] выполняют в позиционное положение старшего « ±jmax» разряда, а посредством функциональной структуры убывающего сдвига f1(±iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1)[ni] дискретный сдвиг f1 (±iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1) структуры аргументов ±[n i] выполняют в позиционное положение первого младшего «i min» разряда, а его текущими аргументами аналогового сигнала ±ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw после выполненных сдвигов f2( ±jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и f2(±iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw структур аргументов сомножителей ± [ni] и ±[mj ] реализуют посредством логических функций f2( ±&j-1)-И логическое умножение ±ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw(&j-1)±[ mj-1] способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> [Sj-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw текущего аргумента аналогового сигнала ±ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw на структуру аргументов аналоговых сигналов множимого ±[mj-1] и формируют аргументы аналоговых сигналов частичного произведения ±2 [Sj-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw, посредством функциональной структуры памяти f1(±RSспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) и функциональной структуры сумматора f1 (±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) выполняют накапливающее логическое суммирования результирующей его структуры аргументов ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> twспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> с последующей структурой аргументов ±[ Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1 аналоговых сигналов частичного произведения, отличающийся тем, что в качестве аргументов сомножителей ±[ni] и ±[m j] - «Дополнительный код» используют их позиционно-знаковую структуру аргументов, которая включает как логическую последовательность аналоговых сигналов положительного информационного содержания +[ni] и +[mj], так и последовательность аналоговых сигналов условно отрицательного информационного содержания -[ni] и -[m j], и в функциональной структуре сдвига f1( ±iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1)[ni], эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-100-s.jpg" BORDER="0">

сдвиг их выполняют одновременно с формированием позиционно-знакового аргумента множителя ± ni(min) в «±imin » разряде и аргументов множимого ±[n i-1]f(±iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1) и посредством функциональной структуры сдвига f 2(±jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1)[±mj], эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-101-s.jpg" BORDER="0">

также выполняют дискретный сдвиг f(± jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1) всей позиционно-знаковой структуры аргументов сомножителя ±[mj], но с убыванием ее аргумента старшего «±jmax» разряда с формированием в нем текущего позиционно-знакового аргумента множителя ±mj(max) и посредством положительной и условно отрицательной функциональной структуры f1(±&i-1)-И, эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-102-s.jpg" BORDER="0">

реализуют логическое умножение ± mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw(±&i)± [ni-1] способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> [Si-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw позиционно-знакового аргумента аналогового сигнала множителя ±mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw на структуру позиционно-знаковых аргументов аналоговых сигналов множимого ±[n i-1] и формируют позиционно-знаковую структуру аргументов аналоговых сигналов первой половины частичного произведения ±1[Si-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw, а посредством положительной и условно отрицательной функциональной структуры f2(±& j-1)-И, эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-103-s.jpg" BORDER="0">

реализуют логическое умножение ± ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw(&j-1)±[ mj-1] способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> [Sj-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw позиционно-знакового аргумента аналогового сигнала множителя ±ni(min) на структуру позиционно-знаковых аргументов аналоговых сигналов множимого ±[mj-1] и формируют позиционно-знаковую структуру аргументов аналоговых сигналов второй половины частичного произведения [ Sj-1], при этом посредством положительной и условно отрицательной функциональной структуры f1(± &1)-И, эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-104-s.jpg" BORDER="0">

реализуют логическое умножение ± mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw(±&1)± ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> ±(S(i+j)/2)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw текущего аргумента аналогового сигнала множителя ±mj(max)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw на текущий аргумент аналогового сигнала множителя ±ni(min)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и формируют позиционно-знаковый аргумент аналогового сигнала среднего частичного произведения ± (S(i+j)/2)способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw, который включают в общую позиционно-знаковую структуру аргументов аналоговых сигналов [ Si-1]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и [Sj-1 ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw в соответствии с аналитическим выражением вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-105-s.jpg" BORDER="0">

формируют предыдущее частичное позиционно-знаковое произведения ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и аналогичным образом формируют позиционно-знаковую структуру аргументов последующего частичного произведения ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1 в соответствии с аналитическим выражением вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-106-s.jpg" BORDER="0">

при этом логико-динамический процесс формирования информационных аналоговых сигналов частичных произведений позиционно-знаковых аргументов сомножителей ±[ni ] и ±[mj] усеченной пирамидальной структуры умножителя fспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> (способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) выполняют в соответствии с векторной структурой графоаналитического выражения вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-107-s.jpg" BORDER="0">

а накапливающее суммирование позиционно-знаковых предыдущих и последующих аргументов частичных произведений ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw и ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw+1 выполняют посредством функциональной позиционно-знаковой структуры, которая эквивалентна математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-108-s.jpg" BORDER="0">

где ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> twспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> и способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475221/8595.gif" BORDER="0" ALIGN="absmiddle"> ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw - аргументы обратной связи;

в которой первые и вторые функциональные входные связи (=[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]) и (=[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]) выполняют в виде положительного канала суммирования и условно отрицательного канала суммирования в функциональной структуре пирамидального умножителя fспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> (способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ), эквивалентной математической модели вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-109-s.jpg" BORDER="0">

где ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]RSспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> и способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475221/8595.gif" BORDER="0" ALIGN="absmiddle"> ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]RS - аргументы обратной связи накапливающего сумматора (f1(±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) = f1[±RSспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]); ±[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]& - позиционно-знаковая структура аргументов частичных произведений.

7. Функциональная структура логико-динамического процесса формирования информационных аналоговых сигналов частичных произведений аргументов сомножителей ±[ni] и ±[m j] - «Дополнительный код» усеченной пирамидальной структуры умножителя fспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> (способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) для последующего накапливающего суммирования в сумматоре f1(±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ), включающая функциональную структуру f2 (jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1)[mj] дискретного сдвига f2 (jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1) структуры аргументов ±[m j] в позиционное положение старшего (±j max) разряда и функциональную структуру убывающего сдвига f1(iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1)[ni] дискретный сдвиг f1 (iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1) структуры аргументов ±[n i] в которых функциональные входные связи (=Di ), (=Dj), (=C0) и (=C) являются функциональными входными связями функциональной усеченной пирамидальной структуры умножителя fспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> (способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) для приема аргументов сомножителей ± [ni] или ±[mj ] и управляющего по переднему фронту аналогового сигнала аргумента сброса w(способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> to) и аргумента сдвига w(способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw), а функциональные выходные связи являются функциональными входными связями функциональной логической структуры f2(&j-1)-И, в которой функциональные выходные связи являются функциональными первыми входными связями (=[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]) функциональной структуры сумматора f1(±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ), а его вторые функциональные связи (=[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]) являются функциональными выходными связями функциональной структуры памяти f1(RS способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ), в которой функциональные входные связи (=R 0) и (=C) являются функциональными входными связями функциональной усеченной пирамидальной структуры умножителя fспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> (способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) для приема аргументов управляющих аналоговых сигналов сброса w(способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> t0) и аргумента сдвига w(способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw) соответственно, а входные функциональные информационные связи (=±Dспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) являются функциональными выходными связями функциональной структуры сумматора f1(±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) и выходными функциональными связями функциональной усеченной пирамидальной структуры умножителя fспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> (способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) результирующей суммы ±[S способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ] аргументов частичных произведений, отличающаяся тем, что в структуру дополнительно введены функциональная логическая структура f1(±&i-1)-И, функциональная логическая структура f1(± &1)-И и функциональная структура избирательного логического дифференцирования f1(d/dn*), и все функциональные структуры выполнены в виде положительного и условно отрицательного канала, при этом функциональные связи в функциональной структуре выполнены в соответствии с математической моделью вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-110-s.jpg" BORDER="0">

8. Функциональная структура логико-динамического процесса формирования информационных аналоговых сигналов частичных произведений аргументов сомножителей ±[n i] и ±[mj] - «Дополнительный код» усеченной пирамидальной структуры умножителя f способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> (способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) для последующего накапливающего суммирования в сумматоре f1(±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ), включающая функциональную структуру f2 (±jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1)[mj] дискретный сдвиг f2 (±jспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475737/8592.gif" BORDER="0" ALIGN="absmiddle"> 1) структуры аргументов ±[m j] в позиционное положение старшего (±j max) разряда и функциональную структуру убывающего сдвига f1(±iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1)[ni] дискретный сдвиг f1 (±iспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475255/8594.gif" BORDER="0" ALIGN="absmiddle"> 1) структуры аргументов ±[n i], в которых функциональные входные связи (=Di ), (=Dj), (=C0) и (=C) являются функциональными входными связями функциональной усеченной пирамидальной структуры умножителя fспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> (способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) для приема аргументов сомножителей ± [ni] или ±[mj ] и управляющих по переднему фронту аналоговых сигналов сброса w(способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw) и сдвига w(способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw), а функциональные выходные связи являются функциональными входными связями функциональной логической структуры f2(±&j-1)-И, в которой функциональные выходные связи являются функциональными первыми входными связями (=[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]) функциональной структуры сумматора f1(±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ), а его вторые функциональные связи (=[Sспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ]) являются функциональными выходными связями функциональной структуры памяти f1(± RSспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ), в котором функциональные входные связи (=R 0) и (=C) являются функциональными входными связями функциональной усеченной пирамидальной структуры умножителя fспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> (способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) для приема аргументов аналоговых сигналов сброса w(способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> t0) и аргумента сдвига w(способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475635/8593.gif" BORDER="0" ALIGN="absmiddle"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475181/8710.gif" BORDER="0" ALIGN="absmiddle"> tw) соответственно, а входные функциональные информационные связи (=±Dспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) являются функциональными выходными связями функциональной структуры сумматора f1(±способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) и выходными функциональными связями функциональной усеченной пирамидальной структуры умножителя fспособ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> (способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) результирующей суммы ±[S способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ] аргументов частичных произведений, отличающаяся тем, что в структуру дополнительно введены функциональная логическая структура f1(±&i-1)-И и функциональная логическая структура f1(± &1)-И и все функциональные структуры выполнены в виде положительного и условно отрицательного канала, при этом функциональные связи в функциональной структуре умножителя f способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> (способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475186/931.gif" BORDER="0" ALIGN="absmiddle"> ) выполнены в соответствии с математической моделью вида

способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-111-s.jpg" BORDER="0">

Описание изобретения к патенту

Текст описания приведен в факсимильном виде способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-4.jpg" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-8.jpg" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-12.jpg" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-16.jpg" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-20.jpg" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-24.jpg" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-28.jpg" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-32.jpg" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-36.jpg" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-40.jpg" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-44.jpg" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-48.jpg" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-52.jpg" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="/images/patents/257/2475813/2475813-56.jpg" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0"> способ логико-динамического процесса формирования информационных   аналоговых сигналов частичных произведений аргументов сомножителей   ±[ni] и ±[mj] - "дополнительный код" усеченной   пирамидальной структуры умножителя f<img src= ( ) для последующего накапливающего суммирования в сумматоре ±f1( ) и функциональная структура для его реализации (варианты русской логики), патент № 2475813" SRC="" height=100 BORDER="0">

Класс G06F7/527 в последовательно-параллельном режиме, те один операнд вводится последовательно, а другой параллельно

способ формирования аргументов аналоговых сигналов частичных произведений [ni]&[mj]f(h) cd аргументов множимого ±[mj]f(2n) и аргументов множителя ±[ni]f(2n) - "дополнительный код" в пирамидальном умножителе f ( cd ) для последующего логического дешифрирования f1(cd ) и формирования результирующей суммы ±[s ]f(2n) - "дополнительный код" (варианты русской логики) -  патент 2481614 (10.05.2013)
способ формирования аргументов аналоговых сигналов частичных произведений [ni]&[mj]f(h) cd аргументов сомножителей ±[mj]f(2n) и ±[ni]f(2n) - "дополнительный код" в пирамидальном умножителе f ( cd ) для последующего логического дешифрирования f1(cd ) и формирования результирующей суммы в формате ±[s ]f(2n) - "дополнительный код" и функциональная структура для его реализации (варианты русской логики) -  патент 2473955 (27.01.2013)
способ формирования упорядоченных последовательностей аналоговых сигналов частичных произведений [ni]&[mj]f(h) cd аргументов сомножителей ±[ni]f(2n) и ±[mj]f(2n) - "дополнительный код" в пирамидальном умножителе f ( cd ) для последующего логического дешифрования f1(cd ) и формирования результирующей суммы в формате ±[s ]f(2n) - "дополнительный код" и функциональная структура для его реализации (варианты русской логики) -  патент 2463645 (10.10.2012)
функциональная структура параллельно-последовательного умножителя f ( ) в позиционном формате множимого [mj]f(2n) и множителя [ni]f(2n) -  патент 2439660 (10.01.2012)
способ параллельно-последовательного умножения позиционных аргументов аналоговых сигналов множимого [mj]f(2n) и множителя [ni]f(2n) -  патент 2437142 (20.12.2011)
функциональная входная структура параллельно-последовательного умножителя f ( ) в позиционном формате множимого [mj]f(2n) и множителя [ni]f(2n) (варианты) -  патент 2422881 (27.06.2011)
функциональная структура параллельно-последовательного умножителя f ( ) в позиционном формате множимого [mj]f(2n) и множителя [ni]f(2n) с минимизированной процедурой формирования первого уровня промежуточных сумм f1..k[sj+2] частичных произведений, где "k"-число промежуточных сумм первого уровня (варианты) -  патент 2422880 (27.06.2011)
функциональная входная структура параллельно-последовательного умножителя формата позиционно-знаковой системы счисления f(+/-) -  патент 2378684 (10.01.2010)
Наверх