способ логико-динамического процесса суммирования позиционных аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением арифметических аксиом троичной системы счисления f(+1,0,-1) и формированием результирующей суммы аналоговых сигналов [sj]f(2n) в позиционном формате (русская логика)

Классы МПК:G06F7/506 с одновременным генерированием или распространением переноса на две или более позиции
Патентообладатель(и):Петренко Лев Петрович (UA)
Приоритеты:
подача заявки:
2010-06-01
публикация патента:

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств, выполняющих операции логического суммирования позиционных аргументов аналоговых сигналов. Техническим результатом является повышение быстродействия. Способ включает этапы: формируют первую и вторую промежуточные суммы посредством логических операций ИЛИ и И, формируют первую промежуточную структуру аргументов аналоговых сигналов, преобразуя неактивный аргумент второй промежуточной суммы в активный положительный и условно отрицательный аргумент, логически дифференцируют положительную структуру аргументов первой промежуточной суммы, формируют положительный аргумент сквозного переноса в очередном старшем разряде второй промежуточной сумме, и дополнительный условно отрицательный аргумент в младшем разряде второй промежуточной суммы аналоговых сигналов, которую совмещают со структурой первой промежуточной суммы, исключают в соответствующих разрядах одновременную активность условно отрицательных аргументов и формируют результирующую сумму аналоговых сигналов в позиционном формате.

способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659

Формула изобретения

Способ логико-динамического процесса суммирования позиционных аргументов аналоговых сигналов слагаемых [ni]f(2 n) и [mi]f(2n) с применением арифметических аксиом троичной системы счисления f(+1,0,-1) и формированием результирующей суммы аналоговых сигналов [Sj]f(2 n) в позиционном формате (Русская логика), в соответствии с которым выполняют в условно «i» разряде одновременный логический анализ позиционных аргументов аналогового сигнала nif(2n) и mif(2n) посредством логических функций с формированием первой и второй промежуточных сумм, после чего активизируют посредством функциональной структуры сквозного переноса f(способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 ) аргументы аналоговых сигналов в каждом последующем условно «i» разряда, после разряда, в котором одновременно активны позиционные аргументы слагаемых nif(2 n) и mif(2n) при условии, что в последующих условно «i» разрядах активен один из позиционных аргументов nif(2n) или mif(2n ), и исключают активность аргумента при их одновременной неактивности, отличающийся тем, что первую и вторую промежуточные суммы способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 и способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 формируют посредством логических функций f(})-ИЛИ и f(&)-И, а посредством функциональной структуры сквозного переноса f(способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 ) неактивный аргумент второй промежуточной суммы способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 в каждом последующем условно «i» разряде преобразуют в активный положительный способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 и условно отрицательный аргумент способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 в соответствии с арифметической аксиомой «+0» способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 «+1/-1» и формируют первую позиционно-знаковую промежуточную структуру аргументов аналоговых сигналов способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 в которую включают как положительные аргументы способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 так и условно отрицательные аргументы способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 сквозной активизации неактивных аргументов второй промежуточной суммы

способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 после чего для реализации сквозного переноса f1 (способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 ) логически дифференцируют d/dn только положительную структуру аргументов первой промежуточной суммы аналоговых сигналов способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 и формируют как положительный аргумент способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 сквозного переноса в очередном старшем разряде второй позиционно-знаковой промежуточной сумме способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 так и дополнительный условно отрицательный аргумент способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 в младшем разряде второй промежуточной сумме аналоговых сигналов способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 которую совмещают со структурой первой промежуточной суммы способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 для последующего исключения в соответствующих условно «i» разрядах одновременную активность условно отрицательных аргументов способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 второй промежуточной структуре аналоговых сигналов способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 и положительных аргументов способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 первой промежуточной суммы аналоговых сигналов способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 которые в соответствии с арифметической аксиомой «+1/-1» способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 «+0» соответствуют неактивному аргументу в условно «i» и формируют результирующую сумму аналоговых сигналов [Sj]f(2n) в позиционном формате в соответствии с логико-динамический процессом вида способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659

Описание изобретения к патенту

Текст описания приведен в факсимильном виде. способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659 способ логико-динамического процесса суммирования позиционных   аргументов аналоговых сигналов [ni]f(2n) и [mi]f(2n) с применением   арифметических аксиом троичной системы счисления f(+1,0,-1) и   формированием результирующей суммы аналоговых сигналов [sj]f(2n)   в позиционном формате (русская логика), патент № 2439659

Класс G06F7/506 с одновременным генерированием или распространением переноса на две или более позиции

параллельный сумматор-вычитатель на нейронах со сквозным переносом -  патент 2523942 (27.07.2014)
функциональная структура сквозного переноса f1( )i+1 и f2( )i условно "i+1" и условно "i" разрядов "k" группы аргументов множимого [ni]f(2n) предварительного сумматора f ([ni]&[ni,0]) параллельно-последовательного умножителя f ( ) (варианты) -  патент 2445680 (20.03.2012)
функциональные структуры параллельно-последовательных сквозных переносов fj+1( )+ и fj( )+ в условно "i" "зоне формирования" для корректировки результирующей предварительной суммы первого уровня аргументов частичных произведений параллельно-последовательного умножителя f ( ) позиционного формата множимого [mj]f(2n) и множителя [ni]f(2n) (варианты) -  патент 2431886 (20.10.2011)
функциональная структура последовательных сквозных переносов fj+1( )+ и fj( )+ условно "i" "зоны формирования" для корректировки результирующей суммы предварительного суммирования активных аргументов множимого [mj]f(2n) позиционного формата в параллельно-последовательном умножителе f ( ) (варианты) -  патент 2424550 (20.07.2011)
способ формирования сквозного последовательного переноса в процедуре логического дифференцирования d/dn позиционных аргументов [mj]f(2n) с учетом их знака для формирования позиционно-знаковой структуры ±[mj]f(+/-)min с минимизированным числом активных в ней аргументов (варианты) -  патент 2420869 (10.06.2011)
способ формирования преобразованных аргументов аналоговых сигналов (0j)i и (0j+1)i сквозного параллельного переноса f( ) для преобразования позиционно-знаковых аргументов аналоговых сигналов ±[nj]f(+/-) в условной "i" зоне минимизации и функциональная структура для его реализации (варианты) -  патент 2420868 (10.06.2011)
устройство суммирования двоичных кодов -  патент 2381547 (10.02.2010)
Наверх