дискретно-аналоговое устройство

Классы МПК:G06G7/12 устройства для выполнения вычислительных операций, например усилители, специально предназначенные для этих целей
G06F7/575 основные арифметико-логические устройства, те устройства, способные избирательно производить как сложение и вычитание, так и одну или несколько логических операций, с использованием, по меньшей мере частично, одной и той же схемы
Автор(ы):, , ,
Патентообладатель(и):Государственное образовательное учреждение высшего профессионального образования "Новочеркасское высшее военное командное училище связи (военный институт) имени Маршала Советского Союза В.Д. Соколовского" (RU)
Приоритеты:
подача заявки:
2009-07-28
публикация патента:

Изобретение относится к вычислительной технике и может быть использовано для реализации как логических, так и арифметических операций с дискретными и аналоговыми значениями нулей и единиц. Техническим результатом является улучшение точности оценки. Дискретно-аналоговое устройство содержит первый, второй, третий, четвертый, пятый, шестой, седьмой, восьмой, девятый и дополнительный информационный входы, первый, второй, третий, четвертый, пятый, шестой, седьмой, восьмой, девятый, десятый, одиннадцатый, двенадцатый и тринадцатый аналоговые вычитатели, а также первый, второй, третий и четвертый аналоговые перемножители, дополнительный информационный вход устройства «1», является первым информационным входом первого-тринадцатого аналоговых вычитателей. 1 ил., 7 табл. дискретно-аналоговое устройство, патент № 2422897

дискретно-аналоговое устройство, патент № 2422897

Формула изобретения

Дискретно-аналоговое устройство, содержащее первый, второй, третий, четвертый, пятый, шестой, седьмой, восьмой, девятый и дополнительный информационный входы, первый, второй, третий, четвертый, пятый, шестой, седьмой, восьмой, девятый, десятый, одиннадцатый, двенадцатый и тринадцатый аналоговые вычитатели, а также первый, второй, третий и четвертый аналоговые перемножители, отличающееся тем, что введен дополнительный информационный вход устройства, на который поступает сигнал с уровнем логической единицы, причем дополнительный информационный вход устройства является первым информационным входом первого - тринадцатого аналоговых вычитателей; первый информационный вход устройства соединен со вторым информационным входом первого аналогового вычитателя; второй информационный вход устройства соединен со вторым информационным входом шестого аналогового вычитателя; третий информационный вход устройства соединен со вторым информационным входом второго аналогового вычитателя; четвертый информационный вход устройства соединен со вторым информационным входом восьмого аналогового вычитателя; пятый информационный вход устройства соединен со вторым информационным входом третьего аналогового вычитателя; шестой информационный вход устройства соединен со вторым информационным входом седьмого аналогового вычитателя; седьмой информационный вход устройства соединен со вторым информационным входом четвертого аналогового вычитателя; восьмой информационный вход устройства соединен со вторым информационным входом девятого аналогового вычитателя; девятый информационный вход устройства соединен со вторым информационным входом пятого аналогового вычитателя, а информационный выход первого аналогового вычитателя является первым информационным входом первого аналогового перемножителя; информационный выход второго аналогового вычитателя является вторым информационным входом первого аналогового перемножителя и вторым информационным входом второго аналогового перемножителя; информационный выход третьего аналогового вычитателя является третьим информационным входом первого аналогового перемножителя и вторым информационным входом третьего аналогового перемножителя; информационный выход четвертого аналогового вычитателя является четвертым информационным входом первого аналогового перемножителя, четвертым информационным входом второго аналогового перемножителя и четвертым информационным входом третьего аналогового перемножителя; информационный выход пятого аналогового вычитателя является пятым информационным входом первого аналогового перемножителя и вторым информационным входом четвертого аналогового перемножителя; информационный выход шестого аналогового вычитателя является первым информационным входом второго аналогового перемножителя; информационный выход седьмого аналогового вычитателя является третьим информационным входом второго аналогового перемножителя и третьим информационным входом третьего аналогового перемножителя; информационный выход восьмого аналогового вычитателя является первым информационным входом третьего аналогового перемножителя; информационный выход девятого аналогового вычитателя является первым информационным входом четвертого аналогового перемножителя; информационный выход десятого аналогового вычитателя является первым информационным выходом устройства; информационный выход одиннадцатого аналогового вычитателя является вторым информационным выходом устройства; информационный выход двенадцатого аналогового вычитателя является третьим информационным выходом устройства; информационный выход тринадцатого аналогового вычитателя является четвертым информационным выходом устройства; информационный выход первого аналогового перемножителя является вторым информационным входом десятого аналогового вычитателя; информационный выход второго аналогового перемножителя является вторым информационным входом одиннадцатого аналогового вычитателя; информационный выход третьего аналогового перемножителя является вторым информационным входом двенадцатого аналогового вычитателя; информационный выход четвертого аналогового перемножителя является вторым информационным входом тринадцатого аналогового вычитателя.

Описание изобретения к патенту

Изобретение относится к вычислительной технике и может быть использовано для реализации как логических, так и арифметических операций с дискретными и аналоговыми значениями нулей и единиц.

Известны логические устройства, реализующие различные функции преобразования дискретных значений: "Многофункциональный логический модуль" (SU 1621164 А1), "Логическая схема исключающее ИЛИ с тремя входами" (JP 2867253 В2, 10098374 А), "Оптимизированные для топологии тракта передачи данных арифметические и логические функциональные схемы" (US 5982194 А).

Каждое из перечисленных устройств аналогов имеет три и более информационных входа, на которые поступают сигналы с уровнями логического нуля либо единицы, один или два информационных выхода и общие устройства - различные логические элементы. Рассматриваемые устройства построены по принципу каскадного соединения логических элементов и формируют на одном или нескольких информационных выходах значения сигналов с уровнями логического нуля либо единицы в зависимости от значений сигналов, подаваемых на их информационные входы.

К недостаткам следует отнести возможность функционирования данных устройств только с дискретными значениями сигналов, то есть с уровнями логического нуля либо единицы.

В качестве прототипа выберем наиболее близкое по технической сущности к заявляемому логическое устройство, выполненное как логическая схема на основе булевой функции (Калабеков Б.А. Цифровые устройства и микропроцессорные системы: Учебник для техникумов связи. - М.: Горячая линия-Телеком, 2005. - 336 с., на стр.112 рис.3.15, б).

Рассматриваемое логическое устройство состоит из логических элементов "ИЛИ-НЕ". Информационными входами первого логического элемента "ИЛИ-НЕ" являются первый, третий, пятый, седьмой и девятый информационные входы логического устройства. Информационными входами второго логического элемента "ИЛИ-НЕ" являются второй, третий, шестой и седьмой информационные входы логического устройства. Информационными входами третьего логического элемента "ИЛИ-НЕ" являются четвертый, пятый, шестой и седьмой информационные входы логического устройства. Информационными входами третьего логического элемента "ИЛИ-НЕ" являются восьмой и девятый информационные входы логического устройства. Информационный выход первого логического элемента "ИЛИ-НЕ" является первым информационным выходом логического устройства. Информационный выход второго логического элемента "ИЛИ-НЕ" является вторым информационным выходом логического устройства. Информационный выход третьего логического элемента "ИЛИ-НЕ" является третьим информационным выходом логического устройства. Информационный выход четвертого логического элемента "ИЛИ-НЕ" является четвертым информационным выходом логического устройства.

Недостатком устройства-прототипа является возможность функционирования только с дискретными значениями сигналов, то есть с уровнями логического нуля либо единицы.

В аппаратуре передачи дискретной информации широко используются устройства, реализующие различные логические операции. Однако в ряде случаев для улучшения точности оценки необходимо производить вычисления с использованием аналоговых значений. В этом случае возникает необходимость разработки дискретно-аналогового устройства, оперирующего как дискретными, так и аналоговыми значениями.

Технической задачей, на решение которой направлено предлагаемое устройство, является расширение функциональных возможностей устройства за счет реализации как логических, так и арифметических операций с дискретными и аналоговыми значениями нулей и единиц. Аналоговые значения от 0 (нет сигнала) до 1 (максимальный уровень сигнала) могут быть получены в дробных значениях путем дискретизации, например, принимаемой псевдослучайной последовательности, сформированной на основе характеристического полинома n-го порядка, где nдискретно-аналоговое устройство, патент № 2422897 3, путем нелинейного преобразования по заданной дискретной функции. Дискретизируют ее элементы с частотой, в k раз превышающей тактовую частоту принимаемой псевдослучайной последовательности, где kдискретно-аналоговое устройство, патент № 2422897 2.

Поставленная задача решается с помощью предлагаемого дискретно-аналогового устройства, содержащего первый - девятый и дополнительный информационный входы, первый - тринадцатый аналоговые вычитатели, первый - четвертый аналоговые перемножители. Дополнительный информационный вход «1» устройства является первым информационным входом первого - тринадцатого аналоговых вычитателей. Первый информационный вход устройства соединен со вторым информационным входом первого аналогового вычитателя. Второй информационный вход устройства соединен со вторым информационным входом шестого аналогового вычитателя. Третий информационный вход устройства соединен со вторым информационным входом второго аналогового вычитателя. Четвертый информационный вход устройства соединен со вторым информационным входом восьмого аналогового вычитателя. Пятый информационный вход устройства соединен со вторым информационным входом третьего аналогового вычитателя. Шестой информационный вход устройства соединен со вторым информационным входом седьмого аналогового вычитателя. Седьмой информационный вход устройства соединен со вторым информационным входом четвертого аналогового вычитателя. Восьмой информационный вход устройства соединен со вторым информационным входом девятого аналогового вычитателя. Девятый информационный вход устройства соединен со вторым информационным входом пятого аналогового вычитателя. Информационный выход первого аналогового вычитателя является первым информационным входом первого аналогового перемножителя. Информационный выход второго аналогового вычитателя является вторым информационным входом первого аналогового перемножителя и вторым информационным входом второго аналогового перемножителя. Информационный выход третьего аналогового вычитателя является третьим информационным входом первого аналогового перемножителя и вторым информационным входом третьего аналогового перемножителя. Информационный выход четвертого аналогового вычитателя является четвертым информационным входом первого аналогового перемножителя, четвертым информационным входом второго аналогового перемножителя и четвертым информационным входом третьего аналогового перемножителя. Информационный выход пятого аналогового вычитателя является пятым информационным входом первого аналогового перемножителя и вторым информационным входом четвертого аналогового перемножителя. Информационный выход шестого аналогового вычитателя является первым информационным входом второго аналогового перемножителя. Информационный выход седьмого аналогового вычитателя является третьим информационным входом второго аналогового перемножителя и третьим информационным входом третьего аналогового перемножителя. Информационный выход восьмого аналогового вычитателя является первым информационным входом третьего аналогового перемножителя. Информационный выход девятого аналогового вычитателя является первым информационным входом четвертого аналогового перемножителя. Информационный выход десятого аналогового вычитателя является первым информационным выходом устройства. Информационный выход одиннадцатого аналогового вычитателя является вторым информационным выходом устройства. Информационный выход двенадцатого аналогового вычитателя является третьим информационным выходом устройства. Информационный выход тринадцатого аналогового вычитателя является четвертым информационным выходом устройства. Информационный выход первого аналогового перемножителя является вторым информационным входом десятого аналогового вычитателя. Информационный выход второго аналогового перемножителя является вторым информационным входом одиннадцатого аналогового вычитателя. Информационный выход третьего аналогового перемножителя является вторым информационным входом двенадцатого аналогового вычитателя. Информационный выход четвертого аналогового перемножителя является вторым информационным входом тринадцатого аналогового вычитателя.

Для получения дискретно-аналогового устройства необходимо заменить логические операции соответствующими им аналоговыми. Для упрощения представим исходные логические операции через операции «И» и отрицание:

дискретно-аналоговое устройство, патент № 2422897

Схемы аналоговых элементов, которые использованы в устройстве, известны и приведены в книге: А.А.Сикарев, О.Н.Лебедев "Микроэлектронные устройства формирования и обработки сложных сигналов". - М.: Радио и связь. 1983, стр.200, рис.7.11.

В таблице 1 представлены реализуемые логическая и аналоговая функции инверсии, а также таблицы истинности рассматриваемых устройств.

Таблица 1
дискретно-аналоговое устройство, патент № 2422897 Логическое устройство Аналоговое устройство
Наименование Инвертор ("НЕ") Аналоговый инвертор
Реализуемая функция Отрицание (инверсия) y=дискретно-аналоговое устройство, патент № 2422897 y=1-х
Таблица истинности хy хy
0 10 1
1 0 10

В таблице 2 представлены реализуемые логическая и аналоговая функции конъюнкции, а также таблицы истинности рассматриваемых устройств.

Таблица 2
дискретно-аналоговое устройство, патент № 2422897 Логическое устройство Аналоговое устройство
Наименование Конъюнктор ("И") Аналоговый конъюнктор
Реализуемая функция Конъюнкция y=x1x2 y=х1x2
Таблица истинности x1x 2у x1x 2y
0 00 00 0
0 1 00 10
1 00 10 0
1 1 11 11

В таблице 3 представлены реализуемые логическая и аналоговая функции дизъюнкции, а также таблицы истинности рассматриваемых устройств.

Таблица 3
дискретно-аналоговое устройство, патент № 2422897 Логическое устройство Аналоговое устройство
Наименование Дизъюнктор ("ИЛИ") Аналоговый дизъюнктор
Реализуемая функция Дизъюнкция y=х1+x2 y=х121x2
Таблица истинности x1x 2y x1x 2y
0 00 00 0
0 1 10 11
1 01 10 1
1 1 11 11

Таким образом, заменяя логические операции соответствующими аналоговыми, получим аналоговое устройство, оперирующее с аналоговыми значениями.

Аналоговое устройство реализует функции:

дискретно-аналоговое устройство, патент № 2422897

где дискретно-аналоговое устройство, патент № 2422897 , у1, у2, у3, у4 , у5, у6, у7, у8, у9 - аналоговые значения.В таблицах 4, 5, 6, 7 представлены таблицы истинности предлагаемого устройства.

Таблица 4
у1у 3у5 у7 у9 дискретно-аналоговое устройство, патент № 2422897 дискретно-аналоговое устройство, патент № 2422897
00 00 00 0
0 0 00 11 1
0 0 01 01 1
0 0 01 11 1
0 0 10 01 1
0 0 10 11 1
0 0 11 01 1
0 0 11 11 1
0 1 00 01 1
0 1 00 11 1
0 1 01 01 1
0 1 01 11 1
0 1 10 01 1
0 1 10 11 1
0 1 11 01 1
0 1 11 11 1
1 0 00 01 1
1 0 00 11 1
1 0 01 01 1
1 0 01 11 1
1 0 10 01 1
1 0 10 11 1
1 0 11 01 1
1 0 11 11 1
1 1 00 01 1
1 1 00 11 1
1 1 01 01 1
1 1 01 11 1
1 1 10 01 1
1 1 10 11 1
1 1 11 01 1
1 1 11 11 1

Таблица 5
у2у 3у6 у7 дискретно-аналоговое устройство, патент № 2422897 дискретно-аналоговое устройство, патент № 2422897
00 00 00
0 00 11 1
0 0 10 11
0 01 11 1
0 1 00 11
0 10 11 1
0 1 10 11
0 11 11 1
1 0 00 11
1 00 11 1
1 0 10 11
1 01 11 1
1 1 00 11
1 10 11 1
1 1 10 11
1 11 11 1

Таблица 6
у4у 5у6 у7 дискретно-аналоговое устройство, патент № 2422897 дискретно-аналоговое устройство, патент № 2422897
00 00 00
0 00 11 1
0 0 10 11
0 01 11 1
0 1 00 11
0 10 11 1
0 1 10 11
0 11 11 1
1 0 00 11
1 00 11 1
1 0 10 11
1 01 11 1
1 1 00 11
1 10 11 1
1 1 10 11
1 11 11 1

Таблица 7
у8у 9дискретно-аналоговое устройство, патент № 2422897 дискретно-аналоговое устройство, патент № 2422897
00 00
0 11 1
1 0 11
1 11 1

Указанная новая совокупность признаков заявленного дискретно-аналогового устройства за счет замены логических элементов соответствующими им арифметическими позволяет расширить функциональные возможности устройства за счет реализации как логических, так и арифметических операций с дискретными и аналоговыми значениями нулей и единиц.

Проведенный заявителем анализ уровня техники позволил установить, что аналоги, характеризующиеся совокупностями признаков, тождественных всем признакам заявленного устройства, отсутствуют, что указывает на соответствие заявленного изобретения условию патентоспособности "новизна".

Результаты поиска известных решений в данной и смежных областях техники с целью выявления признаков, совпадающих с отличительными от прототипов признаками заявленного изобретения, показали, что они не следуют явным образом из уровня техники. Следовательно, заявленное изобретение соответствует условию патентоспособности "изобретательский уровень".

Предложенное устройство изображено на чертеже, на котором представлена структурная схема устройства логических и арифметических операций с дискретными и аналоговыми значениями нулей и единиц.

Устройства 1.1-1.13 представляют собой аналоговые вычитатели, устройства 2.1-2.4 представляют собой аналоговые перемножители.

Устройство логических и арифметических операций с дискретными и аналоговыми значениями нулей и единиц состоит из первого, второго, третьего, четвертого, пятого, шестого, седьмого, восьмого, девятого, десятого, одиннадцатого, двенадцатого и тринадцатого аналоговых вычитателей 1.1, 1.2, 1.3, 1.4, 1.5, 1.6, 1.7, 1.8, 1.9, 1.10, 1.11, 1.12, 1.13, из первого, второго, третьего, четвертого аналоговых перемножителей 2.1, 2.2, 2.3, 2.4.

Дополнительный информационный вход «1» является первым информационным входом первого - тринадцатого аналоговых вычитателей 1.1-1.13.

Первый информационный вход устройства у1 соединен со вторым информационным входом первого аналогового вычитателя 1.1. Второй информационный вход устройства у2 соединен со вторым информационным входом шестого аналогового вычитателя 1.6. Третий информационный вход устройства у3 соединен со вторым информационным входом второго аналогового вычитателя 1.1. Четвертый информационный вход устройства у 4 соединен со вторым информационным входом восьмого аналогового вычитателя 1.8. Пятый информационный вход устройства у5 соединен со вторым информационным входом третьего аналогового вычитателя 1.3. Шестой информационный вход устройства у6 соединен со вторым информационным входом седьмого аналогового вычитателя 1.7. Седьмой информационный вход устройства у 7 соединен со вторым информационным входом четвертого аналогового вычитателя 1.4. Восьмой информационный вход устройства у 8 соединен со вторым информационным входом девятого аналогового вычитателя 1.9. Девятый информационный вход устройства у 9 соединен со вторым информационным входом пятого аналогового вычитателя 1.5. Информационный выход первого аналогового вычитателя 1.1 является первым информационным входом первого аналогового перемножителя 2.1. Информационный выход второго аналогового вычитателя 1.2 является вторым информационным входом первого аналогового перемножителя 2.1 и вторым информационным входом второго аналогового перемножителя 2.2. Информационный выход третьего аналогового вычитателя 1.3 является третьим информационным входом первого аналогового перемножителя 2.1 и вторым информационным входом третьего аналогового перемножителя 2.3. Информационный выход четвертого аналогового вычитателя 1.4 является четвертым информационным входом первого аналогового перемножителя 2.1, четвертым информационным входом второго аналогового перемножителя 2.2 и четвертым информационным входом третьего аналогового перемножителя 2.3. Информационный выход пятого аналогового вычитателя 1.5 является пятым информационным входом первого аналогового перемножителя 2.1 и вторым информационным входом четвертого аналогового перемножителя 2.4. Информационный выход шестого аналогового вычитателя 1.6 является первым информационным входом второго аналогового перемножителя 2.1. Информационный выход седьмого аналогового вычитателя 1.7 является третьим информационным входом второго аналогового перемножителя 2.2 и третьим информационным входом третьего аналогового перемножителя 2.3. Информационный выход восьмого аналогового вычитателя 1.8 является первым информационным входом третьего аналогового перемножителя 2.3. Информационный выход девятого аналогового вычитателя 1.9 является первым информационным входом четвертого аналогового перемножителя 2.4. Информационный выход десятого аналогового вычитателя 1.10 является первым информационным выходом устройства дискретно-аналоговое устройство, патент № 2422897 . Информационный выход одиннадцатого аналогового вычитателя 1.11 является вторым информационным выходом устройства дискретно-аналоговое устройство, патент № 2422897 . Информационный выход двенадцатого аналогового вычитателя 1.12 является третьим информационным выходом устройства дискретно-аналоговое устройство, патент № 2422897 Информационный выход тринадцатого аналоговоговычитателя 1.13 является четвертым информационным выходом устройства дискретно-аналоговое устройство, патент № 2422897 . Информационный выход первого аналогового перемножителя 2.1 является вторым информационным входом десятого аналогового вычитателя 1.10. Информационный выход второго аналогового перемножителя 2.2 является вторым информационным входом одиннадцатого аналогового вычитателя 1.11. Информационный выход третьего аналогового перемножителя 2.3 является вторым информационным входом двенадцатого аналогового вычитателя 1.12. Информационный выход четвертого аналогового перемножителя 2.4 является вторым информационным входом тринадцатого аналогового вычитателя 1.13.

Заявленное дискретно-аналоговое устройство работает следующим образом. Аналоговые значения (единица или ноль) либо дискретные значения (с уровнем логической единицы или нуля) поступают параллельно на первый y1, второй у2, третий у3, четвертый у4, пятый у5, шестой у6, седьмой у7 , восьмой у8 и девятый у9 информационные входы дискретно-аналогового устройства. На дополнительный информационный вход "1" дискретно-аналогового устройства поступает сигнал с уровнем логической единицы. В первом аналоговом вычитателе 1.1 производится вычитание из сигнала, поступающего на дополнительный информационный вход "1" дискретно-аналогового устройства, значения сигнала, поступающего на первый информационный вход у1 дискретно-аналогового устройства. Во втором аналоговом вычитателе 1.2 производится вычитание из сигнала, поступающего на дополнительный информационный вход "1" дискретно-аналогового устройства, значения сигнала, поступающего с третьего информационного входа у3. В третьем аналоговом вычитателе 1.3 производится вычитание из сигнала, поступающего на дополнительный информационный вход "1" дискретно-аналогового устройства, значения сигнала, поступающего с пятого информационного входа у5 . В четвертом аналоговом вычитателе 1.4 производится вычитание из сигнала, поступающего на дополнительный информационный вход "1" дискретно-аналогового устройства, значения сигнала, поступающего с седьмого информационного входа у7. В пятом аналоговом вычитателе 1.5 производится вычитание из сигнала, поступающего на дополнительный информационный вход "1" дискретно-аналогового устройства, значения сигнала, поступающего с девятого информационного входа у9. В шестом аналоговом вычитателе 1.6 производится вычитание из сигнала, поступающего на дополнительный информационный вход "1" дискретно-аналогового устройства, значения сигнала, поступающего со второго информационного входа у2. В седьмом аналоговом вычитателе 1.7 производится вычитание из сигнала, поступающего на дополнительный информационный вход "1" дискретно-аналогового устройства, значения сигнала, поступающего с седьмого информационного входа у 7. В восьмом аналоговом вычитателе 1.8 производится вычитание из сигнала, поступающего на дополнительный информационный вход " 1" дискретно-аналогового устройства, значения сигнала, поступающего с четвертого информационного входа у4 . В девятом аналоговом вычитателе 1.9 производится вычитание из сигнала, поступающего на дополнительный информационный вход "1" дискретно-аналогового устройства, значения сигнала, поступающего с восьмого информационного входа у8. В десятом аналоговом вычитателе 1.10 производится вычитание из сигнала, поступающего на дополнительный информационный вход "1" дискретно-аналогового устройства, значения сигнала, поступающего с первого аналогового перемножителя 2.1. В одиннадцатом аналоговом вычитателе 1.11 производится вычитание из сигнала, поступающего на дополнительный информационный вход "1" дискретно-аналогового устройства, значения сигнала, поступающего со второго аналогового перемножителя 2.2. В двенадцатом аналоговом вычитателе 1.12 производится вычитание из сигнала, поступающего на дополнительный информационный вход "1" дискретно-аналогового устройства, значения сигнала, поступающего с третьего аналогового перемножителя 2.3. В тринадцатом аналоговом вычитателе 1.13 производится вычитание из сигнала, поступающего на дополнительный информационный вход "1" дискретно-аналогового устройства, значения сигнала, поступающего с четвертого аналогового перемножителя 2.4.

В первом аналоговом перемножителе 2.1 производится перемножение сигналов, поступающих с первого, второго, третьего, четвертого и пятого аналоговых вычитателей 1.1, 1.2, 1.3, 1.4, 1.5. Во втором аналоговом перемножителе 2.2 производится перемножение сигналов, поступающих со второго, четвертого, шестого и седьмого аналоговых вычитателей 1.2, 1.4, 1.6, 1.7. В третьем аналоговом перемножителе 2.3 производится перемножение сигналов, поступающих с третьего, четвертого, седьмого и восьмого аналоговых вычитателей 1.3, 1.4, 1.7, 1.8. В четвертом аналоговом перемножителе 2.4 производится перемножение сигналов, поступающих с пятого и девятого аналоговых вычитателей 1.5, 1.9.

Выход десятого аналогового вычитателя 1.10 является информационным выходом устройства дискретно-аналоговое устройство, патент № 2422897 Выход одиннадцатого аналогового вычитателя 1.11 является информационным выходом устройства дискретно-аналоговое устройство, патент № 2422897 . Выход двенадцатого аналогового вычитателя 1.12 является информационным выходом устройства дискретно-аналоговое устройство, патент № 2422897 . Выход тринадцатого аналогового вычитателя 1.13 является информационным выходом устройства дискретно-аналоговое устройство, патент № 2422897 .

Класс G06G7/12 устройства для выполнения вычислительных операций, например усилители, специально предназначенные для этих целей

цифровое прогнозирующее и дифференцирующее устройство -  патент 2515215 (10.05.2014)
аналоговый селектор -  патент 2514786 (10.05.2014)
система управления летным экспериментом -  патент 2477521 (10.03.2013)
многозонный интегрирующий регулятор переменного напряжения с автоматическим резервированием каналов регулирования -  патент 2470360 (20.12.2012)
цифровое прогнозирующее и дифференцирующее устройство -  патент 2470359 (20.12.2012)
устройство для потенциального разделения цепей постоянного тока -  патент 2469392 (10.12.2012)
непрерывно-логическое устройство -  патент 2465643 (27.10.2012)
многозонный частотно-широтно-импульсный регулятор переменного напряжения -  патент 2461875 (20.09.2012)
аналого-цифровой датчик нулевого тока -  патент 2460134 (27.08.2012)
многозонный аналого-дискретный датчик тока -  патент 2459249 (20.08.2012)

Класс G06F7/575 основные арифметико-логические устройства, те устройства, способные избирательно производить как сложение и вычитание, так и одну или несколько логических операций, с использованием, по меньшей мере частично, одной и той же схемы

Наверх