способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-) в структуру аргументов ±[nj]f(+/-)min с минимизированным числом активных аргументов и функциональная структура для его реализации (варианты русской логики)

Классы МПК:G06G7/18 для интегрирования или дифференцирования
Патентообладатель(и):Петренко Лев Петрович (UA)
Приоритеты:
подача заявки:
2009-08-24
публикация патента:

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования и вычитания в позиционно-знаковых кодах. Техническим результатом является повышение быстродействия выполнения арифметических операций. В одном варианте функциональная структура выполнена с использованием элементов, реализующих логические функции И, ИЛИ и НЕ. При этом каждый «j»-ый разряд функциональной структуры выполнен в виде положительного и условно отрицательного канала преобразования входных аргументов n j «j»-го разряда и «j-1»-го разряда, в положительном канале результирующие аргументы формируют посредством логических функций И1, И2, И3, логической функции НЕ1 и логической функции ИЛИ1, в условно отрицательном канале результирующие аргументы формируют посредством логических функций И4, И5, И6, логической функции НЕ2 и логической функции ИЛИ2. 5 н.п. ф-лы

способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432

Формула изобретения

1. Способ преобразования позиционно-знаковых аргументов ±[n j]f(+/-) в структуру аргументов ±[nj]f(+/-) min с минимизированным числом активных аргументов, отличающийся тем, что позиционно-знаковые аргументы ±[nj]f(+/-) позиционно-информационных аналоговых сигналов в их последовательности, начиная с младших разрядов, объединяют в группу, в которую включают положительный и условно отрицательный аргумент +n j, -nj условно «j» разряда и положительный и условно отрицательный аргумент + nj-1, -nj-1 условно «j-1» разряда входной позиционно-знаковой структуры аргументов ±[nj]f(+/-), которые анализируют на активность в каждом условно «j» и «j-1» разрядах в отдельности посредством положительной и условно отрицательной функциональной логической структуры и формируют положительные результирующие аргументы +nj, +nj-1 и условно отрицательные аргументы и -nj и -nj-1 в соответствующих условно «j» и «j-1» разрядах, которые активизируют как при активности только одного из входных аргументов + nj, -nj или +n j-1, -nj-1 в группе, так и при одновременной активности в группе условно «j» и «j-1» разрядах любых двух противоположных по условному знаку входных аргументов +nj, -nj с информационным содержанием «+2» или «-2» и +n j-1, -nj-1 с информационным содержанием «+1» или «-1» в соответствии с обратными арифметическими аксиомами «+2-1»способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 «+1» и «-2+1»способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 «-1» и в соответствии с логико-динамическим процессом преобразования аргументов вида

способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432

где способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 и способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 положительный и условно отрицательный аргументы позиционно-знаковой системы счисления ±[nj]f(+/-) и системы счисления с минимизированным числом активных аргументов ±[n j]f(+/-)min материализованы посредством аналоговых сигналов.

2. Способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-) в структуру аргументов ±[nj]f(+/-)min с минимизированным числом активных аргументов, отличающийся тем, что позиционно-знаковые аргументы ±[nj]f(+/-) позиционных аналоговых сигналов в их последовательности, начиная с младших разрядов, объединяют в группу из положительного и условно отрицательного аргумента +nj и -nj условно «j» разряда и аргументов +n j-1 и -nj-1 условно «j-1» разряда входной позиционно-знаковой структуры аргументов ±[nj]f(+/-), которые посредством положительной и условно отрицательной функциональной логической структуры +f(&) и -f(&) активизируют положительные результирующие аргументы аналогового сигнала +nj, +nj-1 и условно отрицательные аргументы аналогового сигнала -nj, -n j-1 условно «j» и «j-1» разрядов, при этом результирующие аргументы +nj и -nj аналогового сигнала в условно «j» разряде активизируют в положительной и условно отрицательной функциональной логической структуре +f(&) и -f(&) посредством логических функций f1(&)-И и f4(&)-И только если в их системах одновременно активен как положительный аргумент +nj или условно отрицательный аргумент -nj условно «j» разряде, так и активен условно отрицательный аргумент -nj-1 или положительный аргумент +nj-1 с измененным уровнем аналогового сигнала условно «j-1» разряда, в котором изменение уровня аналогового сигнала выполняют посредством логических функций f1(&)-НЕ и f2(&)-HE, а положительный результирующий аргумент аналогового сигнала +nj-1 в условно «j-1» разряде активизируют в положительной функциональной структуре +f(&) с выходной логической функцией f1(})-ИЛИ посредством логических функций f2(&)-И и f 3(&)-И, а в условно отрицательной функциональной логической структуре -f(&) с выходной логической функцией f2 (})-ИЛИ результирующий условно отрицательный аргумент -n j-1 в условно «j-1» разряде активизируют посредством логических функций f5(&)-И и f6(&)-И в двух ситуациях, когда в системе логических функций f2 (&)-И и f5(&)-И одновременно активны аргументы аналогового сигнала +nj и -n j-1 или -nj и +nj-1 условно «j» и «j-1» разрядов, или когда в системе логических функций f3(&)-И и f6 (&)-И одновременно активны аргументы аналогового сигнала и -nj и +n j с измененным уровнем аналогового сигнала посредством логических функций f1(&)-HE и f2 (&)-HE условно «j» разряда, и активны аргументы аналогового сигнала +nj-1 и - nj-1 условно «j-1» разряда в соответствии с математической моделью вида

способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432

где способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 - логическая функция f1(&)-И; способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 - логическая функция f1(})-ИЛИ;

«=&1=» - логическая функция f 1(&)-НЕ изменения уровня входных аналоговых сигналов.

3. Функциональная структура преобразователя позиционно-знаковых аргументов ±[nj]f(+/-) в структуру аргументов ±[nj]f(+/-)min с минимизированным числом активных аргументов, отличающаяся тем, что структура преобразователя выполнена в виде положительного канала с условно «j» и «j-1» разрядами, в которые введены логические функции f1(&)-И, f1(&)-HE и логические функции f2(&)-И, f3(&)-И, f 1(})-ИЛИ соответственно, и условно отрицательного канала с условно «j» и «j-1» разрядами, в которые введены логические функции f4(&)-И, f2 (&)-HE и логические функции f5(&)-И, f6(&)-И, f2(})-ИЛИ соответственно, при этом функциональные связи в функциональной структуре выполнены в соответствии с математической моделью вида

способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432

4. Функциональная структура преобразователя позиционно-знаковых аргументов ±[nj ]f(+/-) в структуру аргументов ±[nj]f(+/-) min с минимизированным числом активных аргументов, отличающаяся тем, что структура преобразователя выполнена в виде положительного канала с условно «j» и «j-1» разрядами, в которые введены логические функции f1(}& )-ИЛИ-HE, f1(&)-НЕ и логические функции f1(&)-И-HE, f2(&)-И-HE, f3(&)-И-HE соответственно, и условно отрицательного канала с условно «j» и «j-1» разрядами, в которые введены логические функции f2(}& )-ИЛИ-НЕ, f2(&)-HE и логические функции f4(&)-И-HE, f5(&)-И-HE, f6(&)-И-HE соответственно, при этом функциональные связи в функциональной структуре выполнены в соответствии с математической моделью вида

способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432

где способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 логическая функция f1(&)-И-НЕ; способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 - логическая функция f1(}&)-ИЛИ-НЕ.

5. Функциональная структура преобразователя позиционно-знаковых аргументов ±[nj]f(+/-) в структуру аргументов ±[nj]f(+/-)min с минимизированным числом активных аргументов, отличающаяся тем, что структура преобразователя выполнена в виде положительного канала с условно «j» и «j-1» разрядами, в которые введены логические функции f1(}&)-ИЛИ-HE, f1(& )-НЕ и логические функции f1(})-ИЛИ, f2 (})-ИЛИ, f1(&)-И-HE соответственно, и условно отрицательного канала с условно «j» и «j-1» разрядами, в которые введены логические функции f2 (}&)-ИЛИ-HE, f2(&)-HE и логические функции f3(})-ИЛИ, f4(})-ИЛИ, f2 (&)-И-HE соответственно, при этом функциональные связи в функциональной структуре выполнены в соответствии с математической моделью вида

способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432

Описание изобретения к патенту

Текст описания приведен в факсимильном виде. способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432 способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-)   в структуру аргументов ±[nj]f(+/-)min с минимизированным   числом активных аргументов и функциональная структура для его   реализации (варианты русской логики), патент № 2417432

Класс G06G7/18 для интегрирования или дифференцирования

способ и устройство двухтактного интегрирования с компенсацией погрешностей -  патент 2523939 (27.07.2014)
способ и устройство двухтактного интегрирования -  патент 2521305 (27.06.2014)
дифференцирующее устройство -  патент 2479024 (10.04.2013)
функциональная структура процедуры логического дифференцирования d/dn позиционных аргументов [mj]f(2n) с учетом их знака m(±) для формирования позиционно-знаковой структуры ±[mj]f(+/-)min с минимизированным числом активных в ней аргументов (варианты) -  патент 2428738 (10.09.2011)
способ избирательного логического дифференцирования d*/dn позиционных аналоговых сигналов ±[mj]f(2n) с учетом их логического знака m(±) и функциональная структура для его реализации (варианты русской логики) -  патент 2417431 (27.04.2011)
способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики) -  патент 2417430 (27.04.2011)
функциональная структура процедуры логического дифференцирования d/dn аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты) -  патент 2413988 (10.03.2011)
оптическое дифференцирующее наноустройство -  патент 2412481 (20.02.2011)
способ логического дифференцирования аналоговых сигналов, эквивалентных двоичному коду, и устройство для его реализации -  патент 2375749 (10.12.2009)
функциональная структура избирательного логического дифференцирования аргументов формата двоичной системы f(2n) -  патент 2373640 (20.11.2009)
Наверх