способ логического дифференцирования аналоговых сигналов, эквивалентных двоичному коду, и устройство для его реализации

Классы МПК:G06G7/18 для интегрирования или дифференцирования
H03M5/18 два уровня симметричны относительно третьего уровня, те балансный биполярный троичный код
Патентообладатель(и):Петренко Лев Петрович (UA)
Приоритеты:
подача заявки:
2006-12-15
публикация патента:

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций, в частности процессов суммирования и вычитания, в позиционно-знаковых кодах. Техническим результатом является расширение функциональных возможностей. Способ логического дифференцирования аналоговых сигналов [ni], где iспособ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 1,2, способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 q, эквивалентных двоичному коду, включающий формирование в «i» разряде системы условно положительного +mi и условно отрицательных -mi аналоговых сигналов, которые принимают либо условно высокий или активный уровень, либо условно низкий или неактивный уровень, заключается в том, что систему положительного +mi и условно отрицательного -mi аналоговых сигналов в «i» разряде формируют одновременно посредством функций f1(&)-И и f2(&)-И из системы входных аналоговых сигналов ni «i» разряда и ni-1 «i-1» разряда, в которой предварительно при формировании положительного аналогового сигнала +mi изменяют уровень аналогового сигнала ni «i» разряда посредством функции fi(&)-HE, а при формировании условно отрицательного аналогового сигнала -mi изменяют уровень аналогового сигнала ni-1 «i-1» разряда посредством функции f2(&)-HE. 4 н.п. ф-лы, 6 ил. способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749

способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749

Формула изобретения

1. Способ логического дифференцирования аналоговых сигналов [ni], где i способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 1, 2, способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 q, эквивалентных двоичному коду, включающий формирование в «i» разряде системы условно положительного +m i и условно отрицательного -mi аналоговых сигналов, которые принимают либо условно высокий или активный уровень, либо условно низкий или неактивный уровень, отличающийся тем, что систему положительного +mi и условно отрицательного -mi аналоговых сигналов в «i» разряде формируют одновременно посредством функций f1(&)-И и f 2(&)-И из системы входных аналоговых сигналов n i «i» разряда и ni-1 «i-1» разряда, в которой предварительно при формировании положительного аналогового сигнала +mi изменяют уровень аналогового сигнала ni «i» разряда посредством функции f1(&)-HE, а при формировании условно отрицательного аналогового сигнала -mi изменяют уровень аналогового сигнала ni «i-1» разряда посредством функции f2(&)-HE.

2. Способ логического дифференцирования аналоговых сигналов [ni], где i способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 1, 2, способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 q, эквивалентных двоичному коду, включающий формированием в «i» разряде системы положительного +mi и условно отрицательного -mi аналоговых сигналов, которые принимают либо условно высокий или активный уровень, либо условно низкий или неактивный уровень, отличающийся тем, что систему условно положительного +mi и условно отрицательного -mi аналоговых сигналов в «i» разряде формируют одновременно посредством функций f1(}&)-ИЛИ-HE и f2(}&)-ИЛИ-НЕ из системы входных аналоговых сигналов ni «i» разряда и ni-1 «i-1» разряда, в которой предварительно при формировании условно положительного аналогового сигнала +mi изменяют уровень аналогового сигнала ni-1 «i-1» разряда посредством функции f1(&)-HE, а при формировании условно отрицательного аналогового сигнала -mi изменяют уровень аналогового сигнала ni «i» разряда посредством функции f2(&)-HE.

3. Устройство логического дифференцирования аналоговых сигналов, эквивалентных двоичному коду, «i» разряд которого выполнен в виде положительного и условно отрицательного канала, при этом положительный канал содержит логическую функцию f1 (&)-HE и логическую функцию f1(&)-И, функциональная выходная связь которой является положительным выходом «i» разряд, а одна из функциональных входных связей является выходной функциональной связью первой функции f1(&)-HE, отличающееся тем, что в «i» разряд условно отрицательного канала введены логические функции f2(&)-И и f2(&)-HE, а функциональные связи устройства логического дифференцирования аналоговых сигналов выполнены в соответствии с математической моделью вида

способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749

способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 -логическая функция способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749

«=&1=» - функция изменения активности или уровня аналогового сигнала f1 (&)-НЕ.

4. Устройство логического дифференцирования аналоговых сигналов, эквивалентных двоичному коду, «i» разряд которого выполнен в виде положительного и условно отрицательного канала, при этом условно отрицательный канал содержит логическую функцию f2(&)-HE и логическую функцию f 2(}&)-ИЛИ-HE, функциональная выходная связь которой является условно отрицательным выходом «i» разряд, а одна из функциональных входных связей является выходной функциональной связью первой функции f2(& )-HE, отличающееся тем, что в «i» разряд положительного канала введены логические функции f1(}& )-ИЛИ-НЕ и f1(&)-HE, а функциональные связи устройства логического дифференцирования аналоговых сигналов выполнены в соответствии с математической моделью вида

способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749

способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 -логическая функция способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749

Описание изобретения к патенту

Текст описания приведен в факсимильном виде. способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749 способ логического дифференцирования аналоговых сигналов, эквивалентных   двоичному коду, и устройство для его реализации, патент № 2375749

Класс G06G7/18 для интегрирования или дифференцирования

способ и устройство двухтактного интегрирования с компенсацией погрешностей -  патент 2523939 (27.07.2014)
способ и устройство двухтактного интегрирования -  патент 2521305 (27.06.2014)
дифференцирующее устройство -  патент 2479024 (10.04.2013)
функциональная структура процедуры логического дифференцирования d/dn позиционных аргументов [mj]f(2n) с учетом их знака m(±) для формирования позиционно-знаковой структуры ±[mj]f(+/-)min с минимизированным числом активных в ней аргументов (варианты) -  патент 2428738 (10.09.2011)
способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-) в структуру аргументов ±[nj]f(+/-)min с минимизированным числом активных аргументов и функциональная структура для его реализации (варианты русской логики) -  патент 2417432 (27.04.2011)
способ избирательного логического дифференцирования d*/dn позиционных аналоговых сигналов ±[mj]f(2n) с учетом их логического знака m(±) и функциональная структура для его реализации (варианты русской логики) -  патент 2417431 (27.04.2011)
способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики) -  патент 2417430 (27.04.2011)
функциональная структура процедуры логического дифференцирования d/dn аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты) -  патент 2413988 (10.03.2011)
оптическое дифференцирующее наноустройство -  патент 2412481 (20.02.2011)
функциональная структура избирательного логического дифференцирования аргументов формата двоичной системы f(2n) -  патент 2373640 (20.11.2009)

Класс H03M5/18 два уровня симметричны относительно третьего уровня, те балансный биполярный троичный код

Наверх