модулятор сигналов с минимальным частотным сдвигом

Классы МПК:H03C3/06 устройства для изменения девиации частоты 
H03C1/52 модуляторы, в которых несущая и(или) одна боковая полоса полностью или частично подавлены
Автор(ы):
Патентообладатель(и):Государственное образовательное учреждение высшего профессионального образования "Московский государственный университет путей сообщения" (МИИТ) (RU)
Приоритеты:
подача заявки:
2007-04-06
публикация патента:

Изобретение относится к цифровым системам связи и может использоваться в системах связи с подвижными объектами. Достигаемый технический результат - повышение в два раза эффективности использования полосы частот канала передачи. Устройство содержит два источника цифровых сигналов, два гауссовских фильтра, два интегратора по времени, два блока «cos», два блока «sin», генератор колебаний несущей частоты, четыре перемножителя сигналов, три сумматора, фазовращатель на 90°, два разделительных каскада. 1 ил. модулятор сигналов с минимальным частотным сдвигом, патент № 2363092

модулятор сигналов с минимальным частотным сдвигом, патент № 2363092

Формула изобретения

Модулятор сигналов с минимальным частотным сдвигом, содержащий последовательно соединенные источник цифровых сигналов, гауссовский фильтр, интегратор по времени и квадратурный фазовый манипулятор, состоящий из двух параллельных каналов, генератора колебаний несущей частоты, фазовращателя на 90°, при этом один из параллельных каналов состоит из последовательно соединенных блока «cos», первого перемножителя сигналов и первого сумматора, а второй из параллельных каналов состоит из последовательно соединенных блока «sin», второго перемножителя сигналов, выход которого подключен к второму входу первого сумматора; при этом выход генератора колебаний несущей частоты подключен ко второму входу первого перемножителя сигналов непосредственно, а к второму входу второго перемножителя сигналов - через фазовращатель на 90°, отличающийся тем, что в него дополнительно введены источник цифровых сигналов, гауссовский фильтр, интегратор по времени, два перемножителя сигналов, два сумматора сигналов, два разделительных каскада, блок «cos», блок «sin», при этом введенный источник цифровых сигналов, введенный гауссовский фильтр, введенный интегратор по времени, введенный блок «cos», введенный первый сумматор и введенный второй сумматор включены последовательно, вход введенного блока «cos» соединен также со вторым входом введенного первого сумматора через последовательно соединенные введенный блок «sin» и введенный второй перемножитель сигналов, второй вход введенного второго сумматора подключен к выходу сумматора, второй вход введенного первого перемножителя сигналов соединен с выходом фазовращателя на 90° через первый разделительный каскад, а второй вход введенного второго перемножителя сигналов соединен с выходом генератора колебаний несущей частоты через второй разделительный каскад, при этом на выходе каждого из блоков «sin» имеет место сигнал: U(t)=sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 kU(t)cosмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 (t)dt, на выходе каждого из блоков «cos» имеет место сигнал U(t)=cosмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 kU(t)cosмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 (t)dt,

где k - константа, U(t) - огибающая, модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 (t) - фаза сигнала.

Описание изобретения к патенту

Изобретение относится к цифровым системам связи с подвижными объектами.

Известны модуляторы сигналов с минимальным частотным сдвигом, описанные в различных источниках, например, в:

1. Громаков Ю.А. Стандарты и системы подвижной связи. - М.: Эко-Тренд 3, 1998.

2. Маковеева М.М., Шинаков Ю.С. Системы связи с подвижными объектами. - М.: Радио и связь, 2002.

Наиболее близким к изобретению является модулятор, описанный в первом источнике, который по этой причине и принимается за его прототип. Во втором источнике представлен аналог изобретения. Прототип состоит из последовательно включенных источника цифровых сигналов, гауссовского фильтра, интегратора по времени и квадратурного фазового модулятора, содержащего два параллельных канала с генератором колебания несущей частоты и фазовращателем на 90°. В состав одного канала входят последовательно включенные блок "COS", первый перемножитель сигналов, первый вход сумматора сигналов, а в состав второго канала - блок "SIN", второй перемножитель сигналов, второй вход сумматора; генератор колебания несущей частоты соединен со вторым входом первого перемножителя непосредственно и со вторым входом второго перемножителя через фазовращатель на 90°.

Основным недостатком прототипа является относительно низкая эффективность использования полосы частот канала связи ввиду однократности данного вида модуляции. Если бы она была двукратной (двойной), т.е. с фазовым уплотнением двух каналов, то можно было бы увеличить частотную эффективность данного вида модуляции в два раза, как при двукратной фазовой манипуляции (ДФМН) на 180°, когда сигналы двух каналов передаются в полосе частот одного канала. Двукратная ФМН на 180° состоит из двух однократных ФМН, несущие колебания которых одинаковой частоты, но сдвинуты между собой по фазе на 90°. В однократной манипуляции с минимальным частотным сдвигом используются квадратурные несущие, что не позволяет получить по аналогии двукратную такую манипуляцию.

Техническим результатом заявленного устройства является повышение в два раза эффективности использования полосы частот канала передачи путем фазового уплотнения двух сигналов с минимальным частотным сдвигом.

Сущность изобретения состоит в том, что в Модулятор сигналов с минимальным частотным сдвигом, содержащий последовательно соединенные источник цифровых сигналов, гауссовский фильтр, интегратор по времени и квадратурный фазовый манипулятор, состоящий из двух параллельных каналов, генератора колебания несущей частоты, фазовращателя на 90°, при этом один из параллельных каналов состоит из последовательно соединенных блока «cos», первого перемножителя сигналов и первого сумматора, а второй из параллельных каналов состоит из последовательно соединенных блока «sin» и второго перемножителя сигналов, выход которого подключен к второму входу сумматора, при этом выход генератора колебания несущей частоты подключен к второму входу первого перемножителя сигналов непосредственно, а ко второму входу второго перемножителя сигналов - через фазовращатель на 90°, дополнительно введены источник цифрового сигнала, гауссовский фильтр, интегратор по времени, два перемножителя сигналов, два сумматора сигналов, два разделительных каскада, блок «cos», блок «sin», при этом введенный источник цифровых сигналов, введенный гауссовский фильтр, введенный интегратор по времени, введенный блок «cos», введенный первый сумматор и введенный второй сумматор включены последовательно, вход введенного блока «cos» соединен также со вторым входом введенного первого сумматора через последовательно соединенные введенный блок «sin» и введенный второй перемножитель сигналов, второй вход введенного второго сумматора подключен к выходу сумматора, второй вход введенного первого перемножителя сигналов соединен с выходом фазовращателя на 90° через первый разделительный каскад, а второй вход введенного второго перемножителя сигналов соединен с выходом генератора колебания несущей частоты через второй разделительный каскад.

Существенным отличием изобретения является совокупность введенных элементов и их связей, т.к. только они позволяют уплотнить по фазе цифровые сигналы двух каналов и тем самым повысить частотную эффективность канала передачи в два раза.

Предлагаемое изобретение иллюстрируется чертежом, где представлена структурная схема предлагаемого модулятора, где обозначено:

1, 2 - источники цифровых сигналов первого и второго каналов;

3, 4 - гауссовские фильтры;

5, 6 - интеграторы по времени;

7, 10 - блоки "COS";

9, 11 - блоки "SIN";

12, 14, 16, 18 - перемножители сигналов;

8 - генератор колебания несущей частоты;

13 - фазовращатель на 90°;

15, 17 - буферные каскады;

19, 20, 21 - сумматоры сигналов.

Блоки 7, 8, 9, 12, 13, 14, 19 образуют фазовый модулятор, который в сумме с интегратором 5 является модулятором косвенной ЧМ.

Введенные элементы обведены пунктирной линией.

Работа схемы происходит следующим образом:

Цифровой сигнал первого канала с источника 1 поступает на вход гауссовского фильтра 3.

Гауссовский фильтр 3 выбирает из входного цифрового сигнала составляющую резонансной частоты, на которую он настроен, и несколько ближайших к ней частотных составляющих, ослабленных скатами фильтра. Это значит, что фильтр 3 преобразует входной цифровой разнополярный сигнал практически в аналоговый сигнал b(t), который можно представить в квазигармоническом виде как проекцию аналитического (комплексного) сигнала на вещественную ось: b(t)=U(t)cosмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 (t), где U(t) - огибающая, а модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 (t) - фаза сигнала. В блоке 5 этот сигнал интегрируется по времени:

u5(t)=модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 kb(t)dt=модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 kU(t)cosмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 (t)dt и далее поступает на входы формирователей косинуса 7 и синуса 9. На выходе этих блоков имеют место соответствующие колебания:

u7(t)=cos(модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 u5(t)dt)=cosмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 kU(t)cosмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 (t)dt

u9(t)=sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 kU(t)cosмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 (t)dt, где k - константа.

Для вычисления этих интегралов умножим и разделим подынтегральное выражение на dмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 (t)/dt=модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 (t) - круговую частоту сигнала b(t).

Тогда

модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 ;

модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 ;

где kU(t)/модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 (t)=m - индекс ЧМ по определению, т.к. kU(t)=модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 fд - девиация частоты; Jk(m) - функция Бесселя первого рода k-ого порядка от аргумента m.

Сигнал u7(t) поступает на один вход перемножителя 12, на второй вход которого подаются колебания несущей частоты u8(t)=U8cosмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 t непосредственно с генератора 8. На выходе блока 12, при U8=1, образуется колебание u12(t)=u 7(t)u8(t)=cos[m1sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 1(t)]cosмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 t=0,5 cos[модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 t-m1sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 1(t)]+0,5cos[[модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 t+m1sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 1(t)], которое поступает на один вход сумматора 19.

Сигнал u9(t) поступает на один вход перемножителя 14, на другой вход которого подается колебание генератора 8 через фазовращатель 13 на 90°, т.е. подается напряжение u13(t)=sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 t.

На выходе перемножителя 14 имеет место колебание u14(t)=u9(t)u13(t)=sin[msinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 (t)]sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 t=0,5cos[модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 t-m1sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 1(t)]-0,5cos[модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 t+m1sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 1(t)], которое поступает на второй вход сумматора 19. С выхода блока 19 колебание с частотной модуляцией (ЧМ) u 19(t)=u12(t)+u14(t)=cos[модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 t-m1sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 1(t)] поступает на один вход сумматора 21.

Цифровой сигнал второго канала с источника 2 поступает на входы формирователей косинуса 10 и синуса 11 через гауссовский фильтр 4 и интегратор 6 по времени. Эти блоки такие же, как и в первом канале. Поэтому на один вход перемножителя 16 поступает колебание u10(t)=cos[m2sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 2(t)], а на другой его вход подается колебание с выхода фазовращателя 13 u13(t)=sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 t через буферный каскад 15. На выходе блока 16 имеет место колебание u16(t)=u10(t)u13(t)=cos[m 2sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 2(t)]sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 t=0,5sin[модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 t-m2sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 2(t)]+0,5sin[модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 t+m2sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 2(t)], которое поступает на один вход сумматора 20.

С блока 11 колебание u11(t)=sin[m 2sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 2(t)] поступает на один вход перемножителя 18, на второй вход которого подается колебание u8(t) с генератора 8 через буферный каскад 17. Буферные каскады исключают эффект шунтирования. На выходе блока 18 имеет место колебание u18(t)=u11(t)u8(t)=sin[m 2sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 2(t)]cosмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 t=-0,5sin[модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 t-m2sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 2(t)]+0,5sin[модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 t+m2sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 2(t)], которое поступает на второй вход сумматора 20.

На выходе сумматора 20 имеет место тоже ЧМ-колебание u20(t)=u16(t)+u18(t)=sin[модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 t+m2sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 2(t)], которое сдвинуто по фазе на 90° по отношению к ЧМ-колебанию u19(t) первого канала.

Это колебание поступает на второй вход сумматора 21, на выходе которого имеет место сигнал u21(t)=u 19(t)+u20(t)=cos[модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 t-m1sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 1(t)]+sin[модулятор сигналов с минимальным частотным сдвигом, патент № 2363092 t+m2sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 2(t)], представляющее собой фазовое уплотнение сигналов двух каналов, который при равенстве их полос занимает полосу частот одного канала. Последнее и определяет повышение частотной эффективности в 2 раза, что является технико-экономическим эффектом изобретения. Два квадратурных когерентных детектора позволяют осуществить фазовое разделение сигналов u21 (t), т.е. m1sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 1(t) и m2sinмодулятор сигналов с минимальным частотным сдвигом, патент № 2363092 2(t).

Класс H03C3/06 устройства для изменения девиации частоты 

Класс H03C1/52 модуляторы, в которых несущая и(или) одна боковая полоса полностью или частично подавлены

Наверх