логический модуль

Классы МПК:G06F7/00 Способы и устройства для обработки данных с воздействием на порядок их расположения или на содержание обрабатываемых данных
Автор(ы):
Патентообладатель(и):Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" (RU)
Приоритеты:
подача заявки:
2006-03-21
публикация патента:

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации любой из трех простых симметричных булевых функций логический модуль, патент № 2303283 11логический модуль, патент № 2303283 х2логический модуль, патент № 2303283 х3, логический модуль, патент № 2303283 2=x1x 2логический модуль, патент № 2303283 x1x3логический модуль, патент № 2303283 x2x3, логический модуль, патент № 2303283 3=x1x 2x3 и из трех фундаментальных симметричных булевых функций логический модуль, патент № 2303283 логический модуль, патент № 2303283 логический модуль, патент № 2303283 Для этого в логическом модуле, содержащем выход, особенность заключается в том, что в него введены первый, третий, пятый ключи, выполненные замыкающими, и второй, четвертый, шестой ключи, выполненные размыкающими, причем вход пятого, вход и выход шестого ключей соединены соответственно с объединенными выходами первого, второго, объединенными выходами третьего, четвертого ключей и объединенными выходом пятого ключа, выходом логического модуля, подсоединенного первым, вторым информационными и первым, третьим, вторым настроечными входами соответственно к входу управления первого-четвертого, входу управления пятого, шестого ключей и входу первого, входу четвертого ключей, объединенным входам второго, третьего ключей. 1 ил. логический модуль, патент № 2303283

логический модуль, патент № 2303283

Формула изобретения

Логический модуль, предназначенный для реализации любой из трех простых симметричных булевых функций логический модуль, патент № 2303283 1=x1логический модуль, патент № 2303283 x2логический модуль, патент № 2303283 x3, логический модуль, патент № 2303283 2=x1x 2логический модуль, патент № 2303283 x1x3логический модуль, патент № 2303283 x2x3, логический модуль, патент № 2303283 3=x1x 2x3 и из трех фундаментальных симметричных булевых функций логический модуль, патент № 2303283 логический модуль, патент № 2303283 логический модуль, патент № 2303283 содержащий выход, отличающийся тем, что в него введены первый, третий, пятый ключи, выполненные замыкающими, и второй, четвертый, шестой ключи, выполненные размыкающими, причем вход пятого, вход и выход шестого ключей соединены соответственно с объединенными выходами первого, второго, объединенными выходами третьего, четвертого ключей и объединенными выходом пятого ключа, выходом логического модуля, подсоединенного первым, вторым информационными и первым, третьим, вторым настроечными входами соответственно к входу управления первого-четвертого, входу управления пятого, шестого ключей и входу первого, входу четвертого ключей, объединенным входам второго, третьего ключей.

Описание изобретения к патенту

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.

Известны логические модули (см., например, патент РФ 2249844, кл. G06F 7/38, 2005 г.), которые реализуют любую из трех простых симметричных булевых функций логический модуль, патент № 2303283 1=x1логический модуль, патент № 2303283 x2логический модуль, патент № 2303283 x3, логический модуль, патент № 2303283 2=x1x 2логический модуль, патент № 2303283 x1x3логический модуль, патент № 2303283 x2x3, логический модуль, патент № 2303283 3=x1x 2x3.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических модулей, относится ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация любой из трех фундаментальных симметричных булевых функций логический модуль, патент № 2303283 логический модуль, патент № 2303283 логический модуль, патент № 2303283

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип логический модуль (патент РФ 2262733, кл. G06F 7/00, 2005 г.), который содержит выход и реализует любую из трех простых симметричных булевых функций логический модуль, патент № 2303283 1=x1логический модуль, патент № 2303283 x2логический модуль, патент № 2303283 x3, логический модуль, патент № 2303283 2=x1x 2логический модуль, патент № 2303283 x1x3логический модуль, патент № 2303283 x2x3, логический модуль, патент № 2303283 3=x1x 2x3.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относится ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация любой из трех фундаментальных симметричных булевых функций логический модуль, патент № 2303283 логический модуль, патент № 2303283 логический модуль, патент № 2303283

Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации любой из трех простых симметричных булевых функций логический модуль, патент № 2303283 1=x1логический модуль, патент № 2303283 x2логический модуль, патент № 2303283 x3, логический модуль, патент № 2303283 2=x1x 2логический модуль, патент № 2303283 x1x3логический модуль, патент № 2303283 x2x3, логический модуль, патент № 2303283 3=x1x 2x3 и из трех фундаментальных симметричных булевых функций логический модуль, патент № 2303283 логический модуль, патент № 2303283 логический модуль, патент № 2303283

Указанный технический результат при осуществлении изобретения достигается тем, что в логическом модуле, содержащем выход, особенность заключается в том, что в него введены первый, третий, пятый ключи, выполненные замыкающими, и второй, четвертый, шестой ключи, выполненные размыкающими, причем вход пятого, вход и выход шестого ключей соединены соответственно с объединенными выходами первого, второго, объединенными выходами третьего, четвертого ключей и объединенными выходом пятого ключа, выходом логического модуля, подсоединенного первым, вторым информационными и первым, третьим, вторым настроечными входами соответственно к входу управления первого-четвертого, входу управления пятого, шестого ключей и входу первого, входу четвертого ключей, объединенным входам второго, третьего ключей.

На чертеже представлена схема предлагаемого логического модуля.

Логический модуль содержит выход 1 и ключи 21, ..., 26 , причем ключи 21, 23 , 25 и 22, 2 4, 26 выполнены соответственно замыкающими и размыкающими, вход ключа 25, вход и выход ключа 26 соединены соответственно с объединенными выходами ключей 21, 22 , объединенными выходами ключей 23, 2 4 и объединенными выходом ключа 25 , выходом 1 логического модуля, подсоединенного первым, вторым информационными и первым, третьим, вторым настроечными входами соответственно к входу управления ключей 21 , ..., 24, входу управления ключей 2 5, 26 и входу ключа 2 1, входу ключа 24, объединенным входам ключей 22, 23.

Работа предлагаемого логического модуля осуществляется следующим образом. На его первый, второй информационные и первый, второй, третий настроечные входы подаются соответственно двоичные сигналы х1, х2логический модуль, патент № 2303283 {0,1} и y1, y2 , y3логический модуль, патент № 2303283 {0,1}. Если x1=1 (x 1=0), то ключи 21, 2 3 замкнуты (разомкнуты), а ключи 22 , 24 разомкнуты (замкнуты). Если x 2=1 (x2=0), то ключ 2 5 замкнут (разомкнут), а ключ 26 разомкнут (замкнут). Тогда сигнал на выходе 1 определяется выражением

логический модуль, патент № 2303283

Таким образом, предлагаемый модуль будет воспроизводить операцию

логический модуль, патент № 2303283

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический модуль обладает более широкими по сравнению с прототипом функциональными возможностями, так как обеспечивает реализацию любой из трех простых симметричных булевых функций логический модуль, патент № 2303283 1=x1логический модуль, патент № 2303283 x2логический модуль, патент № 2303283 x3, логический модуль, патент № 2303283 2=x1x 2логический модуль, патент № 2303283 x1x3логический модуль, патент № 2303283 x2x3, логический модуль, патент № 2303283 3=x1x 2x3 и из трех фундаментальных симметричных булевых функций логический модуль, патент № 2303283 логический модуль, патент № 2303283 логический модуль, патент № 2303283

Класс G06F7/00 Способы и устройства для обработки данных с воздействием на порядок их расположения или на содержание обрабатываемых данных

обнаружение квантового исключения с плавающей десятичной точкой -  патент 2526004 (20.08.2014)
способ перемножения десятичных чисел -  патент 2525477 (20.08.2014)
устройство формирования переноса в сумматоре -  патент 2525111 (10.08.2014)
функциональная структура младшего разряда сумматора fcd( )ru для аргументов слагаемых ±[1,2nj]f(2n) и ±[1,2mj]f(2n) формата "дополнительный код ru" (варианты русской логики) -  патент 2524562 (27.07.2014)
параллельный сумматор-вычитатель на нейронах со сквозным переносом -  патент 2523942 (27.07.2014)
способ формирования логико-динамического процесса преобразования условно минимизированных структур аргументов аналоговых сигналов слагаемых ±[ni]f(+/-)min и ±[mi]f(+/-)min в функциональной структуре сумматора ±f1( ru)min без сквозного переноса f1(± ) и технологическим циклом t 5 f(&)-и пять условных логических функций f(&)-и, реализованный с применением процедуры одновременного преобразования аргументов слагаемых посредством арифметических аксиом троичной системы счисления fru(+1,0,-1) и функциональные структуры для его реализации (вариант русской логики) -  патент 2523876 (27.07.2014)
устройство фильтрации динамических цифровых изображений в условиях ограниченного объема априорных данных -  патент 2522043 (10.07.2014)
способ и аппаратура для обеспечения поддержки альтернативных вычислений в реконфигурируемых системах-на-кристалле -  патент 2519387 (10.06.2014)
логический преобразователь -  патент 2518669 (10.06.2014)
логический преобразователь -  патент 2517720 (27.05.2014)
Наверх