микропроцессор

Классы МПК:G06F15/00 Цифровые компьютеры вообще; оборудование для обработки данных вообще
Автор(ы):
Патентообладатель(и):Меркель Павел Давыдович
Приоритеты:
подача заявки:
1995-07-26
публикация патента:

Изобретение относится к вычислительной технике, в частности к микропроцессорам. Техническим результатом является повышение производительности микропроцессора за счет обеспечения возможности подключения к неограниченному числу системных шин и проведения операции обмена по ним одновременно в параллельном режиме. Микропроцессор содержит блок выполнения команд и блок интерфейса, имеющий выводы для подключения к системной шине, введены дополнительные блоки интерфейса, идентичные существующему, и блок выбора системной шины, управляющий работой блоков интерфейса. 2 з.п. ф-лы, 3 ил.

Формула изобретения

1. Микропроцессор, содержащий блок выполнения команд и имеющий выводы для подключения к системной шине блок интерфейса, входы/выходы которых соединены внутренней информационной магистралью и линией управления, отличающийся тем, что в него введены дополнительные блоки интерфейса и блок выбора системной шины, вход/выход управления и информационный вход которого соединены линией управления и информационной магистралью с входом/выходом управления и информационным выходом блока выполнения команд, а выходы разрешения соединены с входами разрешения блоков интерфейса, количество которых равно числу системных шин.

2. Микропроцессор по п.1, отличающийся тем, что выход блока выполнения команд соединен магистралью адреса с входами блока выбора системной шины и блоков интерфейса, при этом на вход блока выбора системной шины подается информация только о старших разрядах, а на входы блоков интерфейса приходит остальная часть адреса.

3. Микропроцессор по п.1, отличающийся тем, что в него введен блок регистров номера системной шины, вход/выход которого соединен информационной магистралью с входом/выходом блока выполнения команд, а выход номера соединен магистралью с входом номера блока выбора системной шины, при этом его вход управления соединен с выходом управления блока выполнения команд.

Описание изобретения к патенту

Изобретение относится к вычислительной технике, в частности к микропроцессорам.

Существуют микропроцессоры, например "Устройство для обработки информации" по европейской заявке N 0241946, содержащее блок выполнения команд и имеющий выводы для присоединения к системной шине блок интерфейса, входы/выходы которых соединены внутренней информационной магистралью и линией управления.

Недостатком данного микропроцессора является его ограниченная производительность в силу того, что операции обмена по системной шине производятся строго последовательно.

Задача, решаемая предлагаемым изобретением, заключается в увеличении производительности микропроцессора при сохранении возможности использования существующего программного обеспечения.

Выполнение поставленной задачи достигается тем, что в известный микропроцессор вводятся дополнительные блоки интерфейса, идентичные существующему, а также блок выбора системной шины, управляющий их работой. Выход блока выполнения команд и вход блока выбора системной шины соединены информационной магистралью, входы/выходы - линией управления, а выходы разрешения блока выбора системной шины соединены с входами разрешения блоков интерфейса. Количество блоков интерфейса соответствует числу системных шин.

Работа блока выбора системной шины основана на информации, передаваемой по информационной магистрали, чем обуславливаются различные варианты исполнения микропроцессора.

В случае, когда по информационной магистрали передаются данные о адресе, она подключается как к входу блока выбора системной шины, так и к входам блоков интерфейса, при этом данные о старших разрядах поступают только на вход блока выбора системной шины, остальная часть адреса поступает на входы блоков интерфейса и представляет собой физический адрес обращения по системной шине.

В случае, когда по информационной магистрали поступают данные о номере системной шины, в микропроцессор вводится блок регистров номера системной шины, вход/выход которого соединен информационной магистралью с входом/выходом блока выполнения команд, а выход номера информационной магистралью с входом блока выбора системной шины, вход/выход которого соединен линией управления с входом/выходом блока выполнения команд, чей выход управления соединен с входом управления блока регистров номера системной шины.

Предлагаемое решение поставленной задачи позволяет получить технический результат выражающийся в том, что благодаря наличию в микропроцессоре дополнительных блоков интерфейса имеется возможность подключения к неограниченному числу системных шин и, следовательно проводить операции обмена по ним одновременно, в параллельном режиме.

В существующих микропроцессорах, имеющих возможность подключения только к одной системной шине, операции обмена по шине происходят строго последовательно. Например при работе с блоком памяти, в частности при обработке массивов данных, для каждой команды возможно достаточно большое количество операндов, при этом суммарное время выполнения команды Tс складывается из времени выборки команды Tк, времени дешифрации кода Tд, времени выборки операндов Ti (где i - номер операнда), времени обработки операндов Tо. и времени записи результата Tз

микропроцессор, патент № 2126989

где n - количество операндов.

Операции дешифрации кода и обработки операндов происходят внутри микропроцессора, а так как время на их исполнение значительно меньше времени операций обмена по системной шине, то в данном случае его можно не учитывать, т.е.

микропроцессор, патент № 2126989

Таким образом, учитывая, что время выполнения операций обмена по системной шине одинаковое, т.е. Tк=Ti=Tз, а количество операндов примем например равным 10 (n=10), то

Tс = Tк+10микропроцессор, патент № 2126989Ti+Tз = 12микропроцессор, патент № 2126989Ti.

При использовании предлагаемого микропроцессора, каждая область памяти, в которой находится один из необходимых операндов, подключается к микропроцессору через отдельную системную шину, что создает возможность одновременной работы со всеми операндами, т.е.

микропроцессор, патент № 2126989

при этом Tс=Tк+Ti+Tз = 3микропроцессор, патент № 2126989Ti, т.е. производительность в данном случае увеличивается пропорционально числу операндов.

До пятидесяти процентов всех команд составляют команды с одним операндом типа MOV A1, A2 (операция пересылки). Для выполнения такой команды (сравнивая единичные команды) производительность существующего и предлагаемого микропроцессора одинакова и равна Tс=3микропроцессор, патент № 2126989Ti, но если рассматривать последовательность из n команд, где n - число, отличное от единицы, то для существующего микропроцессора время выполнения данной последовательности микропроцессор, патент № 2126989Tc составляет

микропроцессор, патент № 2126989Tc = 3микропроцессор, патент № 2126989nмикропроцессор, патент № 2126989Ti,

а у предлагаемого микропроцессора, так как выборка команд происходит по одной шине, выборка операнда по другой, а запись результата по третьей, то за счет совмещения циклов обмена по системным шинам разных команд время выполнения последовательности команд составляет

микропроцессор, патент № 2126989Tc = nмикропроцессор, патент № 2126989Ti+2микропроцессор, патент № 2126989Ti.

Например при n=10 время выполнения микропроцессор, патент № 2126989Tc у существующего микропроцессора составляет

микропроцессор, патент № 2126989Tc = 30микропроцессор, патент № 2126989Ti,

а у предлагаемого

микропроцессор, патент № 2126989Tc = 12микропроцессор, патент № 2126989Ti.

На фиг.1 изображена функциональная блок-схема микропроцессора, на фиг.2 - то же при управлении посредством старших разрядов адреса, на фиг.3 - то же при управлении посредством содержимого регистров номера системной шины.

Микропроцессор 1 содержит блок выполнения команд 2, состоящий из устройства управления, операционного блока, блоков вспомогательной памяти и прерываний (на схеме не показаны), входы/выходы которого соединены внутренними информационными магистралями 3 и линиями управления 4 с входами/выходами блоков интерфейса 5, имеющих выводы (не показаны) для подключения к системным шинам 6 и входы разрешения, соединенные линиями разрешения 7 с выходами разрешения блока выбора системной шины 8 (выполненный например как комбинационная схема), входы/выходы управления и информационные входы которого соединены с входами/выходами управления и информационными выходами блока выполнения команд 2 линией управления 9 и информационной магистралью 10, которая в случае прохождения по ней информации о адресе подключается также к адресным входам блоков интерфейса 5 (см. фиг.2), а в случае передачи по ней содержимого регистров блока регистров номера системной шины 11 (см. фиг.3) информация поступает с выхода номера этого блока, информационный вход/выход и вход управления которого соединен информационной магистралью 12 и линией 13 с информационным входом/выходом и выходом управления блока выполнения команд 2.

Данное устройство работает следующим образом, после инициализации микропроцессор 1 начинает выбирать и выполнять команды с фиксированной системной шины начиная с фиксированного адреса. Блок выполнения команд 2 подает по информационной магистрали 10 и линии управления 9 информацию и сигналы управления на вход блока выбора системной шины 8, на основании которых он формирует вспомогательные сигналы управления, которые поступают по линии 9 на вход блока выполнения команд 2, номер системной шины и передает сигнал разрешения по соответствующей им линии 7 на вход разрешения соответствующего блока интерфейса 5, который, активизируясь, захватывает соответствующую системную шину 6 (если микропроцессор не работает с ней в монопольном режиме), приняв на вход по внутренней информационной магистрали 3 и линии управления 4 адрес и сигналы управления от блока выполнения команд 2 выставляет их на системную шину 6 и получает по ней информацию, которую передает по внутренней информационной магистрали 3 одновременно с сигналом синхронизации по линии 4 в блок выполнения команд 2, где она интерпретируется как код команды на основе которого вырабатываются адреса операндов текущей команды и адрес следующей команды, а также информация и сигналы управления, которые по информационной магистрали 10 и линии управления 9 передаются на вход блока выбора системной шины 8, который на их основе формирует номера системных шин операндов текущей команды и номер шины для выборки следующей команды и передает по линиям 9 и 7 вспомогательные сигналы управления на вход блока выполнения команд 2 и сигналы разрешения на входы соответствующих блоков 5, активизируя их. Активизированные блоки интерфейса 5 захватывают соответствующие системные шины 6 и после принятия на вход по внутренним информационным магистралям 3 и линиям управления 4 адресов и сигналов управления передают их на соответствующие системные шины 6, далее происходит выполнение действий над выбранными операндами, предписываемых текущей командой, дешифрация полученного кода следующей и цикл повторяется.

При использовании в качестве информации для выбора системной шины адреса обращения он передается из блока выполнения команд 2 по информационной магистрали 10 на входы блока выбора системной шины 8 и блоков интерфейса 5, при этом на вход блока выбора системной шины 8 передается только старшая часть адреса, соответствующая номеру системной шины, а на входы блоков интерфейса младшая его часть, представляя собой физический адрес обращения, дальнейшая работа микропроцессора соответствует вышеописанному.

Источником информации о номере системной шины могут служить регистры блока регистров номера системной шины 11. При этом блок выполнения команд 2 параллельно с формированием адреса в нем выдает по линии 13 сигналы управления, которые поступают на вход управления блока регистров номера системной шины 11, соответственно которым он выводит содержимое определенных регистров номера системной шины, входящих в его состав, по информационной магистрали 10 на вход блока выбора системной шины 8, куда поступают и сигналы управления по линии управления 9 с выходов управления блока выполнения команд 2. Содержимое регистров блока регистров номера системной шины 11 может изменяться и считываться при выполнении микропроцессором 1 определенных команд, при этом блок выполнения команд 2 по линии управления 13 выдает сигналы управления на вход блока регистров номера системной магистрали 11 и соответственно им по информационной магистрали 12 считывает информацию из определенного регистра этого блока или записывает в него. Далее процесс работы микропроцессора соответствует вышеописанному.

Класс G06F15/00 Цифровые компьютеры вообще; оборудование для обработки данных вообще

способ, сервер, компьютерная программа и компьютерный программный продукт для кэширования -  патент 2527736 (10.09.2014)
схема передачи данных с текстовой информацией -  патент 2527733 (10.09.2014)
модифицированный интеллектуальный контроллер -  патент 2527212 (27.08.2014)
визуализация подписок rss на календаре -  патент 2527194 (27.08.2014)
способ построения системы автоматического управления с взаимодействием через сеть ethernet -  патент 2526765 (27.08.2014)
система и способ подбора функций управления мобильными устройствами -  патент 2526754 (27.08.2014)
устройство обработки информации, система обработки информации, способ обработки информации и носитель информации -  патент 2525746 (20.08.2014)
системы и способы для передачи файлов данных, независимо от платформы -  патент 2525743 (20.08.2014)
расширяемость для основывающейся на web визуализации диаграмм -  патент 2524855 (10.08.2014)
слежение за положением головы -  патент 2523961 (27.07.2014)
Наверх