устройство для формования частотно-модулированного сигнала
Классы МПК: | H04L27/12 схемы модуляторов |
Автор(ы): | Малинкин В.Б. |
Патентообладатель(и): | Новосибирский электротехнический институт связи |
Приоритеты: |
подача заявки:
1992-07-08 публикация патента:
09.07.1995 |
Использование: в электросвязи при передаче частотно-манипулированных сигналов. Сущность изобретения: устройство содержит генератор 1, делитель частоты 4, дешифратор 7, делители частот 8.1, 8.2, 8.3 с переменным коэффициентом деления, полосовой фильтр 9, элементы И-НЕ 10.1, 10.2, 17, постоянные запоминающие устройства 11.1, 11.2, 11.3, реверсивный счетчик 12, сумматор 13, триггеры 14, 16, счетчик 15, инвертор 10.3. Цель изобретения увеличение помехоустойчивости принимаемых сигналов. 2 з.п. ф-лы, 2 ил. 2 табл.
Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4
Формула изобретения
1. УСТРОЙСТВО ДЛЯ ФОРМОВАНИЯ ЧАСТОТНО-МОДУЛИРОВАННОГО СИГНАЛА, содержащее генератор, первый выход которого соединен с первым входом первого делителя частоты с переменным коэффициентом деления, дешифратор, делитель частоты, выход которого соединен с входом полосового фильтра, выход которого является выходом устройства, отличающееся тем, что введены второй и третий делители частоты с переменным коэффициентом деления, первый, второй и третий постоянные запоминающие устройства (ПЗУ), реверсивный счетчик, первый и второй элементы И НЕ и инвертор, причем второй выход генератора соединен с первыми входами элементов И НЕ, выходы которых соединены с входами реверсивного счетчика, выход которого соединен с входами дешифратора и всех ПЗУ, первый и второй выходы первого ПЗУ соединены с вторым и третьим входами первого делителя частоты с переменным коэффициентом деления, выход которого соединен с первым входом второго делителя частот с переменным коэффициентом деления, выход которого соединен с первым входом третьего делителя частоты с переменным коэффициентом деления, второй и третий входы которого и второй и третий входы второго делителя частот с переменным коэффициентом деления соединены соответственно с первым и вторым выходами третьего и второго ПЗУ, выход третьего делителя частот с переменным коэффициентом деления соединен с входом делителя частот, второй вход первого элемента И НЕ и вход инвертора являются информационным входом устройства, выход инвертора соединен с вторым входом второго элемента И НЕ, первый и второй выходы дешифратора соединены с третьими входами первого и второго элементов И НЕ. 2. Устройство по п.1, отличающееся тем, что первый и второй делители частоты с переменным коэффициентом деления содержит последовательно соединенные счетчик, сумматор, первый и второй триггеры, а также элемент И - НЕ, первый вход которого соединен с выходом первого триггера и входом обнуления счетчика, при этом вход счетчика соединен с вторыми входами элемента И НЕ и первого триггера, выход второго триггера соединен с входом переноса сумматора, при этом вход счетчика и второй вход сумматора являются соответственно первым и вторым входами делителя с переменным коэффициентом деления, третьим входом которого является второй вход второго триггера, а его выходом является выход элемента И НЕ. 3. Устройство по п.1, отличающееся тем, что третий делитель частоты с переменным коэффициентом деления содержит последовательно соединенные счетчик, сумматор, первый и второй триггеры, выход последнего соединен с входом переноса сумматора, выход первого триггера соединен с обнуляющим входом счетчика, тактовый вход которого соединен с вторым входом первого триггера, причем вход счетчика и второй вход сумматора являются первым и вторым входами делителя с переменным коэффициентом деления, третьим входом и выходом которого являются соответственно второй вход второго триггера и выход первого триггера.Описание изобретения к патенту
Изобретение относится к электросвязи, преимущественно к передаче данных с помощью частотно-модулированных сигналов. Известно устройство формирования ЧМ сигнала [1] состоящее из эталонного генератора, смесителя, усилителя, ЧМ дискриминатора, блока выборки и хранения, сумматора, ключа и генератора. Принцип действия таких систем основан на перестройке характеристик генератора при воздействии входного манипулированного сигнала. Наиболее близкой по технической сущности к предложенному объекту является устройство для формирования частотно-манипулированных сигналов [2]Недостатки работы прототипа приводят к низкой достоверности принимаемых ЧМ сигналов. Целью настоящего изобретения является увеличение помехоустойчивости принимаемых сигналов. В устройство для формирования частотно-модулированного сигнала, содержащее генератор, первый выход которого соединен с первым входом первого делителя частоты с переменным коэффициентом деления, дешифратор, делитель частоты, выход которого соединен с входом полосового фильтра, выход которого является выходом устройства, введены второй, третий, делители частоты с переменным коэффициентом деления, первый, второй, третий постоянно-запоминающие устройства, реверсивный счетчик, первый, второй элементы И-НЕ и инвертор, причем второй и третий выход генератора соединен с первыми входами элементов И-НЕ, выходы которых соединены с входами реверсивного счетчика, выход которого соединен с входами дешифратора и всех постоянно-запоминающих устройств, первый, второй выходы первого постоянно-запоминающего устройства соединены с вторым и третьим выходами первого делителя частоты с переменным коэффициентом деления, выход которого соединен с первым входом второго делителя частоты с переменным коэффициентом деления, выход которого соединен с первым входом третьего делителя частоты с переменным коэффициентом деления, второй и третий входы которого и второй и третий входы второго делителя частот с переменными коэффициентами деления соединены соответственно с первым и вторым выходами третьего и второго постоянно-запоминающих устройств, выход третьего делителя частоты с переменным коэффициентом деления соединен с входом делителя частоты, второй вход первого элемента И-НЕ и вход инвертора являются информационным входом устройства, выход инвертора соединен с вторым входом второго элемента И-НЕ, первый, второй выходы дешифратора соединены с третьими входами первого и второго элементов И-НЕ. На фиг. 1 изображено предлагаемое устройство, которое содержит генератор 1; делитель частоты 4; дешифратор 7; первый 8-1, второй 8-2, третий 8-3 делители частот с переменным коэффициентом деления; полосовой фильтр 9; первую 10-1, вторую 10-2 схемы И-НЕ; первое 11-1, второе 11-2, третье 11-3 постоянно запоминающее устройство; реверсивный счетчик 12, инвертор 10-3; первый 8-1 и второй 8-2 делители частот с переменным коэффициентом деления содержат каждый сумматор 13; первый 14 и второй 16 триггеры; счетчик 15; схему И-НЕ 17. На фиг. 2 изображен третий 8-3 делитель частоты с переменным коэффициентом деления, содержащий счетчик 18; сумматор 19, первый 20, второй 21 триггеры. Предлагаемое устройство работает следующим образом. В данном устройстве протекает одновременно четыре процесса. Первый процесс процесс формирования управляющих сигналов для плановой перестройки с одной частоты на другую. Он осуществляется с помощью первой 10-1, второй 10-2 схем И-НЕ, инвертора 10-3, реверсивного счетчика 12, дешифратора 7, трех 11-1, 11-2, 11-3 постоянных запоминающих устройств. Второй и третий процессы идентичны друг другу. Они предполагают исключение одного тактового периода на заданном интервале. Эти процессы осуществляются в первом 8-1 и втором 8-2 делителях частот с переменным коэффициентом деления. Наконец, четвертый процесс процесс деления входной частоты на переменный коэффициент деления. Он осуществляется с помощью 8-3 делителя частот с переменным коэффициентом деления. Рассмотрим эти процессы более подробно. Процесс формирования управляющих сигналов. Сразу после включения устройства на информационный вход поступает информационный сигнал аi



f



N определяет интервал входной последовательности, на длительности которого исключается один период;
К-код, формируемый первым 11-1 постоянным запоминающим устройством. Пусть для приема требуется исключить один период входной последовательности из десяти. Тогда N 1010, а К=810; здесь и далее подстрочный индекс означает систему счисления. В первом 11-1 ПЗУ для управления первым 8-1 делителем частот с переменным коэффициентом деления величина "К" выдается в обратном коде. Так как в прямом коде К 01002, то в обратном коде К 10112. Данный код подается на вход "В" сумматора 13. На вход "А" этого же сумматора 13 подается сигнал с выхода счетчика 15. Пусть счетчик 15 находится в исходном нулевом состоянии. Первый 14 триггер находится также в исходном состоянии, т.е. на выходе логический 0, а на


f


Второй делитель частоты 8-2 с переменным коэффициентом деления может работать в тех же режимах, что и первый 8-1, а именно: исключается один период их целого значения N2 и из половинного значения N2(N2=K2+2). Процесс исключения одного периода при N2 равных половинному значению задается сигналом второго выхода второго 11-2 ПЗУ на аналогичный второй 16 триггер второго 8-2 делителя. Процесс деления на дробный коэффициент аналогичен. Сигнал с выхода второго 8-2 ДПКД поступает на вход третьего 8-3 ДПКД. Отличие третьего 8-3 ДПКД от рассмотренных ранее 8-1 и 8-2 заключается лишь в том, что в отсутствии схемы И-НЕ выходной сигнал третьего ДПКД снимается с выхода триггера. Выходная частота третьего 8-3 делителя частоты с переменным коэффициентом деления определяется выражением
f


fхар=f

Здесь К1 и К2 интервалы, на которых исключается один период частоты;
К3 коэффициент деления третьего 8-3 ДПКД;
К4 коэффициент деления делителя частоты (К4

Класс H04L27/12 схемы модуляторов