устройство для обнаружения конфликтов в локальной вычислительной сети

Классы МПК:G06F13/00 Соединение запоминающих устройств, устройств ввода-вывода или устройств центрального процессора или передача информации или других сигналов между этими устройствами
G06F11/00 Обнаружение ошибок, исправление ошибок; контроль
Автор(ы):,
Патентообладатель(и):Научное конструкторское бюро "Миус"
Приоритеты:
подача заявки:
1991-07-01
публикация патента:

Изобретение относится к вычислителной технике и может быть использовано в локальных вычислительных сетях с множественным доступом с контролем несущей и обнаружением конфликтов. Устройство содержит передающий 1 и приемный 2 трансформаторы, компаратор 5 и позволяет обнаруживать конфликты по увеличению уровня суммарного сигнала при наложении информации от нескольких абонентов. Повышение надежности обнаружения конфликтов в локальной вычислительной сети достигается введением дифференциатора 3, двухполупериодного выпрямителя 4, элемента И 6, элемента 7 задержки и D-триггера 8. Это дает возможность при сложении сигналов в моноканале от двух и более абонентов обнаруживать конфликты в сети по наличию перепадов уровня суммарного сигнала во время действия собственных информационных импульсов, что повышает надежность определения конфликтов. 2 ил.
Рисунок 1, Рисунок 2

Формула изобретения

УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ КОНФЛИКТОВ В ЛОКАЛЬНОЙ ВЫЧИСЛИТЕЛЬНОЙ СЕТИ, содержащее передающий и приемный трансформаторы и компаратор, причем диагностируемая шина "Моноканал" устройства соединена с прямым и инверсным выходами передающего трансформатора и прямым и инверсным входами приемного трансформатора соответственно, выход приемного трансформатора подключен к выходной шине "Декодер" устройства для подключения к входу абонента, прямой и инверсный входы передающего трансформатора соединены с входной шиной "Кодер" устройства для подключения к выходу абонента, отличающееся тем, что, с целью повышения достоверности обнаружения конфликтов в локальной вычислительной сети, в него введены дифференциатор, выпрямитель, элемент задержки, элемент И и триггер, причем выход приемного трансформатора через дифференциатор подключен к входу двухполупериодного выпрямителя, выход которого соединен с первым входом компаратора, второй вход которого соединен с шиной "Порог" устройства, выход "Равно" компаратора подключен к первому входу элемента И, выход которого соединен с входом синхронизации триггера, шина "Конфликт" устройства подключена к прямому выходу триггера, информационный вход которого соединен с шиной логической единицы устройства, прямой вход передающего трансформатора соединен с вторым входом элемента И и через элемент задержки с третьим входом элемента И, шина "Сброс" подключена к входу сброса триггера.

Описание изобретения к патенту

Изобретение относится к вычислительной технике и может быть использовано в локальных вычислительных сетях с множественным доступом с контролем несущей и обнаружением конфликтов.

Целью изобретения является повышение достоверности обнаружения конфликтов в локальной вычислительной сети.

На фиг.1 представлена структурная схема устройства; на фиг.2 - временная диаграмма его работы.

Устройство содержит передающий 1 и приемный 2 трансформаторы, дифференциатор 3, двухполупериодный выпрямитель 4, компаратор 5, элемент И 6, элемент 7 задержки и D-триггер 8. Прямой и инверсный входы передающего трансформатора 1 соединены с шиной "Кодер" 9, прямой и инверсный выходы передающего трансформатора 1 подключены к шине "Моноканал" 10, выход трансформатора 2 соединен с шиной "Декодер" 11. Шина "Порог" 12 и шина "Сброс" 15 соединены соответственно с пороговым входом компаратора 5 и входом сброса D-триггера 8, прямой выход которого соединен с шиной "Конфликт" 14.

Устройство работает следующим образом.

Перед началом работы необходимо подать сигнал на шину "Сброс" для установки в начальное состояние D-триггера 8, при котором сигнал на шине "Конфликт" 14 отсутствует. Затем на шину 9 подается код "Манчестер-2" в виде двух однополярных импульсных последовательностей на прямой и инверсный входы передающего трансформатора 1, где он преобразуется в двуполярную импульсную последовательность и поступает в шину "Моноканал" 10. Из шины "Моноканал" 10 двуполярный код "Манчестер-2" поступает на приемный трансформатор 2, с выхода которого импульсы этого кода поступают на выходную шину "Декодер" 11 и на вход дифференциатора 3. Дифференциатор 3 осуществляет дифференцирование всех импульсов, поступающих из шины "Моноканал" 10 (фиг. 2). Дифференцированные импульсы с дифференциатора 3 пропускают на вход двухполупериодного выпрямителя 4, который пропускает без изменений импульсы положительной полярности и переводит в положительную область импульсы отрицательной полярности (фиг.2). Выпрямленные импульсы с выпрямителя 4 поступают на сигнальный вход компаратора 5, на пороговый вход которого поступает пороговое напряжение с шины "Порог" 12. Напряжение на шине "Порог" 12 выбирается таким, чтобы вызывалось срабатывание компаратора 5 при любом импульсе, поступающем на его сигнальный вход с выпрямителя 4.

Для того, чтобы анализировать уровень сигнала только в моменты действия собственных выдаваемых импульсов, используется элемент И 6 и элемент 7 задержки. Каждый импульс с выхода шины "Кодер" 9 поступает на вход элемента И 6 и он же, задержанный на элементе задержки 7, поступает на вход элемента И 6 (фиг.2). Элемент И 6 открывается при каждом собственном выдаваемом импульсе, но не сразу, а с задержкой, равной длительности дифференцированных импульсов, для того, чтобы не пропускать импульсы, образующиеся при дифференцировании передних фронтов собственных информационных импульсов. Следовательно, время задержки элемента 7 задержки должно быть больше длительности дифференцированных импульсов на уровне порога срабатывания компаратора 5, но не больше времени действия самого короткого собственного информационного импульса. Элемент И 6 одновременно с информационным импульсом закрывается и не пропускает дифференцированные импульсы, образующиеся при дифференцировании задних фронтов собственных информационных импульсов. Таким образом, сигналы с выхода компаратора 5 проходят на вход записи D-триггера 8 только на время действия каждого укороченного собственного информационного импульса (фиг.2). Если во время действия этого импульса происходит подавление или сложение уровней двух конфликтующих сигналов, то образуется перепад уровня суммарного сигнала, который, пройдя дифференциатор 3 и выпрямитель 4, вызывает срабатывание компаратора 5, и, так как в это время элемент И 6 открыт, то происходит запись "1" в D-триггер 8 и появляется сигнал на шине "Конфликт" 14, что означает наличие конфликта в сети. Таким образом, в предлагаемом устройстве независимо от того, складываются сигналы в шине "Моноканал" 10 или вычитаются, надежно выявляется конфликт, так как во время действия каждого собственного выдаваемого импульса выявляется наличие как положительных, так и отрицательных перепадов уровня в суммарном сигнале.

Данное устройство повышает достоверность определения конфликтов в отличие от устройств, определяющих конфликт только по превышению суммарным сигналом порогового уровня, так как суммарный сигнал может как увеличиваться по уровню, так и уменьшаться.

Класс G06F13/00 Соединение запоминающих устройств, устройств ввода-вывода или устройств центрального процессора или передача информации или других сигналов между этими устройствами

способ, сервер, компьютерная программа и компьютерный программный продукт для кэширования -  патент 2527736 (10.09.2014)
управление скоростью, с которой обрабатываются запросы на прерывание, формируемые адаптерами -  патент 2526287 (20.08.2014)
способ синхронизации доступа к разделяемым ресурсам вычислительной системы и обнаружения и устранения повисших блокировок с использованием блокировочных файлов -  патент 2526282 (20.08.2014)
способ, исключающий задержку передачи сообщений при устранении конфликтов доступа, и система его реализации -  патент 2525749 (20.08.2014)
облегчение операций ввода-вывода в режиме передачи между канальной подсистемой и устройствами ввода-вывода -  патент 2520356 (20.06.2014)
способ и устройство контроля активации подчиненных блоков сети lin посредством анализа причин активации -  патент 2519025 (10.06.2014)
система и язык разметки для извлечения информации из независимых устройств в веб-пространстве -  патент 2516694 (20.05.2014)
контроллер передачи данных -  патент 2514135 (27.04.2014)
гетерогенный процессор -  патент 2513759 (20.04.2014)
устройство для повышения пропускной способности асинхронных цифровых систем коммутации -  патент 2511553 (10.04.2014)

Класс G06F11/00 Обнаружение ошибок, исправление ошибок; контроль

пассажирский самолет с системой управления общесамолетным оборудованием и самолетными системами -  патент 2529248 (27.09.2014)
резервированная многоканальная вычислительная система -  патент 2527191 (27.08.2014)
способ восстановления данных в системе управления базами данных -  патент 2526753 (27.08.2014)
система функционального тестирования карт полупроводниковой памяти -  патент 2524858 (10.08.2014)
устройство обнаружения и коррекции ошибок в параллельной магистрали -  патент 2524854 (10.08.2014)
устройство ввода-вывода -  патент 2524852 (10.08.2014)
способ устранения конфликта доступа к центру и реализующая способ система -  патент 2523935 (27.07.2014)
устройство для приема двоичной информации по двум параллельным каналам связи -  патент 2523210 (20.07.2014)
измерительное средство для функций адаптера -  патент 2523194 (20.07.2014)
система и способ автоматической обработки системных ошибок программного обеспечения -  патент 2521265 (27.06.2014)
Наверх