цифровой частотный детектор
Классы МПК: | H04L27/14 схемы демодуляторов |
Автор(ы): | Аношкин А.В., Дубовик Н.Н., Железцов Ю.К. |
Патентообладатель(и): | Дубовик Николай Николаевич |
Приоритеты: |
подача заявки:
1991-05-12 публикация патента:
30.07.1994 |
Цифровой частотный детектор содержит аналого - цифровой преобразователь 1, регистры сдвига 2,3,4, сумматоры 5,6, умножитель на два 7, блоки запрета 8,9, блок деления 10, декодирующий блок 11, блок определения модуля числа 12, цифровой компаратор 13, генератор импульсов 14 1-2-3-4-6-9-10-11, 2-5-7-8-10, 14-1, 14-2, 14-3, 14-4, 3-5-6, 5-12-13-8, 1-6. 1 ил.
Рисунок 1
Формула изобретения
ЦИФРОВОЙ ЧАСТОТНЫЙ ДЕТЕКТОР, содержащий последовательно соединенные аналого-цифровой преобразователь и первый регистр сдвига, выход которого соединен с первым входом первого сумматора, выход которого через последовательно соединенные умножитель на два, первый блок запрета и блок деления подключен к входу декодирующего блока, выход которого является выходом цифрового частотного детектора, выход второго регистра сдвига соединен с входом третьего регистра сдвига, выход которого подключен к первому входу второго сумматора, второй вход которого соединен с выходом аналого-цифрового переобразователя, а выход подключен к информационному входу второго блока запрета, выход которого соединен с вторым входом блока деления, управляющий вход, соединенный с управляющим входом первого блока запрета, подключен к выходу цифрового компаратора, вход которого соединен с выходом блока определения модуля числа, вход которого подключен к выходу первого сумматора, второй вход которого соединен с выходом второго регистра сдвига, причем выход генератора импульсов подключен к тактовым входам первого, второго и третьего регистров сдвига и аналого-цифрового преобразователя, информационный вход которого является входом цифрового частотного детектора, отличающийся тем, что, с целью повышения точности и обеспечения возможности детектирования сигнала с постоянной составляющей, выход первого регистра сдвига соединен с информационным входом второго регистра сдвига, а выход первого сумматора подключен к третьему входу второго сумматора.Описание изобретения к патенту
Изобретение относится к радиотехнике. Целью изобретения является повышение точности и обеспечение возможности детектирования сигнала с постоянной составляющей. На чертеже изображена структурная электрическая схема предложенного цифрового частотного детектора. Цифровой частотный детектор содержит аналого-цифровой преобразователь (АЦП) 1, первый, второй, третий регистры 2 3, 4 сдвига, первый, второй сумматоры 5, 6, умножитель 7 на два, первый, второй блоки 8, 9 запрета, блок 10 деления, декодирующий блок 11, блок 12 определения модуля числа, цифровой компаратор 13, генератор 14 импульсов. Цифровой частотный детектор работает следующим образом. Принимаемый сигнал S(t) поступает на информационный вход АЦП 1, который с периодом То = 1/fо производит преобразование мгновенных значений напряжения этого сигнала S(ti) = Si в параллельный цифровой код. Этот код последовательно заполняет регистры 2, 3, 4 сдвига. Таким образом, в установившемся режиме в регистре 4 сдвига находится код S1, в регистре 3 сдвига - код S2, в регистре 2 сдвига - код S3, на выходе АЦП 1 - код S4, где S1, S2, S3 и S4 - мгновенные значения напряжения входного в моменты времени t1, t2, t3 и t4 соответственно. Содержимое регистра 2 сдвига S3 поступает на первый вход сумматора 5, на второй вход которого (инверсный) с выхода регистра 3 сдвига поступает код S2. В результате на выходе сумматора 5 появляется код (S3 - S2), который после умножения на два в умножителе 7 поступает на информационный вход блока 8 запрета. Одновременно с этим код (S3-S2) поступает на вход блока 12 определения модуля числа и третий (инверсный) вход сумматора 6, на первый (инверсный) вход которого с выхода регистра 4 сдвига подается код S1, на второй вход с выхода АЦП 1 поступает код S4. В результате на выходе сумматора 6 образуется код (S4 + S2 - S3 - S1), который подается на информационный вход блока 9 запрета. Блок 12 определения модуля числа определяет модуль (S3 - S2), который поступает в цифровой компаратор 13, где код
















Класс H04L27/14 схемы демодуляторов