устройство поиска псевдошумового сигнала по задержке
Классы МПК: | H04L7/02 регулирование скорости и(или) фазы с помощью принятых кодовых сигналов, которые не содержат особой синхронизирующей информации |
Автор(ы): | Ефимов В.П., Елишев В.В., Шарук О.Г. |
Патентообладатель(и): | Ефимов Владимир Павлович, Елишев Вячеслав Валентинович |
Приоритеты: |
подача заявки:
1991-01-02 публикация патента:
30.07.1994 |
Использование: в электросвязи, радиотехнике, в системах передачи информации и измерения дальности. Сущность изобретения: устройство поиска псевдошумового сигнала (ПШС) по задержке содержит фильтр нижних частот (ФНЧ) 1, первый, второй двухпороговые блоки (ДПБ) 2,6, первую, вторую, третью, четвертую линии задержки (ЛЗ) 3, 8, 10, 15, первый, второй блоки перемножителей 4,19, мажоритарный блок 5, счетчик 7 импульсов, регистратор 9 сдвига, блок коммутации 11, генератор ПШС 12, генератор тактовых импульсов (ТИ) 13, коррелятор 14, пороговый блок 16, сумматор 17, дополнительную ЛЗ 18, ослабитель 20. Цель изобретение - повышение помехоустойчивости. 2 ил.
Рисунок 1, Рисунок 2
Формула изобретения
УСТРОЙСТВО ПОИСКА ПСЕВДОШУМОВОГО СИГНАЛА ПО ЗАДЕРЖКЕ, содержащее последовательно соединенные первую линию задержки, коррелятор и пороговый блок, фильтр нижних частот, вход которого соединен с входом первой линии задержки и является входом устройства, а также последовательно соединенные первый двухпороговый блок, вторая линия задержки, блок перемножителей, мажоритарный блок, второй двухпороговый блок, третью линию задержки, регистр сдвига, блок коммутации и генератор псевдошумового сигнала (ПШС), выход которого соединен с другим входом коррелятора, второй выход второго двухпорогового блока через последовательно соединенные счетчик импульсов и четвертую линию задержки соединен с разрешающим входом блока коммутации, запрещающий вход которого соединен с выходом порогового блока, причем тактовые входы генератора ПШС, регистра сдвига и счетчика импульсов соединены между собой и с выходом генератора тактовых импульсов, отличающееся тем, что, с целью повышения помехоустойчивости, между выходом фильтра нижних частот и входом первого двухпорогового блока введен сумматор, между выходом и другим входом которого включены введенные последовательно соединенные дополнительная линия задержки, второй блок перемножителей и ослабитель.Описание изобретения к патенту
Изобретение относится к электросвязи и радиотехнике и может быть использовано в системах передачи информации и измерения дальности. Цель изобретения - повышение помехоустойчивости. На фиг. 1 приведена структурная электрическая схема устройства поиска псевдошумового сигнала (ПШС) по задержке; на фиг.2 - вариант выполнения второго двухпорогового блока. Устройство поиска ПШС по задержке содержит фильтр нижних частот (ФНЧ) 1, первый двухпороговый блок (ДПБ) 2, первую линию задержки 3, первый блок перемножителей 4, мажоритарный блок 5, второй двухпороговый блок 6, счетчик 7 импульсов, вторую линию задержки 8, регистр сдвига 9, третью линию задержки 10, блок коммутации 11, генератор ПШС 12, генератор 13 тактовых импульсов (ТИ), коррелятор 14, четвертую линию задержки 15, пороговый блок 16, сумматор 17, дополнительную линию задержки (ЛЗ) 18, второй блок перемножителей 19, ослабитель 20. Второй двухпороговый блок (ДПБ) 6 содержит первый и второй компараторы 21 и 22, инвертор 23 и элемент ИЛИ 24. Напряжение на первом выходе ДПБ 6 будет +1, если напряжение на входе больше верхнего или меньшего нижнего порога, и 0, если входное напряжение находится в пределах между верхним и нижним порогами:U







Первый ДПБ 2 построен на компараторах так, что, если напряжение на входе больше верхнего порога, то на выходе +1, если меньше нижнего порога, то -1, а если находится в пределах между верхним и нижним порогами, то 0:
Uвых=



Мажоритарный блок 5 представляет собой сумматор. Счетчик 7 импульсов представляет собой суммирующий счетчик емкостью n. Он подсчитывает число подряд следующих символов +1, и когда это число становится равным n, на выходе появляется импульс, а счетчик обнуляется. При поступлении на вход счетчика символа 0 счетчик обнуляется. Ослабитель 20 представляет собой линейную цепь с коэффициентом передачи меньше единицы. Устройство поиска ПШС по задержке работает следующим образом. Входной ПШС поступает на вход ФНЧ 1, выполняющего роль фильтра, согласованного с одиночным символом ПШС. С выхода ФНЧ 1 сигнал поступает через сумматор 17 на вход дополнительной ЛЗ 18. Символ ПШС с отводов ЛЗ 18 поступает на входы второго блока 19 перемножителей. В блоке 19 перемножителей осуществляется предсказание следующего символа ПШС по предыдущим в соответствии с алгоритмом:
Cj=









Класс H04L7/02 регулирование скорости и(или) фазы с помощью принятых кодовых сигналов, которые не содержат особой синхронизирующей информации