пирамидальный дешифратор

Классы МПК:G06F11/00 Обнаружение ошибок, исправление ошибок; контроль
Автор(ы):, , ,
Патентообладатель(и):Татур Михаил Михайлович
Приоритеты:
подача заявки:
1991-06-04
публикация патента:

Изобретение относится к вычислительной технике. Цель изобретения - упрощение устройства. Цель достигается тем, что пирамидальный дешифратов имеет два входа управления, соединенные с первыми и вторыми входами управления всех узлов дешифрации, а каждый узел дешифрации содержит два элемента МАЖОРИТАРНОСТЬ и инвертор, причем вход выборки соединен с первыми входами первого и второго элементов МАЖОРИТАРНОСТЬ, информационный вход соединен с инвертором и вторым входом второго элемента МАЖОРИТАРНОСТЬ, первый и второй входы управления соединены с третьими входами первого и второго элементов МАЖОРИТАРНОСТЬ соответственно. 1 табл., 2 ил.
Рисунок 1, Рисунок 2, Рисунок 3

Формула изобретения

ПИРАМИДАЛЬНЫЙ ДЕШИФРАТОР, содержащий K уровней дешифрации (K - разрядность информационного входа дешифратора), причем j-й разряд информационного входа дешифратора подключен к информационным входам узлов дешифрации j-го уровня (j = пирамидальный дешифратор, патент № 2017208), каждый выход узла дешифрации j-го уровня подключен к входу выборки узла дешифрации (j+1)-го уровня, первый и второй входы управления дешифратора подключены соответственно к первым и вторым входам управления всех узлов дешифрации, каждый узел дешифрации содержит два элемента МАЖОРИТАРНОСТЬ, отличающийся тем, что, с целью упрощения дешифратора, каждый узел дешифрации содержит инвертор, причем вход выборки узла дешифрации соединен с первыми входами первого и второго элементов мажоритарность, информационный вход узла дешифрации соединен с вторым входом второго элемента мажоритарность и входом инвертора, выход которого соединен с вторым входом первого элемента МАЖОРИТАРНОСТЬ, первый и второй входы управления узла дешифрации соединены с третьими входами первого и второго элементов МАЖОРИТАРНОСТЬ соответственно, первый и второй выходы узла дешифрации - с выходами первого и второго элементов МАЖОРИТАРНОСТЬ соответственно.

Описание изобретения к патенту

Изобретение относится к вычислительной технике и может быть использовано при построении легкотестируемых устройств.

Цель изобретения - упрощение дешифратора.

На фиг. 1 приведена функциональная схема узла дешифрации с разрядностью информационного входа; на фиг. 2 - функциональная схема пирамидального дешифратора с разрядностью информационного входа и числом уровней К = 3.

Узел дешифрации (фиг. 1) содержит информационный вход Х - 1, вход Сs - 2 выборки, первый и второй входы U1, U2 - 3, 4 управления узлом дешифрации , выходы Fo, F1 - 5, 6, инвертор 7, первый и второй элементы 8 и 9 МАЖОРИТАРНОСТЬ.

Пирамидальный дешифратор (фиг. 2) содержит три уровня узлов 10 дешифрации и 23 выходов 11.

Пирамидальный дешифратор имеет два режима работы - основной и тестовый.

В основном режиме на входы U1, U2 - 3, 4 управления подается комбинация 0, 0. При этом каждый узел дешифрации реализует функции

Fo = Cпирамидальный дешифратор, патент № 2017208; F1 = CsX, а все устройство выполняет функцию полного дешифратора. На информационный вход (разряды Х13) в основном режиме подается дешифрируемое слово.

В тестовом режиме на информационные входы Х1 дешифратора подаются всего две комбинации: все нули или все единицы. На входы U1, U2управления пирамидальным дешифратором подается тест, состоящий из четырех комбинаций и являющийся полным в классе одиночных константных неисправностей. Проверяющий тест и доказательство его полноты приведены в таблице. Четыре тестовых набора выявляют константные неисправности во всех одиннадцати контрольных точках (КТ) узла дешифрации. При этом путь, включающий вход Сs, в каждом тестовом наборе является активизированным, а последовательность сигналов Cs совпадает с Fo и F1.

Сделанные замечания позволяют утверждать, что слайсевый пирамидальный дешифратор, схема которого для случая К = 3 приведена на фиг. 2, имеет стандартный тест (см. таблицу).

Класс G06F11/00 Обнаружение ошибок, исправление ошибок; контроль

пассажирский самолет с системой управления общесамолетным оборудованием и самолетными системами -  патент 2529248 (27.09.2014)
резервированная многоканальная вычислительная система -  патент 2527191 (27.08.2014)
способ восстановления данных в системе управления базами данных -  патент 2526753 (27.08.2014)
система функционального тестирования карт полупроводниковой памяти -  патент 2524858 (10.08.2014)
устройство обнаружения и коррекции ошибок в параллельной магистрали -  патент 2524854 (10.08.2014)
устройство ввода-вывода -  патент 2524852 (10.08.2014)
способ устранения конфликта доступа к центру и реализующая способ система -  патент 2523935 (27.07.2014)
устройство для приема двоичной информации по двум параллельным каналам связи -  патент 2523210 (20.07.2014)
измерительное средство для функций адаптера -  патент 2523194 (20.07.2014)
система и способ автоматической обработки системных ошибок программного обеспечения -  патент 2521265 (27.06.2014)
Наверх