устройство для формирования опорного напряжения

Классы МПК:H04L7/02 регулирование скорости и(или) фазы с помощью принятых кодовых сигналов, которые не содержат особой синхронизирующей информации 
Автор(ы):
Патентообладатель(и):Чернышев Владлен Леонидович
Приоритеты:
подача заявки:
1991-06-19
публикация патента:

Сущность изобретения: устройство содержит удвоитель частот 1, делитель частот 2, сумматоры по модулю два 3, 6, полосовые фильтры 4, 7, стабилизаторы амплитуды сигнала 5, 8, 12, элемент задержки 9, элемент И 10, узкополосный фильтр 11, фазовращатель 13. 1 - 2 - 10 - 11 - 12 - 6 - 7 - 8 - 9 - 10, 2 - 3 - 4 - 5 - 6, 11 - 13. 1 ил.
Рисунок 1

Формула изобретения

УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ ОПОРНОГО НАПРЯЖЕНИЯ , содеpжащее удвоитель частоты, вход котоpого является входом устpойства, последовательно соединенные пеpвый полосовой фильтp и пеpвый стабилизатоp амплитуды сигнала, узкополосный фильтp, последовательно соединенные втоpой полосовой фильтp и втоpой стабилизатоp амплитуды сигнала и делитель частоты, отличающееся тем, что, с целью повышения точности установки фазы опоpного напpяжения, введены два сумматоpа по модулю два фазовpащатель, выход котоpого является выходом устpойства, тpетий стабилизатоp амплитуды сигнала и последовательно соединенные элемент задеpжки, ко входу котоpого подключен выход пеpвого стабилизатоpа амплитуды сигнала, и элемент И, втоpой вход и выход котоpого соединены соответственно с выходом делителя частоты, котоpый подключен к пеpвому входу пеpвого сумматоpа по модулю два, и со входом узкополосного фильтpа, выход котоpого подключен к входу фазовpащателя и к входу тpетьего стабилизатоpа амплитуды сигнала, выход котоpого подключен к пеpвому входу втоpого сумматоpа по модулю два, втоpой вход и выход котоpого соединены соответственно с выходом втоpого стабилизатоpа амплитуды сигнала и с входом пеpвого полосового фильтpа, пpи этом выход пеpвого стабилизатоpа амплитуды сигнала подключен к втоpому входу пеpвого сумматоpа по модулю два, выход котоpого соединен с входом втоpого полосового фильтpа, а выход удвоителя частоты подключен к входу делителя частоты.

Описание изобретения к патенту

Изобретение относится к технике радиосвязи и может использоваться при разработке приемников сигналов с фазовой манипуляцией.

Известно устройство для формирования опорного напряжения, содержащее последовательно соединенные удвоитель частоты, полосовой фильтр, стабилизатор амплитуды сигнала, сумматор, второй полосовой фильтр, второй удвоитель частоты, перемножитель, второй вход которого через узкополосный фильтр соединен с выходом второго полосового фильтра, третий полосовой фильтр и второй стабилизатор амплитуды сигнала, выход которого соединен с вторым входом сумматора, выход узкополосного фильтра соединен с делителем частоты.

Такое устройство из-за низкой стабильности характеристик аналогового сумматора и стабилизаторов амплитуды сигнала не позволяет получить высокую точность установки фазы выделяемого колебания.

Целью изобретения является повышение точности установки фазы опорного напряжения.

Для достижения цели в устройство для формирования опорного напряжения, содержащее удвоитель частоты, вход которого является входом устройства, последовательно соединенные первый полосовой фильтр и первый стабилизатор амплитуды сигнала, узкополосный фильтр, последовательно соединенные второй полосовой фильтр и второй стабилизатор амплитуды сигнала и делитель частоты, введены два сумматора по модулю два, фазовращатель, выход которого является выходом устройства, третий стабилизатор амплитуды сигнала и последовательно соединенные элемент задержки, по входу которого подключен выход первого стабилизатора амплитуды сигнала, и элемент И, второй вход и выход которого соединены соответственно с выходом делителя частоты, который подключен к первому входу первого сумматора по модулю два, и с входом узкополосного фильтра, выход которого подключен к входу фазовращателя и к входу третьего стабилизатора амплитуды сигнала, выход которого подключен к первому входу второго сумматора по модулю два, второй вход и выход которого соединены соответственно с выходом второго стабилизатора амплитуды сигнала и с входом первого полосового фильтра, при этом выход первого стабилизатора амплитуды сигнала подключен к второму входу первого сумматора по модулю два, выход которого соединен с входом второго полосового фильтра а выход удвоителя частоты подключен к входу делителя частоты.

На чертеже представлена структурная электрическая схема устройства.

Устройство содержит последовательно соединенные удвоитель 1 частоты, делитель 2 частоты, сумматор 3 по модулю два, полосовой фильтр 4, стабилизатор 5 амплитуды сигнала, сумматор 6 по модулю два, полосовой фильтр 7, стабилизатор 8 амплитуды сигнала и элемент 9 задержки, вход которого объединен с вторым входом сумматора 3 по модулю два, и последовательно соединенные элемент И 10, первый вход которого соединен с выходом делителя 2 частоты, а второй вход соединен с выходом элемента 9 задержки, узкополосный фильтр 11, выход которого через стабилизатор 12 амплитуды сигнала соединен с вторым входом сумматора 6 по модулю два и непосредственно - с фазовращателем 13.

Устройство работает следующим образом.

Приходящий сигнал фазовой телеграфии поступает на вход удвоителя 1 частоты, который снимает манипуляцию с приходящего сигнала. С его выхода сигнал удвоенной частоты поступает на вход делителя 2 частоты. С выхода делителя 2 частоты сигнал с частотой, равной частоте приходящего сигнала, поступает на первые входы элемента И 10 и сумматора 3 по модулю два.

Стабилизатор 8 амплитуды сигнала преобразует синусоидальное колебание в колебание прямоугольных импульсов, которые через элемент 9 задержки, время задержки которого равно четверти периода приходящего сигнала, поступают на второй вход элемента И 10 и непосредственно на второй вход сумматора 3 по модулю 2. На выходе элемента И 10 формируется сигнал единичного уровня, если на его первом и втором входах сигналы одновременно превышают пороговое значение - нулевой уровень. В противном случае на выходе элемента И 10 формируется сигнал нулевого уровня.

На выходе сумматора 3 по модулю два появляется сигнал единичного уровня, когда в наборе входных сигналов содержится сигнал, повышающий пороговое значение - нулевой уровень только на одном из входов. В противном случае на выходе сумматора 3 по модулю два формируется сигнал нулевого уровня.

С выхода элемента И 10 последовательность двухуровневых импульсов поступает на вход узкополосного фильтра 11, преобразующего эту последовательность в сигнал синусоидальной формы. С выхода сумматора 3 по модулю два последовательность двухуровневых сигналов поступает на вход полосового фильтра 4, преобразующего эту последовательность в сигнал синусоидальной формы.

Сигналы, формируемые на выходах узкополосного фильтра 11 и полосового фильтра 4, преобразуются стабилизаторами 12 и 5 амплитуды сигнала в двухуровневые сигналы и затем подаются на входы сумматора 6 по модулю два.

Формируемая на выходе сумматора 6 по модулю два последовательность двухуровневых сигналов поступает на полосовой фильтр 7, преобразующий эту последовательность в сигнал синусоидальной формы, поступающий на вход стабилизатора 8 амплитуды сигнала.

Сигнал, формируемый на выходе узкополосного фильтра 11, через фазовращатель 13, компенсирующий набег фазы, вносимый делителем 2 частоты, подается на выход устройства. Сформированный таким образом сигнал отвечает требованиям, предъявляемым к опорному напряжению для реализации фазочувствительных детекторных устройств в приемниках фазоманипулированных сигналов. (56) Авторское свидетельство СССР N 1688443, кл. H 04 L 7/02, 1989.

Класс H04L7/02 регулирование скорости и(или) фазы с помощью принятых кодовых сигналов, которые не содержат особой синхронизирующей информации 

устройство синхронизации в системе радиосвязи с программной перестройкой рабочей частоты -  патент 2510933 (10.04.2014)
устройство синхронизации псевдослучайной последовательности с функцией исправления ошибок -  патент 2486682 (27.06.2013)
дискриминатор для синхронизации по задержке в-частотного дискретно-кодированного сигнала -  патент 2479139 (10.04.2013)
устройство синхронизации несущей и опорной частот в канале связи со значительными частотными нестабильностями и ограничениями на энергетику -  патент 2451408 (20.05.2012)
способ и устройство формирования сигналов квадратурной амплитудной манипуляции -  патент 2439819 (10.01.2012)
не допускающая сбоев схема мультиплексора синхросигналов и способ работы -  патент 2404517 (20.11.2010)
способ синхронизации микрокомпьютеров, например бортовых компьютеров, параллельно работающих в сети -  патент 2390953 (27.05.2010)
способ и устройство синхронизации псевдослучайных последовательностей -  патент 2320080 (20.03.2008)
временной дискриминатор устройства тактовой синхронизации -  патент 2314646 (10.01.2008)
устройство поиска широкополосных сигналов -  патент 2313183 (20.12.2007)
Наверх