дискриминатор частоты следования импульсов
Классы МПК: | H03H17/00 Схемы с использованием цифровой техники |
Автор(ы): | Берсенев А.А., Емельянов С.Ю., Емельянов Ю.А., Кучер И.Д., Наговицын С.П., Цыганков К.В., Чистяков Б.В. |
Патентообладатель(и): | Берсенев Андрей Антонович, Емельянов Сергей Юрьевич, Емельянов Юрий Анатольевич, Кучер Игорь Данилович, Наговицын Сергей Петрович, Цыганков Константин Владимирович, Чистяков Борис Викторович |
Приоритеты: |
подача заявки:
1991-02-22 публикация патента:
15.02.1994 |
Использование: в радиотехнике для дискриминации частоты следования импульсов. Сущность изобретения: дискриминатор содержит генератор 1 импульсов, счетчики 2,3, триггеры 4,5,6, элементы И 7,12,13,14, элементы ИЛИ 15,16,17, вход 18 дискриминатора, дешифраторы 8,9,10,11, выходы 19,20 дискриминатора. 1 ил.
Рисунок 1, Рисунок 2
Формула изобретения
ДИСКРИМИНАТОР ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ, содержащий первый, второй и третий триггеры и первый, второй, третий и четвертый элементы И, при этом прямые выходы первого и второго триггеров соединены с первыми входами соответственно первого и второго элементов И, отличающийся тем, что, с целью повышения точности, введены первый и второй счетчики импульсов, генератор импульсов, выход которого соединен со счетным входом первого счетчика импульсов, первый, второй и третий дешифраторы, входы которых соединены с соответствующими выходами первого счетчика импульсов, четвертый дешифратор, входы которого соединены с выходами второго счетчика импульсов, а выход - с S-входом третьего триггера, прямой выход которого соединен с входом третьего дешифратора, а также первый, второй и третий элементы ИЛИ, при этом первый и второй входы третьего элемента ИЛИ соединены с выходами соответственно первого и третьего элементов И, третий вход соединен с выходом третьего триггера, а выход - с первыми входами первого и второго элементов ИЛИ и с входом установки в "0" второго счетчика импульсов, выход второго элемента И соединен с вторыми входами первого и второго элементов ИЛИ, выход которого соединен с R-входом второго триггера, инверсный выход которого соединен с первым входом третьего элемента И, второй вход которого соединен с вторыми входами первого и второго элементов И, с входом установки в "0" второго счетчика импульсов и с выходом четвертого элемента И, первый вход которого соединен с инверсным выходом третьего триггера, а второй вход является входом дискриминатора частоты импульсов, третий вход первого элемента И соединен с прямым выходом первого триггера, S-вход которого соединен с выходом первого дешифратора, R-вход соединен с выходом первого элемента ИЛИ, а инверсный выход - с третьим входом третьего элемента И и с входом первого дешифратора, инверсный выход второго триггера соединен с третьим входом второго элемента И и с входом второго дешифратора.Описание изобретения к патенту
Изобретение относится к радиотехнике и может быть использовано для дискриминации частоты следования импульсов. Цель изобретения - повышение точности. На чертеже представлена электрическая структурная схема дискриминатора частоты следования импульсов. Дискриминатор частоты следования импульсов содержит генератор 1 импульсов, первый 2 и второй 3 счетчики, второй 4, первый 5 и третий 6 триггеры, четвертый 7 элемент И, первый 8, второй 9, третий 10 и одиннадцатый дешифраторы, первый 12, второй 13 и третий 14 элементы И, первый 15, второй 16 и третий элементы ИЛИ, вход 18 и первый 19 и второй 20 выходы дискриминатора. В исходном состоянии первый 2 и второй 3 счетчики и первый 5, второй 4 и третий 6 триггеры обнулены. С подачей импульсов опорной частоты Fоп с выхода генератора 1 на вход первого счетчика 2 осуществляется их подсчет, а по существу суммирование периодов Топопорной частоты. Входы первого 8, второго 9 и третьего 10 дешифраторов подключены к соответствующим выходам первого счетчика 2, а входы четвертого дешифратора 11 - к соответствующим выходам второго счетчика 3. При этом задаются установки кода периода Тв верхней частоты Fвзаданной полосы пропускания (первый дешифратор 8), кода периода Тн нижней частоты заданной полосы пропускания (второй дешифратор 9), заданной длительности сигнала управления исполнительным органом (третий дешифратор 10) и заданного количества сигналов, прошедших в полосе пропускания (четвертый дешифратор 11). Сигналы входной частоты Fвх, которые проверяются на предмет нахождения их в заданной полосе пропускания, подаются на вход 18 и далее на вход четвертого элемента И 7. Если на другом входе четвертого элемента И 7 имеет место высокий уровень, задаваемый с нулевого выхода третьего триггера 6, то сигналы Fвх проходят через четвертый элемент И 7, устанавливают первый счетчик 2 в нулевое состояние и подаются на третьи входы первого 12, второго 13 и третьего 14 элементов И. Если в момент подачи входного сигнала Fвх результат счета периодов опорной частоты меньше периода Тв верхней частоты полосы пропускания:


Класс H03H17/00 Схемы с использованием цифровой техники