способ и устройство двухтактного интегрирования с компенсацией погрешностей

Классы МПК:G06G7/18 для интегрирования или дифференцирования
Автор(ы):
Патентообладатель(и):Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Московский авиационный институт (национальный исследовательский университет)" (МАИ) (RU)
Приоритеты:
подача заявки:
2013-03-29
публикация патента:

Группа изобретений относится к автоматике и аналоговой вычислительной технике и предназначена для создания прецизионных интеграторов аналоговых сигналов инерциальных приборов систем навигации и автоматического управления в ракетно-космических системах. Техническим результатом является повышение точности вычисления интегральной функции. Устройство содержит две одинаковые секции интегрирования, выполняющие интегрирование на двух последовательных временных участках, и сумматор, при этом каждая секция интегрирования содержит интегратор, два замыкающих ключа, коммутатор, два блока аналоговой памяти, сумматор. 2 н.п. ф-лы, 3 ил. способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939

способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939

Формула изобретения

1. Способ двухтактного интегрирования с компенсацией погрешностей, отличающийся тем, что в процессе интегрирования на входе интегрирующего устройства формируют два сигнала, значение напряжения первого сигнала равно входному напряжению в первом полупериоде и нулю во втором, значение напряжения второго сигнал равно входному напряжению во втором полупериоде и нулю в первом, выходной сигнал находят как сумму четырех составляющих напряжений, получаемых одновременным интегрированием сформированных на входе сигналов двумя симметричными интеграторами, первую составляющую получают интегрированием первым интегратором первого входного сигнала в первом полупериоде, вторую - как разность первой составляющей и напряжения, полученного интегрированием первого входного сигнала первым интегратором за полный период интегрирования, третью составляющую получают интегрированием вторым интегратором второго входного сигнала во втором полупериоде, четвертую составляющую получают интегрированием вторым интегратором второго входного сигнала в первом полупериоде и подают на вход сумматора с обратным знаком.

2. Устройство двухтактного интегрирования с компенсацией погрешностей, отличающийся тем, что состоит из двух одинаковых секций интегрирования, сумматора устройства, информационные входы обеих секций интегрирования подключены к информационному входу устройства, входы обнуления секций подключены к первому управляющему входу устройства, вход подачи прямоугольного импульса периода интегрирования устройства подключен к четвертому управляющему входу первой секции интегрирования и к третьему управляющему входу второй секции интегрирования, вход подачи прямоугольного импульса первого полупериода устройства подключен ко второму и к третьему управляющим входам первой секции интегрирования и к четвертому управляющему входу второй секции интегрирования, вход подачи прямоугольного импульса второго полупериода подключен ко второму управляющему входу второй секции, первый выход первой секции подключен к первому входу сумматора устройства, второй выход первой секции подключен ко второму входу сумматора, второй выход второй секции подключен к третьему входу сумматора устройства, третий выход второй секции подключен к инверсному входу сумматора устройства, секция интегрирования содержит интегратор, два замыкающих ключа, коммутатор, два блока аналоговой памяти, схему вычитания на сумматоре, информационный вход секции интегрирования подключен к первому контакту коммутатора, второй контакт коммутатора подключен к информационному входу интегратора, третий контакт коммутатора подключен к нулевому потенциалу, второй управляющий вход секции подключен к управляющему контакту коммутатора, третий управляющий вход секции подключен к управляющему контакту первого замыкающего ключа, четвертый управляющий вход секции подключен к управляющему контакту второго замыкающего ключа, первый управляющий вход секции подключен к входу сброса интегратора, выход интегратора подключен к входным контактам первого и второго замыкающих ключей, выход первого замыкающего ключа подключен к входу первого блока аналоговой памяти, выход второго замыкающего ключа подключен к входу второго блока аналоговой памяти, выход первого блока аналоговой памяти подключен к первому входу сумматора секции интегрирования и к первому выходу секции интегрирования, выход второго блока аналоговой памяти подключен к инверсному входу сумматора и к третьему выходу секции интегрирования, выход сумматора секции интегрирования подключен к второму выходу секции интегрирования.

Описание изобретения к патенту

Область техники.

Изобретение относится к автоматике и аналоговой вычислительной технике и предназначено для создания прецизионных интеграторов аналоговых сигналов инерциальных приборов систем навигации и автоматического управления в ракетно-космических системах.

Уровень техники.

Известны способы снижения погрешностей от входных токов и напряжения смещения, применяемых для уменьшения погрешности интеграторов на основе операционных усилителей (Дж. Рутковский. Интегральные операционные усилители. М.: «Мир», 1978 г. с.71-82), в которых выполняются компенсационные мероприятия путем введения дополнительных резисторов в цепи операционного усилителя. Недостатком способа является необходимость индивидуального подбора резисторов для каждого операционного усилителя и учета в процессе проектирования влияния дополнительных элементов на функционирование устройства.

Известен способ выборочного интервального интегрирования напряжения (см. патент 2218599, Россия), в котором снижение погрешностей от интегрирования входных токов и напряжения смещения активного элемента без увеличения методической погрешности интегрирования напряжения достигается тем, что процесс интегрирования разбивается на циклы, состоящие из интервалов, в течение одного из которых производится интегрирование входного напряжения, а остальные интервалы составляют паузу, в которой изменяется структура активного интегратора для предотвращения интегрирования входных токов и напряжения смещения, после завершения процесса интегрирования результат умножают на количество интервалов. К причинам, препятствующим достижению указанного ниже технического результата, относятся проведение интегрирования в течение ряда циклов, что значительно снижает быстродействие устройства, ограничение формы сигнала только периодическими функциями, полностью исключается возможность получения непрерывных значений функции интегрирования, усложняется аппаратная реализация способа.

Наиболее близким к предлагаемому является способ интегрирования периодического напряжения (см. патент 2247428, Россия), в котором снижение погрешностей от интегрирования входных токов и напряжения смещения активного элемента достигается тем, что процесс интегрирования разбивается на N тактов, включающих рабочие такты и такты коррекции смещения нулевого уровня, и дополнительном разбиении процесса интегрирования на два равных по длительности цикла, кратных периоду входного напряжения так, что количество тактов в каждом цикле равно N/2, при этом в течение первого цикла рабочими являются нечетные такты, а тактами коррекции - четные, в течение второго цикла рабочими являются четные такты, а тактами коррекции - нечетные. К причинам, препятствующим достижению указанного ниже технического результата при использовании прототипа, относятся ограничение формы сигнала только периодическими функциями, проведение интегрирования в течение двух периодов периодического сигнала, что увеличивает в два раза время интегрирования, отсутствие возможности получения непрерывных значений функции интегрирования, необходимость введения дополнительных, не встроенных в способ мероприятий по измерению и коррекции ошибок.

Известен интегратор тока (см. патент 2442177, Россия), в котором снижение погрешностей интегрирования достигается за счет того, что устройство содержит основной и вспомогательный интеграторы тока, каждый из которых содержит истоковый повторитель на полевом транзисторе с изолированным затвором, выход которого подключен к инвертирующему входу операционного усилителя, а конденсатор включен между выходом операционного усилителя и затвором транзистора, причем вход первого интегратора через ключ и резистор соединен с землей, а выход через другой ключ соединен со входом второго интегратора. Выход последнего через резистор соединен с тем контактом балансировки первого усилителя, подключение к которому обеспечивает отрицательную обратную связь при замыкании указанного другого ключа. Недостатком устройства является необходимость предварительной (до интегрирования) балансировки интегратора и ограничение применения устройства малыми значениями токов.

Наиболее близким к предлагаемому является устройство для интегрирования (см. патент 2222827, Россия), в котором увеличение точности интегрирования обеспечивается применением схемы, содержащей два блока интегрирования, источник образцового напряжения, формирователь импульсов, формирователь образцового временного интервала и блок сравнения длительностей импульсов. Выходной сигнал блока поступает на второй информационный вход блока интегрирования, который компенсирует влияние дестабилизирующих факторов на выходной сигнал интегрирующего устройства. Влияние дестабилизирующих факторов на выходной сигнал интегрирующего устройства уменьшается путем подачи напряжения, компенсирующего погрешности, на инверсный вход второго блока интегрирования.

К причинам, препятствующим достижению указанного ниже технического результата, относятся ограничение применимостью только для интегрирования постоянных напряжений, необходимость проведения измерений величины ошибки с помощью дополнительных блоков, влияние стабильности и точности дополнительных блоков на коррекцию ошибок интегрирования, последнее значительно усложняет достижение требуемого технического результата.

Технический результат заключается в повышении точности вычисления интегральной функции преобразования выходных сигналов датчиков систем навигации без предварительных измерений ошибок и подбора элементов интегратора.

Поставленная цель в способе достигается тем, что на входе интегрирующего устройства формируются два сигнала, значение напряжения первого сигнала равно входному напряжению в первом полупериоде и нулю во втором, значение напряжения второго сигнал равно входному напряжению во втором полупериоде и нулю в первом, выходной сигнал находится как сумма четырех составляющих напряжений, получаемых одновременным интегрированием сформированных на входе сигналов двумя симметричными интеграторами, первая составляющая получается интегрированием первым интегратором первого входного сигнала в первом полупериоде, вторая - как разность первой составляющей и напряжения, полученного интегрированием первого входного сигнала первым интегратором за полный период интегрирования, третья составляющая получается интегрированием вторым интегратором второго входного сигнала во втором полупериоде, четвертая составляющая получается интегрированием вторым интегратором второго входного сигнала в первом полупериоде и подается на вход сумматора с обратным знаком.

Поставленная задача достигается тем, что устройство состоит из двух одинаковых секций интегрирования на операционных усилителях, сумматора устройства, информационные входы обеих секций интегрирования подключены к информационному входу устройства, входы обнуления секций подключены к первому управляющему входу устройства, вход подачи прямоугольного импульса периода интегрирования устройства подключен к четвертому управляющему входу первой секции интегрирования и к третьему управляющему входу второй секции интегрирования, вход подачи прямоугольного импульса первого полупериода устройства подключен ко второму и к третьему управляющим входам первой секции интегрирования и к четвертому управляющему входу второй секции интегрирования, вход подачи прямоугольного импульса второго полупериода подключен ко второму управляющему входу второй секции, первый выход первой секции подключен к первому входу сумматора устройства, второй выход первой секции подключен ко второму входу сумматора, второй выход второй секции подключен к третьему входу сумматора устройства, третий выход второй секции подключен к инверсному входу сумматора устройства, выход сумматора является выходом устройства, секция интегрирования содержит интегратор, три замыкающих ключа, один размыкающий ключ, два блока аналоговой памяти, схему вычитания на сумматоре, информационный вход интегратора подключен к первому контакту первого замыкающего ключа, второй контакт первого замыкающего ключа подключен к информационному входу интегратора и к первому контакту размыкающего ключа, второй контакт размыкающего ключа подключен к нулевому потенциалу, первый управляющий вход подключен к управляющим контактам первого замыкающего ключа и размыкающего ключа, второй управляющий вход подключен к управляющему контакту второго замыкающего ключа, третий управляющий вход подключен к управляющему контакту третьего замыкающего ключа, вход обнуления подключен к входу сброса интегратора, выход интегратора подключен к входным контактам второго и третьего замыкающих ключей, выход второго замыкающего ключа подключен к входу первого блока аналоговой памяти, выход третьего замыкающего ключа подключен к входу второго блока аналоговой памяти, выход первого блока аналоговой памяти подключен к первому входу сумматора секции интегрирования и к первому выходу секции интегрирования, выход второго блока аналоговой памяти подключен к инверсному входу сумматора и к третьему выходу секции интегрирования, выход сумматора секции интегрирования подключен к второму выходу секции интегрирования.

Перечисленные отличительные признаки заявляемых изобретений позволяют повысить точность устройств интегрирования входных напряжений за счет компенсации воздействия паразитных токов и напряжений на входе интегратора за один период, не прибегая к повторным вычислениям.

Предлагаемые технические решения являются новыми, поскольку из общедоступных сведений не известны предлагаемые способ и устройство интервального интегрирования.

Предлагаемые технические решения имеют изобретательский уровень, поскольку из опубликованных научных данных и известных технических решений явным образом не следует, что заявленная последовательность операций способа и построение устройства приводят к повышению точности способа и устройства интегрирования.

Предлагаемые технические решения промышленно применимы, так как основаны на схемотехнических решениях и элементной базе, широко применяющихся в аналоговых и цифровых устройствах.

Способ двухтактного интегрирования с компенсацией погрешностей осуществляется следующим образом.

Одновременно интегрируются два напряжения

способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939

способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 ,

где u(t) - интегрируемое напряжение на входе устройства, uвх1(t) - напряжение, подаваемое на вход первого интегратора, uвх2(t) - напряжение на входе второго интегратора, 2способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 - период интегрирования. На выходе устройства суммируются 4 функции напряжений

способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939

которые получаются путем интегрирования входного сигнала и паразитных составляющих, вносимых интегрированием входных токов смещения и напряжения сдвига на входе интеграторов, tи - время с момента начала интегрирования.

Напряжение способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 получается интегрированием входного сигнала uвх1 (t) первым интегратором на первом полупериоде интегрирования:

способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939

На втором полупериоде это напряжение остается неизменным:

способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939

Напряжение способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 получается, как разность двух составляющих способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 и способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 :

способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 ,

где способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 - напряжение, полученное интегрированием uвх1 (t) на интервале 2способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 :

способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939

способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939

Вычитая из (4)-(7) и из (5)-(8), выделим значение ошибки первого интегратора на втором полупериоде:

способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939

способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939

Третье слагаемое формулы (3) получаем интегрированием входного сигнала uвх2(t) вторым интегратором на втором полупериоде интегрирования:

способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939

способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939

Четвертое слагаемое формулы (3) получается интегрированием вторым интегратором на первом полупериоде входного сигнала uвх2(t):

способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939

способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939

Подставляя формулы (4), (5), (9), (10), (11)-(14) в (3), получим:

способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939

Как следует из формул (15) и (16) в случае близости значений характеристик двух интеграторов u сдв1способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 uсдв2 и iсм1способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 iсм2,

способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 при tи=0способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939

способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 при tи=способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 2способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939

Следовательно, в данном случае происходит компенсация влияния токов смещения и напряжения сдвига, и представленный способ интегрирования позволяет получать на выходе устройства интегральную функцию способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 , приближающуюся к идеальной.

Из формул (15) и (16) следует, что при tи=2способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 результат интегрирования точно совпадает с математическим значением интеграла: способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 , так как в устройстве, реализующем представленный способ интегрирования, полностью компенсируются погрешности двух интеграторов, вносимые интегрированием входных токов смещения и напряжений сдвига.

На фиг.1 представлена структурная схема устройства двухтактного интегрирования с компенсацией погрешностей, реализующего патентуемый способ, а на фиг.2 - секции интегрирования. Устройство состоит из двух одинаковых секций интегрирования 1 и сумматора устройства 2, информационные входы 3 обеих секций интегрирования подключены к информационному входу устройства 4, входы обнуления 5 секций подключены к первому управляющему входу 6 устройства, вход подачи прямоугольного импульса периода интегрирования 7 устройства подключен к четвертому управляющему входу 8 первой секции интегрирования и к третьему управляющему входу 9 второй секции интегрирования, вход подачи прямоугольного импульса первого полупериода 10 устройства подключен ко второму 11 и к третьему 9 управляющим входам первой секции интегрирования и к четвертому управляющему входу 8 второй секции интегрирования, вход подачи прямоугольного импульса второго полупериода 12 подключен ко второму 11 управляющему входу второй секции, первый выход 13 первой секции подключен к первому входу сумматора 2 устройства, второй выход 14 первой секции подключен ко второму входу сумматора 2, второй выход 14 второй секции подключен к третьему входу сумматора 2 устройства, третий выход 15 второй секции подключен к инверсному входу сумматора 2 устройства, выход сумматора устройства является выходом устройства. Каждая секция интегрирования (фиг.2) содержит интегратор 16, два замыкающих ключа 17, 18, коммутатор 19, два блока аналоговой памяти 20, 21, схему вычитания на сумматоре 22, информационный вход 3 секции интегрирования подключен к первому контакту коммутатора 19, второй контакт коммутатора подключен к информационному входу интегратора 16, третий контакт коммутатора подключен к нулевому потенциалу, второй управляющий вход 11 секции подключен к управляющему контакту коммутатора 19, третий управляющий вход 9 секции подключен к управляющему контакту первого замыкающего ключа 17, четвертый управляющий вход 8 подключен к управляющему контакту второго замыкающего ключа 18, первый управляющий вход обнуления 5 подключен к входу сброса интегратора 16, выход интегратора подключен к входным контактам первого и второго замыкающих ключей, выход первого замыкающего ключа подключен к входу первого блока аналоговой памяти 20, выход второго замыкающего ключа подключен к входу второго блока аналоговой памяти 21, выход первого блока аналоговой памяти подключен к первому входу сумматора 22 секции интегрирования и к первому выходу 13 секции интегрирования, выход второго блока аналоговой памяти подключен к инверсному входу сумматора 22 и к третьему выходу 15 секции интегрирования, выход сумматора секции интегрирования подключен к второму выходу 14 секции интегрирования.

На фиг.3 представлены эпюры напряжения устройства двухтактного интегрирования с компенсацией погрешностей.

Рассмотрим работу устройства для случая, когда входной сигнал uвх(t) имеет форму прямоугольных импульсов длительностью 2способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 . Входной сигнал через вход 4 устройства подается на информационные входы 3 первой и второй секций интегрирования. Интегрирование входного сигнала начинается с прекращением подачи напряжения сброса U2 на вход 6. На вход 7 устройства подается прямоугольный импульс периода интегрирования U3 длительностью 2способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 , на вход 10 подается прямоугольный импульс первого полупериода интегрирования U4 длительностью способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 , подключая информационный вход 4 устройства через коммутатор 19 к входу интегратора 16 первой секции. На вход 12 в момент времени t2 после завершения первого полупериода подается прямоугольный импульс второго полупериода интегрирования U 5 длительностью способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 , подключая информационный вход 4 устройства через коммутатор 19 к входу интегратора 16 второй секции.

В первой интегральной секции в первом полупериоде на управляющие контакты коммутатора 19 и ключа 17 подается импульс первого полупериода интегрирования U4 длительностью способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 , на управляющий контакт ключа 18 подается импульс периода интегрирования U3 длительностью 2способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 , при этом ключи 17 и 18 замкнуты, информационный вход 3 секции через коммутатор 19 подключен к информационному входу интегратора 16, и на вход интегратора подается напряжение входного сигнала напряжение uвх(t), на выходе интегратора формируется сигнал интегральной функции входного напряжения за первый полупериод, содержащий ошибку, наведенную током смещения и напряжением сдвига. Этот сигнал через ключ 17 поступает в блок аналоговой памяти 20 первой секции интегрирования и из него подается на выход 13 секции и на первый вход сумматора секции 22 Uвх1способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 , через замкнутый ключ 18 сигнал интегратора поступает в блок аналоговой памяти 21, в котором формируется напряжение Un2, повторяющее в первом полупериоде Uвх1способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 , и далее напряжение Un2 поступает на инверсный вход сумматора 22 секции. Таким образом, на выходе 15 сумматора 22 первой секции интегрирования и на втором входе сумматора 2 устройства в первом полупериоде напряжение U вх2способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 будет нулевым.

Во второй интегральной секции в первом полупериоде второй контакт и третий контакты коммутатора 19 замкнуты, ключи 17 и 18 замкнуты, вход интегратора 16 находится под нулевым потенциалом, на выходе интегратора формируется сигнал, содержащий только интегральную функцию ошибки, наведенную током смещения и напряжением сдвига за первый полупериод интегрирования, которая записывается через замкнутые ключи 17 и 18 в блоки аналоговой памяти 20 Un3 и 21 Un4. Разность напряжений Un3-Un4 из сумматора секции 22 подается на выход 14 второй секции, задавая нулевой потенциал на третьем входе сумматора 2 устройства Uвх3способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 в первом полупериоде. На инверсный вход сумматора 2 устройства в первом полупериоде с выхода 15 второй секции подается сигнал Uвх4способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 - интегральной функции ошибки интегрирования интегратора секции Un4 за первый полупериод.

В момент времени t2, через промежуток времени способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 после начала интегрирования импульс первого полупериода интегрирования U4 заканчивается, при этом в первой секции интегрирования размыкается ключ 17 и информационный вход интегратора замыкается через коммутатор на землю, на вход интегратора первой секции подается нулевой потенциал, и продолжает интегрироваться только наведенная ошибка, которая вместе с накопленной интегральной составляющей первого полупериода передается через замкнутый ключ 18 во второй блок аналоговой памяти 21. В первом блоке памяти 20 первой секции весь второй полупериод сохраняет накопленное за интервал способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 напряжение Uвх1способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 (t2), равное интегралу входного напряжения плюс ошибка интегрирования за первый полупериод. Оно подается на первый вход сумматора 22 секции и на первый вход сумматора 2 устройства. В процессе интегрирования во втором блоке памяти первой секции формируется сигнал Un2, который накапливает ошибку интегрирования за весь период и суммирует ее с интегральной функцией входного напряжения первого полупериода интегрирования. Этот сигнал подается на инверсный вход сумматора секции 22, вычитается из напряжения Uвх1способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 , формируя сигнал ошибки интегратора первой секции в течение полупериода Uвх2способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 .

Во втором полупериоде во второй секции ключ 17 замкнут, ключ 18 разомкнут, информационный вход интегратора через коммутатор подключен к входу 3 секции. Напряжение Un4 на выходе блока аналоговой памяти 21 остается неизменным, равным ошибке интегрирования за интервал способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 . На вход интегратора через коммутатор поступает напряжение Uвх(t), с выхода интегратора в блок памяти 20 поступает сигнал Un3 интегральной функции входного напряжения Uвх(t) за второй полупериод, содержащий ошибку, наведенную током смещения и напряжением сдвига за первый полупериод, плюс ошибку, накапливаемую с момента времени t2. Напряжение Un3 из блока памяти 20 подается на первый вход сумматора секции 22, а напряжение Un4 из блока памяти 21 подается на инверсный вход сумматора секции 22 и на третий выход 15 второй секции интегрирования. На выходе 14 второй секции формируется сигнал Uвх3способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 (t), содержащий интегральную функцию входного напряжения и сигнала ошибки за промежуток времени t2-t3 . На выход 15 второй секции подается сигнал ошибки интегратора Uвх4способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 - с обратным знаком, сформированной в первом полупериоде интегрирования.

В момент времени t3 напряжения U3, U4, U5 обнулены, ключи 17 и 18 в обеих секциях размыкаются, в блоках памяти двух секций интегрирования фиксируются значения напряжений Uвх1способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 (t3), Un2(t3), U n3(t3), Un4(t3). В блоке памяти 20 первой секции фиксируется значение интегральной функции вместе с ошибкой интегрирования за первый полупериод Uвх1способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 (t3), которое сохраняется до следующего цикла интегрирования, в блоке памяти 21 первой секции фиксируется значение Un2(t3), равное сумме интегральной функции за первый полупериод плюс значение ошибки интегрирования, накопленной интегратором первой секции за два полупериода. U вх1способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 подается на первый вход сумматора 22 первой секции, а на его инверсный вход подается Un2. Таким образом, на втором выходе 14 первой интегральной секции получается разность Uвх2способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 (t3)=Uвх1способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 (t3)-Un2(t3), которая является выделенной во втором полупериоде ошибкой интегрирования интегратора первой секции с обратным знаком. Подавая Uвх1способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 (t3) и Uвх2способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 (t3) на сумматор устройства 2, в момент времени t3 получим составляющую суммы, задающее точное значение интеграла функции Uвх(t), за полпериода t=0способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 . В блоке памяти 20 второй секции фиксируется значение интегральной функции вместе с ошибкой интегрирования Un3 (t3) за период, в блоке памяти 21 второй секции фиксируется значение Un4(t3), равное выделенной ошибке интегрирования второго интегратора за полупериод, с выхода сумматора секции в момент t3 на третий вход сумматора 2 устройства подается напряжение Uвх3способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 =Un3(t3)-Un4(t 3), равное значению интеграла входной функции Uвх (t) с ошибкой интегрирования за второй полупериод, из него вычитается напряжение Uвх4способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 -(t3)=Un4(t3), подаваемое на инверсный вход сумматора 2, равное ошибке интегрирования второго интегратора за полупериод, которая на выходе сумматора 2 устройства полностью компенсирует накопленную ошибку интегрирования второго интегратора за полупериод.

При сбалансированных паразитных составляющих выходных напряжений интеграторов двух секций интегрирования напряжение Uспособ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 (t) на выходе устройства приближается к идеальной интегральной функции входного напряжения на всем интервале интегрирования, так как в сумматоре 2 устройства в первом полупериоде происходит коррекция функции интегрирования первой интегральной секции U вх1способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 (t) напряжением ошибки Uвх4способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 -(t) второй интегральной секции, а во втором полупериоде происходит коррекция функции интегрирования второй интегральной секции Uвх3способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 (t) напряжением ошибки Uвх2способ и устройство двухтактного интегрирования с компенсацией   погрешностей, патент № 2523939 (t) первой интегральной секции.

Аналогичным образом устройство будет функционировать при других формах входных сигналов.

Применение компенсации ошибок интегрирования в способе и устройстве двухтактного интегрирования не требуется юстировки интеграторов на операционных усилителях, проведения дополнительных процедур и схем для измерения паразитных составляющих интегрирования, позволяет полностью скомпенсировать влияние напряжений сдвига и токов смещения за один временной интервал интегрирования, что выгодно отличает предлагаемое техническое решение от прототипов.

Класс G06G7/18 для интегрирования или дифференцирования

способ и устройство двухтактного интегрирования -  патент 2521305 (27.06.2014)
дифференцирующее устройство -  патент 2479024 (10.04.2013)
функциональная структура процедуры логического дифференцирования d/dn позиционных аргументов [mj]f(2n) с учетом их знака m(±) для формирования позиционно-знаковой структуры ±[mj]f(+/-)min с минимизированным числом активных в ней аргументов (варианты) -  патент 2428738 (10.09.2011)
способ преобразования позиционно-знаковых аргументов ±[nj]f(+/-) в структуру аргументов ±[nj]f(+/-)min с минимизированным числом активных аргументов и функциональная структура для его реализации (варианты русской логики) -  патент 2417432 (27.04.2011)
способ избирательного логического дифференцирования d*/dn позиционных аналоговых сигналов ±[mj]f(2n) с учетом их логического знака m(±) и функциональная структура для его реализации (варианты русской логики) -  патент 2417431 (27.04.2011)
способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики) -  патент 2417430 (27.04.2011)
функциональная структура процедуры логического дифференцирования d/dn аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты) -  патент 2413988 (10.03.2011)
оптическое дифференцирующее наноустройство -  патент 2412481 (20.02.2011)
способ логического дифференцирования аналоговых сигналов, эквивалентных двоичному коду, и устройство для его реализации -  патент 2375749 (10.12.2009)
функциональная структура избирательного логического дифференцирования аргументов формата двоичной системы f(2n) -  патент 2373640 (20.11.2009)
Наверх