способ активизации аргумента (0j+1 )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики)

Классы МПК:H03M7/04 в двоичной системе счисления
Патентообладатель(и):Петренко Лев Петрович (UA)
Приоритеты:
подача заявки:
2009-08-24
публикация патента:

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования и вычитания в позиционно-знаковых кодах. Техническим результатом является повышение быстродействия процесса преобразования аргументов при формировании сквозного последовательного переноса. В одном из вариантов функциональная структура выполнена с использованием элементов, реализующих логические функции И и ИЛИ. При этом функциональная структура условно «i»-ой зоны минимизации выполнена в виде двух эквивалентных структур логических функций - функциональной логической структуры параллельного переноса для формирования преобразованного аргумента переноса (0j)i j-го разряда и функциональной логической структуры для формирования преобразованного аргумента переноса (0j+1способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i (j+1)-го разряда. 6 н.п. ф-лы.

Формула изобретения

1. Способ активизации аргумента (0j+1способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i аналогового сигнала условно «j+1» разряда и аргумента (0jспособ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2 (способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/8592.gif" BORDER="0" ALIGN="absmiddle"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/8592.gif" BORDER="0" ALIGN="absmiddle"> )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «Зоне минимизации» в минимизированную позиционно-знаковую структуру ± [nj]f(+/-)min аналоговых сигналов, в котором для активизации аргумента (0j+1 способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i и аргумента (0jспособ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i посредством функциональной логической структуры условно «j+1» и «j» разряда выполняют одновременный анализ в этих разрядах активности положительных аргументов (+nj+1)i, (+nj)i «i» «Зоны минимизации» и положительных аргументов ( +nj+1)i-1, (+ nj)i-1 «i-1» «Зоны минимизации», а также анализируют активность аргумента локального переноса (0j+1способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i-1 и (0jспособ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i-1 «i-1» «Зоны минимизации», после чего активизируют аргументы (0j+1 способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i и (0jспособ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i сквозного последовательного переноса f 1,2(способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/8592.gif" BORDER="0" ALIGN="absmiddle"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/8592.gif" BORDER="0" ALIGN="absmiddle"> )±0 в «i» «Зоне минимизации», отличающийся тем, что посредством функциональной логической структуры условно «j+1» и «j» разряда выполняют дополнительный анализ активности как условно отрицательных аргументов (-nj+1)i условно «j+1» разряда и (-nj)i условно «j» разряда «i» «Зоны минимизации», так и условно отрицательных аргументов (-n j+1)i-1 условно «j+1» разряда и (-nj)i-1 условно «j» разряда «i-1» «Зоны минимизации», при этом аргумент (0jспособ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i активизируют в «i» «Зоне минимизации» посредством логической функциональной структуры условно «j» разряда в четырех ситуациях, в двух из которых одновременно не активны входные ее аргументы, как положительный аргумент (+nj) i, так и условно отрицательный аргумент (- nj)i «j» разряда «i» «Зоны минимизации» и активны либо положительный аргумент (+nj+1)i, либо условно отрицательный аргумент (-nj+1) i той же «Зоны минимизации», а в двух других ситуациях в логической функциональной структуре условно «j» разряда одновременно активен входной аргумент (0 jспособ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i-1 аргумент локального переноса (0 jспособ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i-1 «i-1» «Зоны минимизации» и либо входной условно отрицательный аргумент (- nj+1)i , либо входной положительный аргумент (+nj+1)i «i» «Зоны минимизации» в соответствии с логико-динамическим процессом преобразования аргументов вида

способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-52-s.jpg" BORDER="0">

а аргумент (0j+1способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i условно «j+1» разряда в «i» «Зоне минимизации» активизируют посредством функциональной логической структуры «j+1» разряда также в четырех ситуациях, в двух из которых одновременно не активны входные ее аргументы, как положительный аргумент (+n j+1)i-1, так и условно отрицательный аргумент (-nj-1)i-1 условно «j+1» разряда «i-1» «Зоны минимизации» и активны либо положительный аргумент (+nj+1 )i, либо условно отрицательный аргумент (- nj+1)i «i» «Зоны минимизации», а в двух других ситуациях в логической функциональной структуре «j+1» разряда одновременно активен входной аргумент локального переноса (0j+1способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i-1 «i-1» «Зоны минимизации» и либо входной положительный аргумент (+n j)i-1, либо входной условно отрицательный аргумент (-nj)i-1 «i» «Зоны минимизации» в соответствии с логико-динамическим процессом преобразования аргументов вида

способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-53-s.jpg" BORDER="0">

2. Способ активизации аргумента (0 j+1способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i аналогового сигнала условно «j+1» разряда и аргумента (0jспособ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2 (способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/8592.gif" BORDER="0" ALIGN="absmiddle"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/8592.gif" BORDER="0" ALIGN="absmiddle"> )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «Зоне минимизации» в минимизированную позиционно-знаковую структуру ± [nj]f(+/-)min аналоговых сигналов, в котором для активизации аргумента (0j+1 способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i и аргумента (0jспособ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i выполняют одновременный анализ как аргумента локального переноса (0j+1способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i-1 «i-1» «Зоны минимизации» посредством функциональной структуры условно «j+1» разряда с входными логическими функциями f7(& )-И, f8(&)-И и выходной логической функцией f2(})-ИЛИ, так и аргумента локального переноса (0jспособ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i-1 «i-1» «Зоны минимизации» посредством функциональной структуры условно «j» разряде с входными логическими функциями логических функций f 3(&)-И и f4(&)-И и выходной логической функцией f1(})-ИЛИ, и активизируют аргумент локального переноса (0j+1способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i и (0jспособ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i сквозного последовательного переноса f 1,2(способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/8592.gif" BORDER="0" ALIGN="absmiddle"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/8592.gif" BORDER="0" ALIGN="absmiddle"> )±0 в «i» «Зоне минимизации» на функциональной выходной связи логической функции f1 (})-ИЛИ и f2(})-ИЛИ соответственно, отличающийся тем, что в функциональной структуре условно «j+1» разряда посредством f7(&)-И и f 8(&)-И выполняют дополнительный анализ активности положительного аргумента (+nj) i-1 и условно отрицательного аргумента (- nj)i-1 условно «j» разряда «i-1» «Зоны минимизации», а также посредством логических функций f5(&)-И и f6 (&)-И выполняют одновременный анализ активности положительного аргумента (+nj+1 )i-1 с измененным уровнем аналогового сигнала и условно отрицательного аргумента (-nj+1 )i-1 с измененным уровнем аналогового сигнала условно «j+1» разряда «i-1» «Зоны минимизации» и выполняют посредством логических функций f5( &)-И и f6(&)-И дополнительный анализ положительного аргумента (+nj )i и условно отрицательного аргумента (- nj)i аналогового сигнала условно «j» разряда «i» «Зоны минимизации», а в функциональной структуре условно «j» разряда посредством f3(&)-И и f4(&)-И выполняют дополнительный анализ активности положительного аргумента (+nj+1)i-1 и условно отрицательного аргумента (-nj+1 )i-1 условно «j+1» разряда «i» «Зоны минимизации», а также посредством логических функций f1(&)-И и f2(& )-И выполняют одновременный анализ активности положительного аргумента (+nj)i-1 с измененным уровнем аналогового сигнала и условно отрицательного аргумента (-nj)i-1 с измененным уровнем аналогового сигнала условно «j» разряда «i-1» «Зоны минимизации» и выполняют посредством логических функций f1(&)-И и f2(&)-И дополнительный анализ положительного аргумента (+nj+1)i и условно отрицательного аргумента (-n j+1)i аналогового сигнала условно «j» разряда «i» «Зоны минимизации», при этом логико-динамический процесс преобразования аргументов аналоговых сигналов реализуют в соответствии с математической моделью сигнала условно «j+1» разряда и условно «j» разряда вида

способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-54-s.jpg" BORDER="0">

где способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-55-s.jpg" BORDER="0"> - логическая функция f1(&)-И; способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-56-s.jpg" BORDER="0"> - логическая функция f1(})-ИЛИ.

3. Функциональная структура активизации аргумента (0 j+1способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i аналогового сигнала условно «j+1» разряда и аргумента (0jспособ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2 (способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/8592.gif" BORDER="0" ALIGN="absmiddle"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/8592.gif" BORDER="0" ALIGN="absmiddle"> )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «Зоне минимизации» в минимизированную позиционно-знаковую структуру

±[nj]f(+/-)min аналоговых сигналов, которая выполнена в виде функциональной структуры условно «j+1» и «j» разряда «i» «Зоны минимизации» и включает логическую функцию f 1(})-ИЛИ и f2(})-ИЛИ соответственно, в которых функциональные выходные связи являются функциональными выходными связями структуры условной «i» «Зоне минимизации» для формирования аргумента локального переноса (0jспособ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i и (0j+1способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i, две функциональные входные связи логической функции f1(})-ИЛИ и f2(})-ИЛИ являются функциональными выходными связями логических функций f3(&)-И, f4(&)-И и f7(&)-И, f8(&)-И соответственно, в которых одна из функциональных связей является функциональной входной связью структуры условно «j+1» и «j» разряда для приема аргумента локального переноса (0jспособ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i-1 и (0j+1способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i-1 соответствующей функциональной структуры «i-1» «Зоны минимизации», а третья функциональная входная связь логической функции f1(})-ИЛИ и f2(})-ИЛИ является функциональной выходной связью логической функции f1(&)-И и f 5(&)-И, отличающаяся тем, что в функциональную структуру условно «j» разряда введены дополнительная логическая функция f2(&)-И, а в функциональную структуру условно «j+1» разряда введена дополнительная логическая функция f6(&)-И соответственно, при этом функциональные связи в структуре условно «j» и «j+1» разряда выполнены в соответствии с математическими моделями вида

способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-57-s.jpg" BORDER="0">

4. Функциональная структура активизации аргумента (0j+1способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i аналогового сигнала условно «j+1» разряда и аргумента (0jспособ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2 (способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/8592.gif" BORDER="0" ALIGN="absmiddle"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/8592.gif" BORDER="0" ALIGN="absmiddle"> )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «Зоне минимизации» в минимизированную позиционно-знаковую структуру

±[nj]f(+/-)min аналоговых сигналов, которая выполнена в виде функциональной структуры условно «j+1» и «j» разряда «i» «Зоны минимизации», отличающаяся тем, что в функциональную структуру условно «j» разряда введены логические функции f 1(&)-И-НЕ, f2(& )-И-НЕ, f3(&)-И-НЕ, f4 (&)-И-НЕ и f5(& )-И-НЕ, а в функциональную структуру условно «j+1» разряда введены логические функции f6(& )-И-НЕ, f7(&)-И-НЕ, f8 (&)-И-НЕ, f9(& )-И-НЕ и f10(&)-И-НЕ, при этом функциональные связи в функциональной структуре условно «j» и «j+1» разряда выполнены в соответствии с математическими моделями вида

способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-58-s.jpg" BORDER="0">

где способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-59-s.jpg" BORDER="0"> - логическая функция f1(& )-И-НЕ;

5. Функциональная структура активизации аргумента (0j+1способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i аналогового сигнала условно «j+1» разряда и аргумента (0jспособ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2 (способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/8592.gif" BORDER="0" ALIGN="absmiddle"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/8592.gif" BORDER="0" ALIGN="absmiddle"> )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «Зоне минимизации» в минимизированную позиционно-знаковую структуру

±[nj]f(+/-)min аналоговых сигналов, которая выполнена в виде функциональной структуры условно «j+1» и «j» разряда «i» «Зоны минимизации» и включает логическую функцию f1 (})-ИЛИ и f3(})-ИЛИ соответственно, отличающаяся тем, что в функциональную структуру условно «j» разряда введены дополнительная логическая функция f2(})-ИЛИ и дополнительные логические функции f1(&)-И-НЕ, f2( &)-И-НЕ и f3(&)-И-НЕ, а в функциональную структуру условно «j+1» разряда введена дополнительная логическая функция f4(} )-ИЛИ и дополнительные логические функции f4( &)-И-НЕ, f5(&)-И-НЕ и f6(&)-И-НЕ, при этом функциональные связи в функциональной структуре условно «j» и «j+1» разряда выполнены в соответствии с математическими моделями вида

способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-60-s.jpg" BORDER="0">

6. Функциональная структура активизации аргумента (0j+1способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i аналогового сигнала условно «j+1» разряда и аргумента (0jспособ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2 (способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/8592.gif" BORDER="0" ALIGN="absmiddle"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/8592.gif" BORDER="0" ALIGN="absmiddle"> )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «Зоне минимизации» в минимизированную позиционно-знаковую структуру

±[nj]f(+/-)min аналоговых сигналов, которая выполнена в виде функциональной структуры условно «j+1» и «j» разряда «i» «Зоны минимизации» и включает логическую функцию f 1(})-ИЛИ и f2(})-ИЛИ соответственно, в которых функциональные выходные связи являются функциональными выходными связями структуры условной «i» «Зоне минимизации» для формирования аргумента локального переноса (0jспособ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i и (0j+1способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i, две функциональные входные связи логической функции f1(})-ИЛИ и f2(})-ИЛИ являются функциональными выходными связями логических функций f3(&)-И, f4(&)-И и f7(&)-И, f8(&)-И соответственно, в которых одна из функциональных связей является функциональной входной связью структуры условно «j+1» и «j» разряда для приема аргумента локального переноса (0jспособ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i-1 и (0j+1способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425008/8594.gif" BORDER="0" ALIGN="absmiddle"> )i-1 соответствующей функциональной структуры «i-1» «Зоны минимизации», отличающаяся тем, что в функциональную структуру условно «j» разряда введены дополнительные логические функции f1(} &)-ИЛИ-НЕ и f2(}&)-ИЛИ-НЕ, а в функциональную структуру условно «j+1» разряда введены дополнительные логические функции f3(} &)-ИЛИ-НЕ, f4(}&)-ИЛИ-НЕ, при этом функциональные связи в функциональной структуре условно «j» и «j+1» разряда выполнены в соответствии с математическими моделями вида

способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-61-s.jpg" BORDER="0">

где способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-62-s.jpg" BORDER="0"> - логическая функция f1(}& )-ИЛИ-НЕ.

Описание изобретения к патенту

Текст описания приведен в факсимильном виде. способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-5.jpg" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-10.jpg" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-15.jpg" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-20.jpg" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-25.jpg" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-30.jpg" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-35.jpg" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-40.jpg" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-45.jpg" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="/images/patents/35/2425441/2425441-50.jpg" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0"> способ активизации аргумента (0j+1<img src= )i аналогового сигнала условно «j+1» разряда и аргумента (0j )i аналогового сигнала условно «j» разряда сквозного последовательного переноса f1,2( )±0 для преобразования структуры позиционно-знаковых аргументов ±[nj]f(+/-) аналоговых сигналов в условной «i» «зоне минимизации» в минимизированную позиционно-знаковую структуру ±[nj]f(+/-)min аналоговых сигналов и функциональная структура для его реализации (варианты русской логики), патент № 2425441" SRC="" height=100 BORDER="0">

Класс H03M7/04 в двоичной системе счисления

способ сквозной активизации f1( 11)min ±0mk неактивных аргументов "±0" "+1/-1" аналоговых сигналов в "зонах минимизации" структуры "-/+" [mj]f(+/-) - "дополнительный код" в соответствии с арифметической аксиомой троичной системы счисления f(+1,0,-1) при формировании аргументов аналоговых сигналов в позиционно-знаковой условно минимизированной ее структуре ±[mj]fусл(+/-)min (варианты русской логики) -  патент 2507682 (20.02.2014)
способ формирования в "k" "зоне минимизации" результирующего аргумента +1mk сквозной активизации f1( 00)min +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики) -  патент 2503124 (27.12.2013)
способ преобразования «-/+»[mj]f(+/-) ±[mj]f(+/-)min структуры аргументов аналоговых логических сигналов «-/+»[mj]f(+/-) - "дополнительный код" в условно минимизированную позиционно-знаковую структуру аргументов ±[mj]f(+/-)min троичной системы счисления f(+1,0,-1) и функциональная структура для его реализации (варианты русской логики) -  патент 2503123 (27.12.2013)
способ преобразования структуры аргументов аналоговых логических напряжений «-/+»[mj]f(+/-) - "дополнительный код" в позиционно-знаковую структуру минимизированных аргументов логических напряжений ±[mj]f(+/-)min и функциональная структура для его реализации (варианты русской логики) -  патент 2502184 (20.12.2013)
способ преобразования позиционно-знаковых структур +[ni]f(2n) и -[ni]f(2n) аргументов аналоговых сигналов в структуру аргументов аналоговых сигналов ±[ni]f(2n) - "дополнительный код" с применением арифметических аксиом троичной системы счисления f(+1, 0, -1) (варианты русской логики) -  патент 2455760 (10.07.2012)
функциональная структура преобразователя позиционно-знаковых структур аргументов аналоговых сигналов «±»[ni]f(-1+1,0, +1) "дополнительный код" в позиционную структуру условно отрицательных аргументов аналоговых сигналов «-»[ni]f(2n) с применением арифметических аксиом троичной системы счисления f(+1,0,-1) (варианты) -  патент 2443052 (20.02.2012)
функциональная структура логико-динамического процесса преобразования позиционных условно отрицательных аргументов «-»[ni]f(2n) в структуру аргументов "дополнительный код" позиционно-знакового формата с применением арифметических аксиом троичной системы счисления f(+1,0,-1) (варианты) -  патент 2429565 (20.09.2011)
функциональная структура процедуры преобразования позиционных условно отрицательных аргументов «-»[ni]f(2n) в структуру аргументов "дополнительный код" позиционно-знакового формата с применением арифметических аксиом троичной системы счисления f(+1,0,-1) (варианты) -  патент 2429564 (20.09.2011)
функциональная структура процедуры логического дифференцирования d/dn позиционных аргументов [mj]f(2n) с учетом их знака m(±) для формирования позиционно-знаковой структуры ±[mj]f(+/-)min с минимизированным числом активных в ней аргументов (варианты) -  патент 2428738 (10.09.2011)
способ формирования сквозного последовательного переноса в процедуре логического дифференцирования d/dn позиционных аргументов [mj]f(2n) с учетом их знака для формирования позиционно-знаковой структуры ±[mj]f(+/-)min с минимизированным числом активных в ней аргументов (варианты) -  патент 2420869 (10.06.2011)
Наверх