преобразователь код-напряжение

Классы МПК:H03M1/66 цифро-аналоговые преобразователи
Автор(ы):, ,
Патентообладатель(и):Ким Владимир Федорович,
Ваюкин Анатолий Филиппович,
Горностаев Михаил Алексеевич
Приоритеты:
подача заявки:
1991-04-25
публикация патента:

Изобретение может быть использовано в контрольно-диагностических системах при восстановлении числовой периодической последовательности ступенчатым процессом. Цель изобретения - повышение быстродействия преобразователя при синтезе многоуровневого ступенчатого сигнала. Преобразователь код-напряжение содержит n-разрядный комбинационный сумматор 1, n + 1-разрядный регистр 2, вход 3 преобразователя, ключ 4, элемент ИЛИ 5, вход 6 преобразователя, блок 7 данных, счетчик 8, вход 9 преобразователя, дешифратор 10, фильтр 11 нижних частот, источник 12 образцового напряжения. Фильтр 11 выполнен из резистора 13, ключей 14 заряда, выходных ключей 15 и конденсаторов 16. 1 з. п. ф-лы, 1 ил.
Рисунок 1

Формула изобретения

1. ПРЕОБРАЗОВАТЕЛЬ КОД-НАПРЯЖЕНИЕ, содержащий последовательно соединенные источник опорного напряжения, коммутатор и фильтр нижних частот, выход которого является выходной шиной, комбинационный сумматор и n элементов ИЛИ, первые входы которых и вход переноса комбинационного сумматора являются входной информационной шиной, а выходы элементов ИЛИ соединены с соответствующими первыми информационными входами комбинационного сумматора, вторые информационные входы которого соединены с соответствующими выходами регистра, (n + 1)-й выход которого соединен с управляющим входом коммутатора, вход синхоронизации является шиной синхронизации, информационные входы с первого по n-й соединены с соответствующими выходами комбинационного сумматора, а (n + 1)-й вход - с выходом переноса старшего разряда комбинационного сумматора, отличающийся тем, что, с целью повышения быстродействия, в него введены счетчик импульсов, дешифратор и блок памяти, выходы которого соединены с вторыми входами соответствующих элементов ИЛИ, а адресные входы объединены с соответствующими входами дешифратора и подключены к соответствующим выходам счетчика импульсов, счетный вход которого является шиной тактовых импульсов, при этом выходы дешифратора соединены с соответствующими входами управления фильтра низких частот.

2. Преобразователь по п. 1, отличающийся тем, что фильтр низких частот содержит M ключей заряда, где M - число выходов дешифратора, M выходных ключей, M элементов памяти, каждый из которых выполнен на конденсаторе и токоограничивающем элементе, выполненном на резисторе, первый вывод которого является информационным входом фильтра, второй вывод соединен с входами M ключей заряда, выход каждого из которых соединен с первым выводом соответствующего конденсатора и информационным входом соответствующего выходного ключа, выходы выходных ключей объединены и являются выходом фильтра, а вторые выводы конденсаторов являются шиной нулевого потенциала, а управляющий вход каждого i-го, где i преобразователь код-напряжение, патент № 2013001 [1, M] , ключа заряда, объединен с управляющим входом (i - 1)-го выходного ключа и является i-м входом управления фильтра.

Описание изобретения к патенту

Изобретение относится к технике цифровых контрольно-диагностических систем и может быть использовано при восстановлении числовой периодической последовательности ступенчатым процессом.

Известен преобразователь код-напряжение, содержащий n-разрядные сумматор и регистр, n логических элементов ИЛИ, источник образцового напряжения, коммутатор и фильтр НЧ.

В известном преобразователе выходной уровень получается путем фильтрации среднего значения импульсной последовательности с длительностью импульсовпреобразователь код-напряжение, патент № 2013001о с выхода коммутатора. При этом значение среднего пропорционально управляющему коду. Удовлетворительные фильтрующие свойства возможны при достаточно большой постоянной времени фильтра НЧ, что обусловливает значительное увеличение времени установления сигнала. Это обстоятельство не позволяет использовать такой преобразователь при реализации многоуровневого сигнала.

Цель изобретения - повышение быстродействия преобразователя при синтезе периодического многоуровневого ступенчатого сигнала.

Для достижения поставленной цели в преобразователь, содержащий n-разрядлный комбинационный сумматор, первыми n входами подключенный к выходам n элементов ИЛИ, входом переноса - к первым входам n элементов ИЛИ и первому входу преобразователя, n выходами - к вторым входам сумматора через регистр, а выходом переноса через регистр - к входу управления коммутатором, тактируемый вход регистра является вторым входом преобразователя, источник образцового напряжения соединен с выходом преобразователя через последовательно соединенные коммутатор и фильтр НЧ, введены n-разрядный счетчик, дешифратор и n-разрядный блок памяти, выходами подключенный к соответствующим вторым входам n логических элементов ИЛИ, адресными входами - к выходам счетчика, вход которого является третьим входом преобразователя, и к входам дешифратора, M входов дешифратора являются входами управления фильтра НЧ, содержащего резистор, M конденсаторов, вторыми выводами подключенных к общей шине, M ключей подзаряда и M выходных ключей, вторыми выводами подключенных к выходу преобразователя, а первыми - к соответствующим первым выводам конденсаторов и вторым выводам ключей подзаряда, первые входы которых связаны с входом фильтра через резистор, цепь управления K-го ключа подзаряда подключена к управляющему входу K+1 выходного ключа и к K-ому выходу дешифратора, а цепь управления первого ключа подзаряда подключена к входу управления M-го выходного ключа и первому входу управления фильтра.

На чертеже показана структурная схема преобразователя код-напряжение.

Преобразователь содержит n-разрядный комбинационный сумматор 1, n+1-разрядный регистр 2, входами подключенный к n выходам суммы S1 сумматора 1 и выходы переноса SP сумматора 1. Тактовым входом регистр 2 подключен к входу 3 преобразователя, n выходами к соответствующим n входам сумматора 1, а n+1 выходом - к входу управления ключом 4. Сумматор 1 другими n входами подключен к выходам n логических элементов ИЛИ 5. Первые входы этих элементов связаны с входом переноса сумматора и входом 6 преобразователя, а вторыми входами к соответствующим n входам блока 7 данных. Адресные входы блока 7 подключены к m выходам счетчика 8, вход которого является входом 9 преобразователя, и к m входам дешифратора 10. M= 2m выходов дешифратора 10 являются цепями управления фильтра 11 НЧ. Входом фильтр 11 подключен к источнику 12 образцового напряжения через ключ 4.

Фильтр 11 содержит резистор 13, одним выводом подключенный к входу фильтра, а другим к входу M ключей 14 заряда.

Вторыми выводами ключа 14 подключены к первым выводам M выходных ключей 15 и к соответствующим конденсаторам 16, свободным выводам подключенным к общему проводу. Вторые выводы ключей 15 соединены с выходом фильтра. Вход управления K-го ключа 14 K подключен к входу управления K-1 ключа 15 K-1 и K-ому выходу дешифратора 10.

Преобразователь работает следующим образом.

С каждым импульсом с периодом преобразователь код-напряжение, патент № 20130011 на входе 9 счетчик 8 последовательно изменяет свое состояние.

В результате на выходах блока 7 памяти устанавливаются численные значения a7ЭIIN на выходах блока 7 памяти, где IIN= { 0,1. . . , N-1} , N= 2n. Одновременно на выходах дешифратора 10 формируется единичный позиционный код длиною M, который управляет зарядом через ключ 14 K, где K= 1. . . M соответствующего конденсатора 16 K и выводом потенциала на выход преобразователя с конденсатора 16 K - 1 через ключ 15 K-1.

В зависимости от состояния a 6 входа преобразователя 6 на входы сумматора 1 передается значение a5= a7 при a6= 0, либо N+1+a6 при a6= 1.

В первом случае по каждому i-му импульсу, поступающему по входу 3 с периодом преобразователь код-напряжение, патент № 2013001o состояния 52 регистра 2 по первым n выходам изменяется согласно рекурентного сравнения

S2(i)= S2(i-1)+a5+a6 (mod N),

S2(0)IIN= { 0,1, . . . , N-1} , N= 2nIIN.

(1)

При этом состояние разряда n+1 регистра 2 от состояния P2 переполнения сумматора 1. P2= 1 справедливо для тех значений i, для которых выполняется неравенство

a5+a6+S2(i-1) преобразователь код-напряжение, патент № 2013001N. (2)

За N импульсов на входе 3 состояние регистра 2 переходит в исходное

S2(0)+N преобразователь код-напряжение, патент № 2013001a5= S2(0) (mod N) (3) что соответствует одному полному циклу, есть a5 и N взаимнопростые числа. В противном случае длина цикла уменьшается в N/нод (a5, N).

Согласно (3) с учетом (1) можно утверждать, что за N импульсов условие (2) выполняется a5 раз. Таким образом, если образцовое напряжение с выхода блока 12 равно Eo, среднее значение равно

Ecp= Eoпреобразователь код-напряжение, патент № 2013001 преобразователь код-напряжение, патент № 2013001

В случае, если a6= 1, то a5= N - 1 и вход переноса сумматора 1 находится в единичном состоянии. Следовательно, неравенство (2) выполняется независимо от S2(i). В этом случае

Ecp= Eoпреобразователь код-напряжение, патент № 2013001 преобразователь код-напряжение, патент № 2013001 = Eo

Импульсный характер сигнала управления на входе коммутатора 4 требует фильтрацию постоянной составляющей на его выходе, которая реализуется RC-цепями, состоящими из резистора 13 и одного из конденсаторов 16. (Согласно фиг. 1 на заряд включен конденсатор 16. 2, а на выход преобразователя - 16.1). Выбор постоянной времени фильтра определяется длительностью цикла T= Nпреобразователь код-напряжение, патент № 2013001o. Синхронное взаимодействие кодов с блока 7 памяти и конденсаторов 16 фильтра 11 НЧ обеспечивает перед подключением одного из конденсаторов 16 на выход преобразователя подзарядку до величины Eср за время преобразователь код-напряжение, патент № 20130011 с периодом M преобразователь код-напряжение, патент № 20130011.

Условно работу преобразователя можно разбить на два этапа.

Первый - предварительный этап. По значениям, хранящимся в блоке 7 памяти, устанавливаются заданные уровни на конденсаторах 16.

Второй - рабочий этап. Происходит циклический подзаряд конденсаторов 16 перед подключением их на выход преобразователя с шагом M преобразователь код-напряжение, патент № 20130011, который должен быть кратен или существенно больше преобразователь код-напряжение, патент № 20130011>>Nпреобразователь код-напряжение, патент № 2013001o.

Таким образом, при использовании предлагаемого технического решения по сравнению с прототипом достигается повышение быстродействия при формировании последовательности многоуровневых напряжений за счет предварительного формирования линейки рабочих напряжений с последующим селективным подключением их к выходу преобразователя с помощью управляющих ключей. (56) Авторское свидетельство СССР N 1206957, кл. H 03 M 1/66, 1988.

Класс H03M1/66 цифро-аналоговые преобразователи

источник стабильного тока -  патент 2523916 (27.07.2014)
цифроаналоговый преобразователь -  патент 2510979 (10.04.2014)
способ преобразования ±[mj]f(+/-)min ±uцапf([mj]) минимизированной структуры позиционно-знаковых аргументов ±[mj]f(+/-)min троичной системы счисления f(+1,0,-1) в аргумент аналогового напряжения ±uцапf([mj]) (вариант русской логики) -  патент 2501160 (10.12.2013)
способ цифроаналогового преобразования -  патент 2497276 (27.10.2013)
цифроаналоговый преобразователь -  патент 2485681 (20.06.2013)
функциональная структура цифроаналогового преобразования позиционно-знаковых структур аргументов аналоговых сигналов ±m&[1,2mi]f(2n) формата "дополнительный код ru" в аналоговый сигнал управления ±ukf([1,2mi]) (вариант русской логики) -  патент 2480903 (27.04.2013)
цифроаналоговый преобразователь на основе одномодовых интегрально-оптических волноводов -  патент 2471218 (27.12.2012)
цифроаналоговый преобразователь -  патент 2459352 (20.08.2012)
цифроаналоговый преобразователь -  патент 2433528 (10.11.2011)
способ цифроаналогового преобразования -  патент 2420867 (10.06.2011)
Наверх