цифровой демодулятор сигналов с частотной модуляцией

Классы МПК:H04B1/10 средства для ограничения или подавления шумов и помех в приемнике 
H03D3/00 Демодуляция частотно- и фазо-модулированных колебаний
Автор(ы):,
Патентообладатель(и):Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Воронежский государственный технический университет" (RU)
Приоритеты:
подача заявки:
2012-12-17
публикация патента:

Цифровой демодулятор сигналов с частотной модуляцией относится к области радиотехники и может быть использован в устройствах приема дискретной и аналоговой информации для цифровой демодуляции сигналов с частотной модуляцией или манипуляцией (ЧМ). Достигаемый технический результат - обеспечение высокоскоростной цифровой демодуляции ЧМ сигналов. Цифровой демодулятор сигналов с частотной модуляцией содержит два цифровых обнаружителя узкополосных сигналов (ЦОУС), которые работают параллельно, но с разными частотами квантования fКВ1 и fКВ2, формируемыми их тактовыми генераторами, входы ЦОУС1 и ЦОУС2 соединены вместе, образуя вход демодулятора ЧМ сигналов. Выход ЦОУС1 подключен к неинвертирующему входу вычитающего устройства, к инвертирующему входу которого подключен выход ЦОУС2, выход вычитающего устройства является выходом Цифрового демодулятора сигналов с частотной модуляцией. 3 ил. цифровой демодулятор сигналов с частотной модуляцией, патент № 2522039

цифровой демодулятор сигналов с частотной модуляцией, патент № 2522039 цифровой демодулятор сигналов с частотной модуляцией, патент № 2522039 цифровой демодулятор сигналов с частотной модуляцией, патент № 2522039

Формула изобретения

Цифровой демодулятор частотно-модулированных (ЧМ) сигналов, содержащий аналого-цифровой преобразователь (АЦП), регистр сдвига многоразрядных кодов на четыре отсчета, первый и второй n-каскадные каналы квадратурной обработки (ККО) сигналов и блок принятия решения, которые вместе образуют цифровой обнаружитель узкополосных сигналов (ЦОУС), отличающийся тем, что он дополнительно содержит второй ЦОУС, входы первого и второго ЦОУС соединены вместе, образуя вход демодулятора ЧМ сигналов, выход первого ЦОУС подключен к неинвертирующему входу вычитающего устройства, а к его инвертирующему входу подключен выход второго ЦОУС, выход вычитающего устройства является выходом демодулятора ЧМ сигналов.

Описание изобретения к патенту

Изобретение относится к области радиотехники и может быть использовано в устройствах приема дискретной и аналоговой информации для цифровой демодуляции сигналов с частотной модуляцией или манипуляцией (ЧМ).

Известно классическое устройство демодуляции сигналов с ЧМ - балансный частотный детектор с взаимно расстроенными контурами (см. Радиоприемные устройства: учебник для ВУЗов под редакцией Н.Н. Фомина. - М.: Радио и связь, 2003 с.209). Устройство состоит из двух колебательных контуров с последующими амплитудными детекторами, напряжения которых вычитаются, образуя выходной демодулированный сигнал.

Его недостатком является отсутствие возможности высокоскоростной цифровой демодуляции ЧМ сигналов.

Наиболее близким по технической сущности и внутренней структуре к предлагаемому устройству является цифровой обнаружитель узкополосных сигналов (патент RU 2257671 C1, H04B 1/10, 27.07.2005, Бюл. № 21, авторы Глушков А.Н., Литвиненко В.П., Проскуряков Ю.Д.), способный выполнять функции амплитудного демодулятора с фильтрацией сигнала.

Его недостатком является отсутствие возможности высокоскоростной демодуляции ЧМ сигналов.

Задачей предлагаемого технического решения является обеспечение высокоскоростной цифровой демодуляции ЧМ сигналов.

Поставленная задача решается тем, что в предлагаемом демодуляторе ЧМ сигналов используются два параллельно работающих известных цифровых обнаружителя узкополосных сигналов (ЦОУС1 и ЦОУС2), каждый из которых содержит аналого-цифровой преобразователь (АЦП), регистр сдвига многоразрядных кодов на четыре отсчета, первый и второй n-каскадные каналы квадратурной обработки (ККО) сигналов, каждый из которых содержит вычитатель и последовательно соединенные блоки обработки отсчетов (БОО), при этом количество (n) БОО определяется двоичным логарифмом числа обрабатываемых периодов сигнала, а каждый из этих блоков состоит из регистра сдвига многоразрядных кодов и сумматора, первый вход которого соединен с входом упомянутого регистра сдвига и является входом БОО, второй вход сумматора соединен с выходом регистра сдвига, выход сумматора является выходом БОО, а тактовый вход регистра сдвига является управляющим входом БОО, при этом выход АЦП соединен с входом многоразрядного регистра сдвига на четыре отсчета, четные выходы которого соединены с соответствующими входами вычитателя первого ККО, выход которого соединен с входом первого БОО первого ККО, а выход n-го блока обработки отсчетов первого ККО - с первым входом блока принятия решения, нечетные выходы многоразрядного регистра сдвига на четыре отсчета соединены с соответствующими входами вычитателя второго ККО, выход которого соединен с входом первого БОО второго ККО, а выход n-го блока обработки отсчетов второго ККО - с вторым входом блока принятия решения, выход которого является выходом ЦОУС, причем управляющие входы АЦП, регистра сдвига многоразрядных кодов на четыре отсчета и БОО соединены с соответствующими выходами генератора синхронизирующих импульсов. Входы аналого-цифровых преобразователей ЦОУС1 и ЦОУС2 соединены параллельно и образуют вход цифрового демодулятора ЧМ сигналов. Выход ЦОУС1 подключен к первому входу вычитающего устройства (ВУ), а выход ЦОУС2 - к его второму входу, а выход ВУ является выходом цифрового демодулятора ЧМ сигналов.

Генератор синхронизирующих импульсов в ЦОУС1 формирует частоту квантования fKB1 АЦП, равную fKB1=4(f C-F), а в ЦОУС2 соответственно fKB2=4(f C+F), где fC - несущая частота ЧМ сигнала, a F - смещение центральной частоты ЦОУС относительно fC .

Предлагаемое техническое решение поясняется чертежами.

На фиг.1 представлена структурная схема предлагаемого устройства, на фиг.2 - частотные характеристики, а на фиг.3 - результаты моделирования работы демодулятора.

Каждый цифровой обнаружитель узкополосных сигналов содержит (см. фиг.1) АЦП 1, на вход 2 которого поступает исследуемый сигнал, а на управляющий вход 3-тактовые импульсы. Выход АЦП 1 соединен с входом регистра 4 сдвига многоразрядных кодов на четыре отсчета, четные выходы которого соединены с соответствующими входами вычитателя 5 первого ККО 6, а нечетные выходы - с соответствующими входами вычитателя 7 второго ККО 8. Каждый ККО, помимо вычитателя, содержит n каскадно соединенных БОО. Количество БОО зависит от числа N обрабатываемых периодов сигнала и определяется двоичным логарифмом N. Такое построение устройства обеспечивает минимальное количество БОО, при этом число обрабатываемых периодов сигнала равно N=Т. Первый ККО 6 содержит последовательно соединенные блоки 9-1, 9-2,цифровой демодулятор сигналов с частотной модуляцией, патент № 2522039 , 9-n обработки отсчетов, а второй ККО 8 - последовательно соединенные блоки 10-1, 10-2,цифровой демодулятор сигналов с частотной модуляцией, патент № 2522039 , 10-n обработки отсчетов. Каждый из БОО состоит из регистра сдвига многоразрядных кодов и сумматора. Блоки 9-1, 9-2,цифровой демодулятор сигналов с частотной модуляцией, патент № 2522039 , 9-n обработки отсчетов содержат регистры 11-1, 11-2,цифровой демодулятор сигналов с частотной модуляцией, патент № 2522039 , 11-n сдвига многоразрядных кодов и сумматоры 12-1, 12-2,цифровой демодулятор сигналов с частотной модуляцией, патент № 2522039 , 12-n соответственно, а блоки 10-1, 10-2,цифровой демодулятор сигналов с частотной модуляцией, патент № 2522039 , 10-n обработки отсчетов - соответственно регистры 13-1, 13-2,цифровой демодулятор сигналов с частотной модуляцией, патент № 2522039 , 13-n сдвига многоразрядных кодов и сумматоры 14-1, 14-2,цифровой демодулятор сигналов с частотной модуляцией, патент № 2522039 , 14-n. В каждом блоке 9(10) обработки отсчетов первый вход сумматора 12(14) соединен с входом регистра 11(13) сдвига и является входом блока 9(10) обработки отсчетов. Второй вход сумматора 12(14) соединен с выходом регистра 11(13) сдвига. Выход сумматора 12(14) является выходом блока 9(10) обработки отсчетов, а тактовый вход регистра 11(13) сдвига является управляющим входом блока 9(10) обработки отсчетов. Выход вычитателя 5 соединен с входом блока 9-1 обработки отсчетов ККО 6, а выход блока 9-n обработки отсчетов ККО 6 - с первым входом блока 15 принятия решения. Выход вычитателя 7 соединен с входом блока 10-1 обработки отсчетов второго ККО 8, а выход блока 10-п обработки отсчетов ККО 8 - с вторым входом блока 15 принятия решения, выход которого является выходом 16 цифрового обнаружителя. Управляющие входы АЦП 1, регистра 4 сдвига многоразрядных кодов на четыре отсчета и блоков 9(10) обработки отсчетов соединены с соответствующими выходами генератора 17 синхронизирующих импульсов.

Блоки 1-17 образуют первый ЦОУС1 18, и такие же блоки образуют второй ЦОУС2 19. Оба цифровых обнаружителя узкополосных сигналов работают параллельно, но с разными частотами квантования f KB1 и fKB2, формируемыми генераторами 17.

Входы 2 ЦОУС1 и ЦОУС2 соединены вместе, образуя вход 20 демодулятора ЧМ сигналов. Выход 16 ЦОУС1 подключен к неинвертирующему входу вычитающего устройства 21, а к его инвертирующему входу подключен выход 16 ЦОУС2. Выход вычитающего устройства 21 является выходом 22 демодулятора ЧМ сигналов.

Устройство работает следующим образом.

На вход демодулятора поступает ЧМ сигнал в виде

sЧМ(t)=S msin[2цифровой демодулятор сигналов с частотной модуляцией, патент № 2522039 f0t+a(t)+цифровой демодулятор сигналов с частотной модуляцией, патент № 2522039 0)],

где а(t) - модулирующий процесс, связанный интегральным преобразованием с передаваемым сигналом. Мгновенная частота ЧМ сигнала определяется выражением

цифровой демодулятор сигналов с частотной модуляцией, патент № 2522039

и изменяется в пределах от -FД до FД, где FД - девиация частоты. Этот сигнал поступает на вход демодулятора 20 и параллельно подается на входы 2 АЦП ЦОУС1 18 и ЦОУС2 19.

На АЦП ЦОУС1 поступают тактовые импульсы квантования с частотой fKB1 =4(fC-F), а на АЦП ЦОУС2 соответственно fKB2 =4(fC+F), fC - несущая частота ЧМ сигнала.

Нормированная частотная характеристика ЦОУС H(f) (зависимость выходных отсчетов, деленных на 2N, от частоты входного гармонического сигнала) имеет вид

цифровой демодулятор сигналов с частотной модуляцией, патент № 2522039

f0 - центральная частота обнаружителя, N=2n - число обрабатываемых периодов входного сигнала на частоте f0. Частота квантования АЦП равна f КВ=4f0.

В демодуляторе ЧМ сигналов частотные характеристики ЦОУС1 K1(f) (при f0 =fC-F) и ЦОУС2 K2(f) (при f0 =fC+F) при

цифровой демодулятор сигналов с частотной модуляцией, патент № 2522039

fC=10 МГц, N=1024 и Fцифровой демодулятор сигналов с частотной модуляцией, патент № 2522039 5 кГц показаны на фиг.2а сплошной линией (K1 (f)) и пунктиром (K2(f)). Общая частотная характеристика демодулятора ЧМ сигналов имеет вид

цифровой демодулятор сигналов с частотной модуляцией, патент № 2522039

и показана на фиг.2б. На фиг.2в представлена частотная характеристика демодулятора (сплошная линия) и частотная характеристика частотного детектора на расстроенных колебательных контурах (пунктир). Как видно, предлагаемое устройство имеет приемлемые характеристики, достаточно линейные в рабочей полосе частот и обеспечивающие лучшее подавление внеполосных сигналов по сравнению с детектором на колебательных контурах.

В предлагаемом демодуляторе за один период сигнала необходимо выполнить всего 4(log2N+3) операций сложения/вычитания многоразрядных кодов и запоминать SN полученных значений. Обеспечивается минимум арифметических операций на период сигнала для решения поставленной задачи и, следовательно, высокая скорость обработки ЧМ сигнала. Технически устройство может быть реализовано либо как специализированная интегральная схема, либо как микропроцессорное устройство. Регистры сдвига многоразрядных кодов могут быть выполнены на базе однобитовых регистров сдвига либо оперативных запоминающих устройств.

На фиг.3 показаны результаты моделирования работы демодулятора при обработке ЧМ сигналов с гармоническим модулирующим сигналом (частота модуляции 500 Гц, индекс ЧМ равен 5, девиация частоты 2,5 кГц) при fc=10 МГц, N=1024 и согласно(2) F5цифровой демодулятор сигналов с частотной модуляцией, патент № 2522039 5 кГц.

Таким образом, цифровой демодулятор частотно-модулированных (ЧМ) сигналов содержит аналого-цифровой преобразователь (АЦП), регистр сдвига многоразрядных кодов на четыре отсчета, первый и второй n-каскадные каналы квадратурной обработки (ККО) сигналов и блок принятия решения, которые вместе образуют цифровой обнаружитель узкополосных сигналов (ЦОУС), помимо этого он дополнительно содержит второй ЦОУС, входы первого и второго ЦОУС соединены вместе, образуя вход демодулятора ЧМ сигналов, выход первого ЦОУС подключен к неинвертирующему входу вычитающего устройства, а к его инвертирующему входу подключен выход второго ЦОУС, выход вычитающего устройства является выходом демодулятора ЧМ сигналов.

Литература

1. Радиоприемное устройство: учебник для ВУЗов под редакцией Н.Н.Фомина. - М.: Радио и связь, 2003.

2. Патент RU 2257671 C1, H04B 1/10, 27.07.2005. «Цифровой обнаружитель узкополосных сигналов», Бюл. № 21, авторы Глушков А.Н., Литвиненко В.П., Проскуряков Ю.Д.

Класс H04B1/10 средства для ограничения или подавления шумов и помех в приемнике 

приемник импульсного сигнала -  патент 2528081 (10.09.2014)
обнаружитель фазоманипулированных сигналов -  патент 2527761 (10.09.2014)
способ автоматического обнаружения узкополосных сигналов (варианты) -  патент 2525302 (10.08.2014)
моделируемое снижение соотношения сигнал-шум в декодированном цифровом звуковом сигнале в зависимости от коэффициента однобитовых ошибок в беспроводном канале связи -  патент 2524564 (27.07.2014)
устройство защиты узкополосных приемно-передающих каналов радиотехнических систем -  патент 2513706 (20.04.2014)
устройство подавления узкополосных помех в спутниковом навигационном приемнике -  патент 2513028 (20.04.2014)
устройство радиосвязи с функцией устранения фазового шума несущей и способ радиосвязи -  патент 2510132 (20.03.2014)
цифровой демодулятор сигналов с относительной фазовой манипуляцией -  патент 2505922 (27.01.2014)
устройство адаптивного подавления акустических шумов и акустических сосредоточенных помех -  патент 2502185 (20.12.2013)
способ повышения уровня (отношения) сигнал-шум при применении "принципа затухания помехи" -  патент 2491717 (27.08.2013)

Класс H03D3/00 Демодуляция частотно- и фазо-модулированных колебаний

обнаружитель фазоманипулированных сигналов -  патент 2527761 (10.09.2014)
способ демодуляции сигналов с минимальной частотной манипуляцией и устройство для его осуществления -  патент 2522854 (20.07.2014)
система демодуляции сигнала -  патент 2520357 (20.06.2014)
цифровой демодулятор сигналов с относительной фазовой манипуляцией -  патент 2505922 (27.01.2014)
способ демодуляции фазомодулированных и частотно-модулированных сигналов и устройство его реализации -  патент 2504894 (20.01.2014)
способ генерации и частотной модуляции высокочастотных сигналов и устройство его реализации -  патент 2500066 (27.11.2013)
способ обнаружения модуляции начальной фазы импульсов периодической последовательности -  патент 2494558 (27.09.2013)
способ демодуляции и фильтрации фазомодулированных сигналов и устройство его реализации -  патент 2488950 (27.07.2013)
способ демодуляции и фильтрации фазомодулированных сигналов и устройство его реализации -  патент 2488949 (27.07.2013)
способ амплитудной модуляции и демодуляции высокочастотных сигналов и устройство его реализации -  патент 2488948 (27.07.2013)
Наверх