способ параллельного логического суммирования аналоговых сигналов слагаемых, эквивалентных двоичной системе счисления, и устройство для его реализации

Классы МПК:G06F7/50 для сложения; для вычитания
Патентообладатель(и):Петренко Лев Петрович (UA)
Приоритеты:
подача заявки:
2006-12-15
публикация патента:

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических операций, в частности процессов суммирования и вычитания. Техническим результатом является повышение быстродействия суммирования. Каждый разряд устройства параллельного логического суммирования аргументов аналоговых сигналов слагаемых эквивалентных позиционно-знаковой системе счисления f(+/-), выполнен в виде двух эквивалентных каналов формирования аналоговых сигналов положительной и условно отрицательной суммы +Si и -Si , каждый из которых включает два элемента И, элемент ИЛИ, элемент ИЛИ-НЕ, элемент НЕ.2 н.п. ф-лы, 6 ил. способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742

способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742

Формула изобретения

1. Способ параллельного логического суммирования аналоговых сигналов слагаемых, эквивалентных позиционно-знаковой системе счисления f(+/-), включающий выполнение в условно «i» разряде преобразований аналоговых сигналов слагаемых ni и mi, с условно высоким или активным уровнем сигнала либо условно низким уровнем сигнала или неактивным, при этом из входных аналоговых сигналов ni и mi логически формируют аналоговый сигнал первой промежуточной суммы S1способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 i и аналоговый сигнал второй промежуточной суммы S2способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 i посредством функций f1(})-ИЛИ и f1(&)-И, при этом формируют положительный выходной аналоговый сигнал суммы +Si, отличающийся тем, что в условно «i» разряде одновременно формируют как положительный +Si, так и условно отрицательный выходной аналоговый сигнал -Si посредством эквивалентных логических преобразований входных позиционно-знаковых аналоговых сигналов ±ni и ±mi, при этом в «i» разряде первой промежуточной суммы S1способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 i аналоговый сигнал логически формируют с измененным уровнем аналогового сигнала S1способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 i, посредством функций f1(}& )-ИЛИ-НЕ из входных позиционно-знаковых аналоговых сигналов ±n i и ±mi и аналогового сигнала второй промежуточной суммы S2способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 i-1 «i-1» разряда, который затем логически объединяют посредством функции f1(})-ИЛИ с аналоговым сигналом второй промежуточной суммы S2способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 i «i» разряда, а логически сформированный выходной аналоговый сигнал +S3способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 i с измененным по уровню посредством функции f1(&)-HE и аналогичный сигнал -S 3способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 i, но другого знака, логически преобразуют посредством функции f2(&)-И в выходной аналоговый сигнал +S i или -Si, при этом логико-динамический процесс реализуют в соответствии с математической моделью

способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742

где способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 -

логическая функция f1(&)-И преобразования системы аналоговых сигналов;

способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 -

логическая функция f1(})-ИЛИ объединения аналоговых сигналов;

способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 -

логическая функция f1(}& )-ИЛИ-НЕ объединения аналоговых сигналов с изменением по уровню выходного аналогового сигнала;

«=& 1=» - логическая функция f1(& )-HE или функция изменения уровня аналогового сигнала аргумента.

2. Устройство параллельного логического суммирования аргументов аналоговых сигналов слагаемых, эквивалентных позиционно-знаковой системе счисления f(+/-), условно «i», разряд которого включает логические функции f1(})-ИЛИ и f1 (&)-И, две функциональные входные связи которой являются входными связями приема аналоговых сигналов слагаемых ni и mi, а также включает логические функции f2 (&)-И и f1(&)-HE, в которой функциональная выходная связь является одной из функциональной входной связью логической функции f2(&)-И, при этом включает формирование результирующего сигнала аргументы суммы +Si, отличающееся тем, что условно «i» разряд параллельного сумматора выполнен в виде двух эквивалентных каналов формирования аналоговых сигналов положительной и условно отрицательной суммы +Si и -Si, и в каждый канал введена дополнительная логическая функция f1(}&)-ИЛИ-НЕ, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида

способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742

Описание изобретения к патенту

Текст описания приведен в факсимильном виде. способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742 способ параллельного логического суммирования аналоговых сигналов   слагаемых, эквивалентных двоичной системе счисления, и устройство   для его реализации, патент № 2375742

Класс G06F7/50 для сложения; для вычитания

функциональная структура младшего разряда сумматора fcd( )ru для аргументов слагаемых ±[1,2nj]f(2n) и ±[1,2mj]f(2n) формата "дополнительный код ru" (варианты русской логики) -  патент 2524562 (27.07.2014)
одноразрядный полный сумматор с многозначным внутренним представлением сигналов -  патент 2504074 (10.01.2014)
накапливающий сумматор по модулю -  патент 2500017 (27.11.2013)
способ организации вычислений суммы n m-разрядных чисел -  патент 2491612 (27.08.2013)
однородная вычислительная среда для конвейерных вычислений суммы m n-разрядных чисел -  патент 2486576 (27.06.2013)
функциональная структура второго младшего разряда, активизирующая результирующий аргумент (2smin+1)f(2n) "уровня 2" и (1smin+1)f(2n) "уровня 1" сумматора fcd( )ru для аргументов слагаемых ±[1,2nj]f(2n) и ±[1,2mj]f(2n) формата "дополнительный код ru" (варианты русской логики) -  патент 2484518 (10.06.2013)
функциональная вторая входная структура условно разряда "j" сумматора fcd( )ru с максимально минимизированным технологическим циклом t для аргументов слагаемых ±[1,2nj]f(2n) и ±[1,2mj]f(2n) формата "дополнительный код ru" с формированием промежуточной суммы ±[1,2sj]1 d1/dn второго слагаемого в том же формате (варианты русской логики) -  патент 2480816 (27.04.2013)
функциональная первая входная структура условно "j" разряда сумматора fcd( )ru с максимально минимизированным технологическим циклом t для аргументов слагаемых ±[1,2nj]f(2n) и ±[1,2mj]f(2n) формата "дополнительный код ru" с формированием промежуточной суммы (2sj)1 d1/dn "уровня 2" и (1sj)1 d1/dn "уровня 1" первого слагаемого в том же формате (варианты русской логики) -  патент 2480815 (27.04.2013)
функциональная выходная структура условно разряда "j" сумматора fcd( )ru с максимально минимизированным технологическим циклом t для промежуточных аргументов слагаемых (2sj)2 d1/dn "уровня 2" и (1sj)2 d1/dn "уровня 1" второго слагаемого и промежуточных аргументов (2sj)1 d1/dn "уровня 2" и (1sj)1 d1/dn "уровня 1" первого слагаемого формата "дополнительный код ru" с формированием результирующих аргументов суммы (2sj)f(2n) "уровня 2" и (1sj)f(2n) "уровня 1" в том же формате (варианты русской логики) -  патент 2480814 (27.04.2013)
полный сумматор -  патент 2475811 (20.02.2013)
Наверх