ПАТЕНТНЫЙ ПОИСК В РФ
НОВЫЕ ПАТЕНТЫ, ЗАЯВКИ НА ПАТЕНТ
БИБЛИОТЕКА ПАТЕНТОВ НА ИЗОБРЕТЕНИЯ

синхронизируемый измеритель фазовых сдвигов - заявка на патент 2014110468


Классы МПК: H03D13/00   (2006.01)
Автор: Аванесян Гарри Романович (RU)
Заявитель: Аванесян Гарри Романович (RU)

ФОРМУЛА ИЗОБРЕТЕНИЯ

1. Синхронизируемый измеритель фазовых сдвигов, содержащий два формирователя импульсов и измеритель временных интервалов, выход которого является выходом измерителя фазовых сдвигов, входами которого являются входы формирователей импульсов, отличающийся тем, что в него введены два делителя частоты на два, синхронизатор и логический элемент исключающее или, выход которого соединен со входом измерителя временных интервалов, а входы элемента исключающее или соединены соответственно с выходами первого и второго делителей частоты, входы которых соединены соответственно с выходами первого и второго формирователей импульсов, первый и второй информационные входы синхронизатора объединены с выходами соответственно первого и второго формирователей импульсов, обнуляющие входы делителей частоты объединены и подключены к выходу синхронизатора, обнуляющий вход которого является обнуляющим входом измерителя фазовых сдвигов.

2. Синхронизируемый измеритель фазовых сдвигов по п.1, отличающийся тем, что формирователь импульсов представляет собой аналоговый компаратор, выход которого является выходом формирователя импульсов, входом формирователя импульсов является один из входов компаратора, другой вход которого является входом опорного напряжения.

3. Синхронизируемый измеритель фазовых сдвигов по п.1, отличающийся тем, что формирователь импульсов состоит из аналогового компаратора и формирователя коротких импульсов, выход которого является выходом формирователя импульсов, входом формирователя импульсов является один из входов компаратора, другой вход которого является входом опорного напряжения, выход компаратора соединен со входом формирователя коротких импульсов.

4. Синхронизируемый измеритель фазовых сдвигов по п.1, отличающийся тем, что делитель частоты на два построен на основе D-триггера, включенного в счетный режим, обнуляющий вход которого является обнуляющим входом делителя частоты.

5. Синхронизатор для применения в синхронизируемом измерителе фазовых сдвигов по п.1, отличающийся тем, что содержит два D-триггера и логический элемент или, выход которого является выходом синхронизатора, первым и вторым информационными входами которого являются тактовые входы соответственно первого и второго D-триггеров, установочные входы которых объединены и составляют обнулящий вход синхронизатора, D-входы D-триггеров являются входами фиксированного уровня логического нуля, выходы D-триггеров соединены со входами элемента или.

Наверх